• 제목/요약/키워드: DC 오프셋

검색결과 50건 처리시간 0.025초

간략화 된 SVPWM을 적용한 4-Switch 3-Phase Inverter의 제어 방법 (Four-switch Three-phase Inverter control method applied by simplified Space Vector PWM)

  • 손상훈;박영주;최익
    • 한국전자통신학회논문지
    • /
    • 제11권3호
    • /
    • pp.283-292
    • /
    • 2016
  • 6스위치 3상 인버터(SSTPI)의 한 상을 스위치 대신 커패시터로 대체한 4스위치 3상 인버터(FSTPI)에서 커패시터 전압의 불평형으로 인한 출력 전압의 오차를 보상하는 방법과 전압 제어 방법은 FSTPI의 성능을 결정짓는 중요한 요소이다. 본 논문에서는 DC 오프셋 전류 주입 통한 FSTPI의 커패시터 전압의 불평형을 보상하는 새로운 방법과 FSTPI의 새로운 전압 제어 방법인 간략화 된 SVPWM을 제안한다. 제안된 방법은 FSTPI로 SPMSM를 구동하는 시뮬레이션과 실험을 통해 그 타당성을 검증하였다.

넓은 입력전압 범위에서 높은 효율을 가지는 비대칭 하프-브릿지 컨버터 (High Efficiency Half-Bridge Converter with Wide Input Voltage Range)

  • 한정규;최승현;문건우
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2018년도 전력전자학술대회
    • /
    • pp.12-14
    • /
    • 2018
  • 본 논문에서는, 넓은 입력전압 범위에서 높은 효율을 가지는 비대칭 하프-브릿지 컨버터를 제안한다. 비대칭 하프-브릿지 컨버터는 적은 소자수를 가지고, 영전압 스위칭이 가능한 특징으로 인해 작은 용량의 전원장치에서 널리 쓰이는 토폴로지이다. 하지만, 비대칭 하프-브릿지 컨버터는 넓은 입력전압 범위에서 설계되면 변압기에 큰 DC-오프셋 전류를 가지기 때문에, 변압기의 크기를 증가시키고 영전압 스위칭 에너지를 감소시키는 문제점을 갖는다. 따라서 이를 해결하기 위해, 제안하는 회로는 결합 인덕터를 사용한 새로운 구조의 정류기를 사용하여 변압기의 오프셋 전류를 제거한다. 이로 인해 제안하는 회로는 오프셋 전류로 인해 발생하는 문제점을 해결하여 넓은 입력전압 범위에서도 높은 효율을 가진다. 제안하는 회로의 효용성을 증명하기 위해 250-400V 입력전압과 100V/200W의 출력에서 실험이 진행되었다.

  • PDF

낮은 변압기 오프셋 전류를 가지는 더블 앤디드 엑티브 클램프 포워드 컨버터 (Active-Clamp Forward Converter with Double-Ended Rectifier Reducing DC offset Current in Transformer)

  • 김명호;김재국
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2018년도 전력전자학술대회
    • /
    • pp.15-17
    • /
    • 2018
  • 엑티브 클램프 포워드 컨버터는 고효율, 간단한 구조의 특징으로 PC 파워 시스템, 서버 파워 시스템과 같은 어플리케이션에 많이 사용 되고 있다. 특히 더블 앤디드 엑티브 클램프 포워드 컨버터는 작은 출력 필터와 고효율의 장점이 있으나, 변압기 오프셋 전류로 인해 변압기의 크기와 코어 손실이 증가하게 된다. 본 논문에서는 새로운 게이트 신호 조정을 통해 낮은 변압기 오프셋 전류를 갖는 새로운 더블 앤디드 엑티브 클램프 포워드 컨버터를 제안한다. 따라서 변압기의 크기와 코어 손실, 1차측과 출력 인덕터의 전력손실이 감소함으로써 높은 전력밀도와 고효율을 달성하게 된다.

  • PDF

새로운 DPWM 방식을 이용한 3-레벨 인버터의 중성점 전압 리플 저감 (The DPWM Method to Reduce Neutral-Point Voltage Ripple in a Three-Level Inverter)

  • 유승종;이준석;이교범
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2015년도 전력전자학술대회 논문집
    • /
    • pp.315-316
    • /
    • 2015
  • 본 논문에서는 3-레벨 Neutral-Point-Clamped (NPC) 인버터의 DC-Link 중성점 전압 리플을 저감하여 인버터 출력 전압의 품질 신뢰성 향상이 가능한 새로운 Discontinuous Pulse Width Modulation (DPWM) 기법을 제안한다. NPC 인버터에서는 두 개의 커패시터로 이루어진 DC-Link 구조로 인해 상, 하단 DC-Link 커패시터 전압 불평형인 상황에서 DC-Link 중 성점 전압 리플이 발생한다. 중성점 전압 리플 발생 시 출력 전압의 품질을 보장할 수 없으며, 민감한 부하에 손상을 입힐 수 있다. 제안한 DPWM 알고리즘은 DC-Link 커패시터 전압을 조정하는 두 개의 오프셋을 사용하여 중성점 전압 리플을 저감한다. 또한, 시뮬레이션을 통해 본 논문에서 제안한 알고리즘의 타당성을 검증한다.

  • PDF

고정밀 저속 다중채널 아날로그-디지털 변환기 (Multi-Channel AD Converters with High-Resolution and Low-Speed)

  • 배성환;이창기
    • 한국전자통신학회논문지
    • /
    • 제3권3호
    • /
    • pp.165-169
    • /
    • 2008
  • 계측 및 측정분야에 사용되는 아날로그-디지털 변환기는 우수한 선형성과 무시할 만큼 적은 dc 오프셋 특성을 갖으면서 높은 정밀도를 요구한다. 증분형 변환기는 전형적인 ${\Delta}{\Sigma}$ 변환기의 대부분의 장점을 보유하면서 측정 응용분야에 적합한 해법을 제공한다. 또한 이러한 형태의 변환기는 오프셋 조정이 필요 없이 정확한 변환을 할 수 있다. 대부분 이전의 증분형 변환기에 관한 연구는 단일-채널과 dc 신호 응용에 초점을 맞추었으며 20 비트 이상의 해상도보다 더 정확한 데이터 변환을 할 수 초정밀 데이터 변환에 관한 연구도 있었다. 본 논문에서는 협대역 ac 신호를 변환시켜 주는 다중화 증분형 데이터 변환기의 구현 기술을 제안한다. 또한 다중화 증분형 데이터 변환기의 SQTNR을 최적화하는 설계 방법을 제안한다. 동작 원리, 토폴로지, 그리고 디지털 decimation 필터 설계에 대해 논의한다. 시뮬레이션 결과를 통해 제안한 이론에 대한 우수성을 검증한다.

  • PDF

단상 계통 연계형 인버터의 빠른 동특성을 갖는 계통 전압 센싱 DC 오프셋 보상 알고리즘 (DC offset Compensation Algorithm with Fast Response to the Grid Voltage in Single-phase Grid-connected Inverter)

  • 한동엽;박진혁;이교범
    • 전기학회논문지
    • /
    • 제64권7호
    • /
    • pp.1005-1011
    • /
    • 2015
  • This paper proposes the DC offset compensation algorithm with fast response to the sensed grid voltage in the single-phase grid connected inverter. If the sensor of the grid voltage has problems, the DC offset of the grid voltage can be generated. This error must be resolved because the DC offset can generate the estimated grid frequency error of the phase-locked loop (PLL). In conventional algorithm to compensate the DC offset, the DC offset is estimated by integrating the synchronous reference frame d-axis voltage during one period of the grid voltage. The conventional algorithm has a drawback that is a slow dynamic response because monitoring the one period of the grid voltage is required. the proposed algorithm has fast dynamic response because the DC offset is consecutively estimated by transforming the d-axis voltage to synchronous reference frame without monitoring one cycle time of the grid voltage. The proposed algorithm is verified from PSIM simulation and the experiment.

배전선로용 단상 무효전력 보상기의 무효전력제어 (Reactive Power Control of Single-Phase Reactive Power Compensator for Distribution Line)

  • 심우식;조종민;김지찬;차한주
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2019년도 전력전자학술대회
    • /
    • pp.35-37
    • /
    • 2019
  • 본 논문은 배전선로 안정화 구현을 위한 무효전력 보상기의 새로운 무효전력 제어기법을 제안하였으며, 시뮬레이션 및 실험을 통해 무효전력제어 알고리즘의 성능을 검증하였다. 무효전력 제어는 동기좌표계 d축 전류성분 제어를 통해 수행되고, DC 링크 전압을 일정하게 유지하기 위한 전압 제어와 이에 필요한 유효전력은 q축 전류성분 제어를 통해 구현된다. 제안된 무효전력 제어기법에 포함된 DC 리플 보상방식은 추출된 DC 전압의 오프셋 성분을 제거하는 HPF(high pass filter)부와 HPF 위상 특성으로 인해 발생한 위상변화 특성을 보상하기 위한 지연함수부로 구성되며, 리플성분이 보상된 전압을 전압제어기 피드백 성분으로 적용하였다. 시뮬레이션 및 실험을 통해 DC 전압 리플 보상방식이 적용된 무효전력 제어 기법이 적용된 경우 전류 THD가 크게 향상된 결과로부터 제안된 알고리즘의 성능을 검증하였다.

  • PDF

저주파 AC 증폭기에 적합한 면적 효율적인 바이어스 기법 (An Area Efficient Biasing Technique for Low Frequency AG Amplifier)

  • 류승탁;홍영욱;최배근;조규형
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2001년도 하계학술대회 논문집 D
    • /
    • pp.2570-2572
    • /
    • 2001
  • 본 논문에서는 저주파 신호 증폭기에서 DC 이득에 의해 앰프가 포화되는 것을 막기 위해 필요한 큰 커플링 커패시터와 바이어스 저항의 면적을 줄이기 위한 회로를 제안한다. 또한, 이 경우 연산증폭기의 양 입력 단에 연결되는 바이어스 저항과 앰프의 이득을 설정하기 위해 사용되는 저항사이의 큰 값의 차이로 인해 발생하는 오프셋을 줄이기 위해 적절한 기준 전압을 정의하는 방법을 소개한다. 제안된 회로를 사용했을 때, 기존의 저항으로 앰프의 입력단을 바이어스할 때의 한계인 오프셋의 문제를 해결함으로써 보다 최적화된 면적으로 설계가 가능했다. 이 기법을 적외선 리모콘 수신 IC의 앰프에 적용했을 때, 커플링 커패시터와 바이어스 저항으로 설정되는 -3dB 주파수를 3kHz에 설정한 경우, 저항과 커패시터가 차지하던 면적의 12%를 차지했다.

  • PDF

직류링크전류를 기반으로 한 SRM 3상전류 추정법 (3-Phase Current Estimation of SRM Based on DC-Link Current)

  • 김주진;최재호;김태웅
    • 전력전자학회논문지
    • /
    • 제11권4호
    • /
    • pp.307-312
    • /
    • 2006
  • 본 논문에서는 직류링크전류를 기반으로 SRM의 상전류를 추정하였고 이를 이용한 SRM 에 대한 속도제어법을 제안하였다. 또한 직류링크전류검출회로를 제안하여 전류검출분해능을 높일 수 있었으며 오프셋에 의한 영향을 최소화시킬 수 있는 장점을 가지고 있다. 상전류 정보를 이용한 SRM 구동방식과 직류링크전류정보를 이용한 SRM 구동방식을 실제실험을 통하여 비교함으로서 본 논문에서 제안한 상전류 추정알고리즘과 이에 관련된 직류링크전류 검출회로에 대한 유효성이 검증되었고 직류링크전류를 이용한 SRM 속도제어시스템은 속도응답이 3 상 전류정보를 이용한 시스템만큼 빠른 응답특성이 있음을 확인하였다.

dB-선형적 특성을 가진 GPS 수신기를 위한 CMOS 가변 이득 증폭기 (dB-Linear CMOS Variable Gain Amplifier for GPS Receiver)

  • 조준기;유창식
    • 대한전자공학회논문지SD
    • /
    • 제48권7호
    • /
    • pp.23-29
    • /
    • 2011
  • 본 논문에서는 GPS 수신기를 위한 dB-선형 특성이 개선된 가변 이득 증폭기 회로를 제안한다. 제안된 dB-선형 전류 발생기는 dB-선형성 오차가 ${\pm}0.15$dB 이내로 개선되었다. 개선된 dB-선형 전류 발생기를 사용하여 GPS 수신기를 위한 가변 이득 증폭기를 설계였다. GPS 수신기의 IF 주파수는 4MHz를 가정하였고, 선형성 요구조건을 도출하여 만족하기 위해 최소 이득일때 24dBm의 IIP3를 만족하도록 하였다. 가변이득 증폭기는 3단으로 구성되어 있으며 DC-오프셋 제거 루프를 통하여 회로의 오프셋 전압을 보상하였다. 설계된 가변 이득 증폭기의 이득은 -8dB~52dB의 범위를 가지며 이득의 dB-선형성은 ${\pm}0.2$dB 이내를 충족한다. 3-dB 주파수 대역폭은 이득에 따라 35MHz~106MHz를 보인다. 가변 이득 증폭기는 CMOS 0.18${\mu}m$ 공정을 이용하여 설계되었으며 전력은 1.8V 전원 전압에서 3mW를 소비한다.