• Title/Summary/Keyword: DC/DC

Search Result 13,292, Processing Time 0.053 seconds

A Low-pass filter design for suppressing the harmonics of 2.4GHz RFID tag (2.4GHz RFID 태그용 고조파 억제를 위한 저역통과필터의 설계)

  • Cho, Young Bin;Kim, Byung-Soo;Kim, Jang-Kwon
    • Journal of the Institute of Electronics Engineers of Korea TE
    • /
    • v.39 no.3
    • /
    • pp.59-64
    • /
    • 2002
  • In the RFID system using ISM-band, The tag mounted at the object has used the DC power by rectifying the RF signals of the small antenna for operating the micro-controller and memory. The performance of the tag would be reduced because of the second harmonics generated by the nonlinearity of the semiconductor and the spurious signal excited the high order mode of the antenna. This paper has realized the novel type low-pass filter with "the Stub-I type DGS slot structure" to improve the efficiency of the tag by suppressing the harmonics. The optimized frequency character at the pass-band/stop-band has obtained by tuning the stub width and slit width of I type slot. The measured result of the LPF has the cutoff frequency 3.25 GHz, the insertion loss about -0.29~-0.3 dB at pass-band 2.4 GHz~2.5 GHz, the return loss about -27.688~-33.665 dB at pass-band with a good performance, and the suppression character is about -19.367 dB at second harmonics frequency 4.9 GHz. This DGS LPF may be applied the various application as the RFID, WLAN to improve the efficiency of the system by suppressing the harmonics and spurious signals. 

A Calibration-Free 14b 70MS/s 0.13um CMOS Pipeline A/D Converter with High-Matching 3-D Symmetric Capacitors (높은 정확도의 3차원 대칭 커패시터를 가진 보정기법을 사용하지 않는 14비트 70MS/s 0.13um CMOS 파이프라인 A/D 변환기)

  • Moon, Kyoung-Jun;Lee, Kyung-Hoon;Lee, Seung-Hoon
    • Journal of the Institute of Electronics Engineers of Korea SD
    • /
    • v.43 no.12 s.354
    • /
    • pp.55-64
    • /
    • 2006
  • This work proposes a calibration-free 14b 70MS/s 0.13um CMOS ADC for high-performance integrated systems such as WLAN and high-definition video systems simultaneously requiring high resolution, low power, and small size at high speed. The proposed ADC employs signal insensitive 3-D fully symmetric layout techniques in two MDACs for high matching accuracy without any calibration. A three-stage pipeline architecture minimizes power consumption and chip area at the target resolution and sampling rate. The input SHA with a controlled trans-conductance ratio of two amplifier stages simultaneously achieves high gain and high phase margin with gate-bootstrapped sampling switches for 14b input accuracy at the Nyquist frequency. A back-end sub-ranging flash ADC with open-loop offset cancellation and interpolation achieves 6b accuracy at 70MS/s. Low-noise current and voltage references are employed on chip with optional off-chip reference voltages. The prototype ADC implemented in a 0.13um CMOS is based on a 0.35um minimum channel length for 2.5V applications. The measured DNL and INL are within 0.65LSB and l.80LSB, respectively. The prototype ADC shows maximum SNDR and SFDR of 66dB and 81dB and a power consumption of 235mW at 70MS/s. The active die area is $3.3mm^2$.

High-Order Temporal Moving Average Filter Using Actively-Weighted Charge Sampling (능동-가중치 전하 샘플링을 이용한 고차 시간상 이동평균 필터)

  • Shin, Soo-Hwan;Cho, Yong-Ho;Jo, Sung-Hun;Yoo, Hyung-Joun
    • Journal of the Institute of Electronics Engineers of Korea SD
    • /
    • v.49 no.2
    • /
    • pp.47-55
    • /
    • 2012
  • A discrete-time(DT) filter with high-order temporal moving average(TMA) using actively-weighted charge sampling is proposed in this paper. To obtain different weight of sampled charge, the variable transconductance OTA is used prior to charge sampler, and the ratio of charge can be effectively weighted by switching the control transistors in the OTA. As a result, high-order TMA operation can be possible by actively-weighted charge sampling. In addition, the transconductance generated by the OTA is relatively accurate and stable by using the size ratio of the control transistors. The high-order TMA filter has small size, increased voltage gain, and low parasitic effects due to the small amount of switches and sampling capacitors. It is implemented in the TSMC $0.18-{\mu}m$ CMOS process by TMA-$2^2$. The simulated voltage gain is about 16.7 dB, and P1dB and IIP3 are -32.5 dBm and -23.7 dBm, respectively. DC current consumption is about 9.7 mA.

Electrical Behavior of the Circuit Screen-printed on Polyimide Substrate with Infrared Radiation Sintering Energy Source (열소결로 제작된 유연기판 인쇄회로의 전기적 거동)

  • Kim, Sang-Woo;Gam, Dong-Gun;Jung, Seung-Boo
    • Journal of the Microelectronics and Packaging Society
    • /
    • v.24 no.3
    • /
    • pp.71-76
    • /
    • 2017
  • The electrical behavior and flexibility of the screen printed Ag circuits were investigated with infrared radiation sintering times and sintering temperatures. Electrical resistivity and radio frequency characteristics were evaluated by using the 4 point probe measurement and the network analyzer by using cascade's probe system, respectively. Electrical resistivity and radio frequency characteristics means that the direct current resistance and signal transmission properties of the printed Ag circuit. Flexibility of the screen printed Ag circuit was evaluated by measuring of electrical behavior during IPC sliding test. Failure mode of the Ag printed circuits was observed by using field emission scanning electron microscope and optical microscope. Electrical resistivity of the Ag circuits screen printed on Pl substrate was rapidly decreased with increasing sintering temperature and durations. The lowest electrical resistivity of Ag printed circuit was up to $3.8{\mu}{\Omega}{\cdot}cm$ at $250^{\circ}C$ for 45 min. The crack length arisen within the printed Ag circuit after $10{\times}10^4$ sliding numbers was 10 times longer than that of after $2.5{\times}10^4$ sliding numbers. Measured insertion loss and calculated insertion loss were in good agreements each other. Insertion loss of the printed Ag circuit was increased with increasing the number of sliding cycle.

Impedance-Based Characterization of 2-Dimenisonal Conduction Transports in the LaAlO3/SrxCa1-xTiO3/SrTiO3 systems

  • Choi, Yoo-Jin;Park, Da-Hee;Kim, Eui-Hyun;Park, Chan-Rok;Kwon, Kyeong-Woo;Moon, Seon-Young;Baek, Seung-Hyub;Kim, Jin-Sang;Hwang, Jinha
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2016.02a
    • /
    • pp.171.2-171.2
    • /
    • 2016
  • The 2-dimensiona electron gas (2DEG) layers have opened tremendous interests in the heterooxide interfaces formed between two insulating materials, especially between LaAlO3 and $SrTiO_3$. The 2DEG layers exhibit extremely high mobility and carrier concentrations along with metallic transport phenomena unlike the constituent oxide materials, i.e., $LaAlO_3$ and $SrTiO_3$. The current work inserted artificially the interfacial layer, $Sr_xCa_{1-x}TiO_3$ between $LaAlO_3$ and $SrTiO_3$, with the aim to controlling the 2-dimensional transports. The insertion of the additional materials affect significantly their corresponding electrical transports. Such features have been probed using DC and AC-based characterizations. In particular, impedance spectroscopy was employed as an AC-based characterization tool. Frequency-dependent impedance spectroscopy have been widely applied to a number of electroceramic materials, such as varistors, MLCCs, solid electrolytes, etc. Impedance spectroscopy provides powerful information on the materials system: i) the simultaneous measurement of conductivity and dielectric constants, ii) systematic identification of electrical origins among bulk-, grain boundary-, and electrode-based responses, and iii) the numerical estimation on the uniformity of the electrical origins. Impedance spectroscopy was applied to the $LaAlO_3/Sr_xCa_{1-x}TiO_3/SrTiO_3$ system, in order to understand the 2-dimensional transports in terms of the interfacial design concepts. The 2-dimensional conduction behavior system is analyzed with special emphasis on the underlying mechanisms. Such approach is discussed towards rational optimization of the 2-dimensional nanoelectronic devices.

  • PDF

투명 면상 발열체 응용을 위한 하이브리드 스퍼터 ITO / Ag / ITO 박막의 물성평가

  • Kim, Jae-Yeon;Park, So-Yun;Song, Pung-Geun
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2016.02a
    • /
    • pp.252-252
    • /
    • 2016
  • 최근 학계나 산업계에서 indium tin oxide (ITO)의 높은 전기 전도도 및 광투과율을 이용하여 줄 발열을 기초로 하는 투명 면상 발열체에 대한 연구가 활발히 진행 되고 있다. 하지만 단일 ITO 박막으로 제작한 투명 면상 발열체는 온도가 상승함에 따라 균일하게 발열 되지 않으며, 글라스의 곡면 부분에서 유연성이 부족하여 크랙이 발생하는 다양한 문제점들을 가지고 있다. 이를 해결하기 위해 ITO의 결정화 온도 $160^{\circ}C$ 이상의 고온공정 또는 증착 후 열처리가 필요 하는 추가적인 공정이 필요하다. 따라서 본 연구에서는 단일 ITO 박막의 단점을 개선하는 ITO/Ag/ITO 하이브리드 구조의 투명 면상 발열체를 제작하여 전기적, 광학적 특성을 비교하고 발열량, 온도 균일성, 발열 유지 안정도를 조사하였다. 본 연구에서는 $50{\times}50mm$ 크기의 non-alkali glass (Corning E-2000) 기판 상에 마그네트론 스퍼터링 공정으로 상온에서 ITO/Ag/ITO 박막을 연속적으로 증착 하여 다층구조의 하이브리드 형 투명 면상 발열체를 제조하였다. 박막 증착 파워는 DC (Ag) power 100 W, RF (ITO) power 200 W로 하였으며 ITO박막두께는 40 nm로 고정 시키고 Ag박막 두께는 10 ~ 20 nm로 변화를 주었다. 증착원은 3인치 ITO 단일 타깃(SnO2, 10 wt.%)과 Ag 금속 타깃 (순도 99.99%)을 사용하였으며, 고순도 Ar을 이용하여 방전하였으며 총 주입량은 20 sccm, working pressure는 1.0 Pa을 유지하였다. 증착전 타깃 표면의 불순물 제거와 방전의 안정성을 유지하기 위해 10분간 pre-sputtering을 진행하고 증착하였다. 증착한 박막의 전기적, 광학적 특성은 각각 Hall-effect measurements system (ECOPIA, HMS3000), UV-Vis spectrophotometer (UV-1800, SHIMADZU)으로 측정하였으며, 하이브리드 표면의 구조 및 형상은 field emission-scanning electron microscopy (FE-SEM, Hitachi S-4800)으로 관찰하였다. 또한 투명 면상 발열체의 성능은 0.5 ~ 3 V/cm의 다양한 전압을 power supply (Keithly 2400, USA)를 통해서 시편 양 끝단에 인가한 후 시간에 따른 투명면상 발열체의 표면 온도변화를 infrared thermal imager (IR camera, Nikon)를 이용하여 관찰하였다. 하이브리드 구조를 가진 ITO박막의 두께는 40 nm로 고정 시키고 Ag박막의 두께는 10, 15, 20 nm로 변화를 주었다. 이들 박막의 면저항 값은 각각 5.3, 3.2, $2.1{\Omega}/{\Box}$였으며, 투과도는 각각 86.9, 81.7, 66.5 %였다. 이에 비해 두께 95 nm의 단일 ITO박막의 면저항 값은 $59.5{\Omega}/{\Box}$였으며, 투과도는 89.1 %였다. 하이브리드 구조의 전기적특성은 금속층의 두께가 증가할수록 캐리어 농도 값이 증가함에 따라 비저항 값이 감소되어 면저항 값도 감소된 것이며, 금속 삽입층의 전도특성이 비저항에 큰 영향을 주고 있음을 보여준다. 하지만 금속 층의 두께가 증가할수록 Ag층이 연속적인 막을 형성하여 반사율이 증가함에 따라 투과도가 감소하였다. 따라서 하이브리드 구조를 가진 투명 면상 발열체에 금속 삽입층의 두께 조절은 매우 중요한 인자임을 확인 할 수 있었다. 또한 발열성능을 평가 하기 위해 시편 양 끝단에 3 V전압을 인가한 결과, 금속 삽입층의 두께가 10 nm에서 5 nm씩 증가한 하이브리드 구조를 가진 투명면상 발열체의 최고 온도는 각각 98, 150, $167^{\circ}C$ 였으며, 단일 ITO의 최고 온도는 $32^{\circ}C$였다. 이 것은 동일한 두께 (95 nm)의 단일 ITO 박막과 비교하여 면저항이 낮은 하이브리드 박막의 발열량은 약 $120^{\circ}C$로 발열효율이 매우 우수한 것을 확인 할 수 있었다.

  • PDF

Electrochemical treatment of wastewater using boron doped diamond electrode by metal inter layer

  • KIM, Seohan;YOU, Miyoung;SONG, Pungkeun
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2016.02a
    • /
    • pp.251-251
    • /
    • 2016
  • For several decades, industrial processes consume a huge amount of raw water for various objects that consequently results in the generation of large amounts of wastewater. Wastewaters are consisting of complex mixture of different inorganic and organic compounds and some of them can be toxic, hazardous and hard to degrade. These effluents are mainly treated by conventional technologies such are aerobic and anaerobic treatment and chemical coagulation. But, these processes are not suitable for eliminating all hazardous chemical compounds form wastewater and generate a large amount of toxic sludge. Therefore, other processes have been studied and applied together with these techniques to enhance purification results. These include photocatalysis, absorption, advanced oxidation processes, and ozonation, but also have their own drawbacks. In recent years, electrochemical techniques have received attention as wastewater treatment process that could be show higher purification results. Among them, boron doped diamond (BDD) attract attention as electrochemical electrode due to good chemical and electrochemical stability, long lifetime and wide potential window that necessary properties for anode electrode. So, there are many researches about high quality BDD on Nb, Ta, W and Si substrates, but, their application in effluents treatment is not suitable due to high cost of metal and low conductivity of Si. To solve these problems, Ti has been candidate as substrate in consideration of cost and property. But there are adhesion issues that must be overcome to apply Ti as BDD substrate. Al, Cu, Ti and Nb thin films were deposited on Ti substrate to improve adhesion between substrate and BDD thin film. In this paper, BDD films were deposited by hot filament chemical vapor deposition (HF-CVD) method. Prior to deposition, cleaning processes were conducted in acetone, ethanol, and isopropyl alcohol (IPA) using sonification machine for 7 min, respectively. And metal layer with the thickness of 200 nm were deposited by DC magnetron sputtering (DCMS). To analyze microstructure X-ray diffraction (XRD, Bruker gads) and field emission scanning electron microscopy (FE-SEM, Hitachi) were used. It is confirmed that metal layer was effective to adhesion property and improved electrode property. Electrochemical measurements were carried out in a three electrode electrochemical cell containing a 0.5 % H2SO4 in deionized water. As a result, it is confirmed that metal inter layer heavily effect on BDD property by improving adhesion property due to suppressing formation of titanium carbide.

  • PDF

마그네트론 스퍼터링법을 이용하여 증착한 Sn doped IZO 박막의 열전 특성

  • Byeon, Ja-Yeong;Song, Pung-Geun
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2016.02a
    • /
    • pp.253-253
    • /
    • 2016
  • 최근 세계적으로 대체 에너지는 중요한 이슈가 되고 있으며 그 중 열전 재료는 유망한 에너지 기술로서 주목 받고 있다. 특히 고 직접화 전자 소자의 발열 문제를 해결하기 위해, 소형화와 정밀 온도 제어가 가능한 박막형 열전 소자에 연구가 주목 받고 있다. 박막형 열전소자 중 산화물 반도체계에 대한 연구가 활발히 진행되고 있으며, 이러한 산화물 반도체계 중 In2O3는 BiTe, PbTe 등의 기존의 재료에 비해 독성이 낮을 뿐만 아니라 내 산화성 및 고온에서 열적 안정성이 우수하여 고온에서 적용 불가능한 금속계 열전 재료의 한계를 극복 할 수 있다는 장점을 가진다. 우수한 성능 가장 낮은 캐리어 밀도를 가지기 때문에 의 열전 재료는 높은 전기 전도도 및 제백 계수 그리고 낮은 열전도도 특성을 가져야만 한다. IZO:Sn(Zn 10 wt.%, Sn 800 ppm) 박막의 경우, 높은 전기 전도성을 가지면서 비정질 구조를 가진다. 이와 같이 비정질 구조를 가지는 박막 열전 재료는 격자에 의한 열 전도도가 낮기 때문에 결정질 구조에 비해 전체 열 전도도 값이 낮을 것으로 기대된다. 따라서 높은 전기 전도도를 가지면서 동시에 낮은 열 전도도를 가지게 되어 우수한 열전 특성을 가질 것이라 예상된다. 이러한 특성을 바탕으로 본 연구에서는 비정질 구조를 갖는 Zn와 미량의 Sn을 동시에 첨가한 In2O3박막의 전기적 특성및 열전 특성을 관찰하고자 한다. 본 연구에서는 magnetron sputtering법으로 IZO:Sn(Zn 10 wt.%, Sn 800 ppm) 타깃을 이용하여 기판 가열없이 DC Power 70 W, 작업 압력 0.7 Pa으로 SiO2 기판 위에 $400{\pm}20nm$ 두께의 박막을 증착하였다. 이러한 공정으로 만들어진 박막은 대기 중 후 열처리를 각각의 200, 300, 400, 500, $600^{\circ}C$ 온도에서 진행하였다. 박막의 미세 구조는 XRD를 통해 관찰하였다. 그리고 박막의 전기적 특성은 Hall effect measurement을 통해 측정하였고, 열전 특성은 Seebeck 상수의 측정을 통하여 평가하였다. XRD 확인 결과 RT에서 증착한 박막과 후 열처리 200, 300, 400, $500^{\circ}C$ 결과 비정질 구조를 보였고, 후열처리 $600^{\circ}C$에서는 결정의 회절 피크를 보였다. 전기적 특성의 경우, 후 열처리 온도가 증가함에 따라 전기 전도도는 감소한다. 이는 공기중의 산소가 박막에 침투하여 oxygen vacancy를 막아 캐리어 밀도가 감소한것에 기인 된 것으로 판단된다. 열전 특성의 경우 제백상수는 후 열처리 $600^{\circ}C$에서 가장 높은 제백상수를 나타낸다. 제백 상수는 수식에 따라 캐리어 밀도의 -2/3승에 비례하게 된다. 수식에 따라 후 열처리 $600^{\circ}C$에서 가장 낮은 캐리어 밀도를 가지기 때문에 가장 높은 제백 상수를 가지게 된다. 열전 성능 척도인 Power factor는 제백 상수의 제곱과 전기전도도의 곱으로 나타내는데, 후 열처리 $200^{\circ}C$에서 가장 높은 Power factor를 보인다. 이는 캐리어 밀도 감소에 따라 전기 전도도는 감소하였지만 이로 인해 제백상수는 증가하였고, 또한 캐리어 밀도 감소에 따라 이온화 불순물 산란의 감소에 의해 이동도의 증가에 의한 것으로 판단된다. 박막의 경우 기판의 영향으로 인해 열 전도도 측정이 어려워 열전 성능 지수(ZT)를 계산을 할 수 없지만, 마그네트론 스퍼터링법으로 증착한 IZO:Sn 박막은 비정질 구조를 가지므로 격자진동에 의한 열 전도도가 낮아 전체 열 전도도가 결정질에 비해 낮을 것이며 이는 높은 열전 성능 지수를 가질 것으로 예상된다.

  • PDF

A Study on PWM Speed Controller for Long line Fishing Motor (어로 작업용 연승기 전동기의 PWM 속도제어기에 관한 연구)

  • Vuong, Duc-Phuc;Bae, Cherl-O;Ahn, Byong-Won
    • Journal of the Korean Society of Marine Environment & Safety
    • /
    • v.21 no.1
    • /
    • pp.97-102
    • /
    • 2015
  • The long line fishing machine is combined with motor and two disc rollers has used on the small size fishing-boat under 1 ton located in near Jeollanam-do seaside. The long line fishing motor is controlled only one direction because the fishing line is loaded heavily at pulling up. On this paper we made the long line fishing 400W power motor controller which it was usually applied under 1 ton fishing boat, and designed the controller using PWM chip, Half bridge driver and MOSFET for one direction motor control. Furthermore some user convenience devices were added like battery indicator and safety protection circuit for battery overdischarge and battery source wire mismatch connection. So we protected the battery from overdicharging when the battery voltage was below 11.5V and fishermen didn't need to worry about source lines misconnection anymore. We confirmed the test version of controller was the good working condition at land and sea.

Development of a Test Rig with Hydraulic Circuit for the Front Axle Suspension System of an Agricultural Tractor (농용트랙터 전방차축 현가장치를 위한 유압회로 시험기 개발)

  • Lee, Jung-Hwan;Cho, Bong-Jin;Kim, Hak-Jin;Koo, Kang-Mo;Ki, In-Hyun
    • Proceedings of the Korean Society for Agricultural Machinery Conference
    • /
    • 2017.04a
    • /
    • pp.71-71
    • /
    • 2017
  • 농용트랙터의 운전자는 작업, 주행으로 인한 유해한 저주파 진동에 장시간 노출된다. 이에 따라 운전자에게 전달되는 노면 진동을 감소시켜주기 위한 전방차축 현가장치의 역할이 커지고 있다. 트랙터의 전방차축 현가장치는 주로 유압식으로 설계되어 있으며 이를 구성하는 유압요소 선정이 현가장치의 성능에 중요한 영향을 미친다. 하지만, 실제와 유사한 조건에서 트랙터 차체 무게만큼 큰 부하를 제공하여 유압회로의 성능을 실험하는 것은 비용과 시간 측면에서 비효율적이다. 본 연구에서는 이를 대체하기 위하여 개별 유압요소의 성능을 테스트 할 수 있는 현가장치 유압회로 요인 시험기를 설계제작 하였다. 이를 이용하여 개별 부품의 성능곡선을 센서를 이용 측정하였고 얻은 특성값을, 구성한 유압 시뮬레이션 모델에 반영하여 실제조건의 유압특성을 얻을 수 있는 유효한 시뮬레이션 모델 개발에 활용하였다. 또한, 실험실 환경에서 유압식 현가장치를 간소화 시킨 형태로 유압회로의 성능을 예비시험해 볼 수 있도록 다양한 센서를 장착 데이터를 취득할 수 있도록 하였다. 개발한 요인 시험기는 하부에 설치된 가진 실린더를 이용하여 상부에 설치된 현가장치 실린더의 스트로크 변위와 속도에 따른 힘을 측정할 수 있도록 구성하였다. 이를 위해 현가장치 실린더의 헤드부와 로드부에 각각 압력센서를 설치하였으며 헤드부, 로드부의 압력 차이와 로드셀을 이용해 측정한 가진 실린더의 힘의 관계를 확인하였다. 상부의 현가 실린더 장치는 복동 형태로 제작되어 헤드부, 로드부 양쪽 방향으로 유량이 흐를 수 있도록 설계되었다. 이를 이용해 헤드부와 로드부 사이에 어큐뮬레이터, 가변 오리피스, 릴리프 밸브 등으로 유압회로를 구성하였으며 어큐뮬레이터 용량에 따른 힘의 변화, 가변 오리피스의 개도량에 따라서 전달되는 힘의 크기 등을 측정하였다. 하부의 가진 실린더는 사인파, 삼각파, 계단 입력, DC 레벨 등의 신호를 발생시킬 수 있도록 제작되었다. 신호의 주파수는 0~4Hz, 범위에서 사용자가 조절할 수 있도록 설정되었으며 계단응답 성능 측정 시험을 평가한 결과 정상상태오차는 0.470mm~0.536mm, 입상시간은 0.194초~0.202초, 정착시간은 0.230초~0.421초로 나타났다.

  • PDF