• Title/Summary/Keyword: Common mode 전압

Search Result 84, Processing Time 0.025 seconds

고전압용 절연형 양방향 DC-DC 컨버터의 분산 설계로 인한 전력 불균형 문제의 개선방안 (Improvement of Power Unbalance Problem due to Distributed Design of Isolated Bidirectional DC-DC Converter for High Voltage)

  • 오성택;권혁진;박정욱;최승원;이일운;이준영
    • 전력전자학회논문지
    • /
    • 제26권2호
    • /
    • pp.82-89
    • /
    • 2021
  • This study proposes a DAB two-stage series structure with insulated bidirectional DC-DC converter for two-way power transfer between the renewable energy of high voltages (1 kV and above). The proposed circuit transforms the existing DAB converter into a two-stage series structure to reduce the pressure in the switch. The problem of power imbalance occurring in the design of the DAB converter second-stage series is improved by applying the cell balancing method circuit and the common mode coupled inductor using an external flying capacitor instead of reflecting the existing improvement measures, voltage balance control, and inductor current control. In addition, a no-load supercharging sequence is proposed in high voltages and high-speed switching by using the fixed duty output method. This study presents the analysis results through the structure of the proposed circuit, the principle of improving the power imbalance problem, and simulations. Prototypes were manufactured to meet the specifications of input/output voltage of 1700 V, maximum load of 65 kW, and switching frequency of 51kHz, and the validity of the topology was verified using the experimental results and efficiency data.

배터리 전류의 정밀 측정을 위한 단일 비트 2차 CIFF 구조 델타 시그마 모듈레이터 (A Single-Bit 2nd-Order CIFF Delta-Sigma Modulator for Precision Measurement of Battery Current)

  • 배기경;천지민
    • 한국정보전자통신기술학회논문지
    • /
    • 제13권3호
    • /
    • pp.184-196
    • /
    • 2020
  • 본 논문에서는 배터리 관리 시스템 (BMS)에서 2차 전지 배터리를 통해 흐르는 전류의 정밀한 측정을 위한 cascaded-of-integrator feedforward (CIFF) 구조의 단일 비트 2차 델타-시그마 모듈레이터를 제안하였다. 제안된 모듈레이터는 2개의 스위치드 커패시터 적분기, 단일 비트 비교기, 비중첩 클록 발생기 및 바이어스와 같은 주변 회로로 구현하였다. 제안된 구조는 낮은 공통 모드 입력 전압을 가지는 low-side 전류 측정 방법에 적용되도록 설계되었다. Low-side 전류 측정 방법을 사용하면 회로 설계에 부담이 줄어들게 되는 장점을 가진다. 그리고 ±30mV 입력 전압을 15비트 해상도를 가지는 ADC로 분해하기 때문에 추가적인 programmable gain amplifier (PGA)를 구현할 필요가 없어 수 mW의 전력소모를 줄일 수 있다. 제안된 단일 비트 2차 CIFF 델타-시그마 모듈레이터는 350nm CMOS 공정으로 구현하였으며 5kHz 대역폭에 대해 400의 oversampling ratio (OSR)로 95.46dB의 signal-to-noise-and-distortion ratio (SNDR), 96.01dB의 spurious-free dynamic range (SFDR) 및 15.56비트의 effective-number-of-bits (ENOB)을 달성하였다. 델타 시그마 모듈레이터의 면적 및 전력 소비는 각각 670×490㎛2 및 414㎼이다.

센서 노드 응용을 위한 저전력 8비트 1MS/s CMOS 비동기 축차근사형 ADC 설계 (Design of a Low-Power 8-bit 1-MS/s CMOS Asynchronous SAR ADC for Sensor Node Applications)

  • 손지훈;김민석;천지민
    • 한국정보전자통신기술학회논문지
    • /
    • 제16권6호
    • /
    • pp.454-464
    • /
    • 2023
  • 본 논문은 센서 노드 응용을 위한 1MS/s의 샘플링 속도를 가지는 저전력 8비트 비동기 축차근사형(successive approximation register, SAR) 아날로그-디지털 변환기(analog-to-digital converter, ADC)를 제안한다. 이 ADC는 선형성을 개선하기 위해 부트스트랩 스위치를 사용하며, 공통모드 전압(Common-mode voltage, VCM) 기반의 커패시터 디지털-아날로그 변환기 (capacitor digital-to-analog converter, CDAC) 스위칭 기법을 적용하여 DAC의 전력 소모와 면적을 줄인다. 외부 클럭에 동기화해서 동작하는 기존 동기 방식의 SAR ADC는 샘플링 속도보다 빠른 클럭의 사용으로 인해 전력 소비가 커지는 단점을 가지며 이는 내부 비교를 비동기 방식으로 처리하는 비동기 SAR ADC 구조를 사용하여 해결할 수 있다. 또한, 낮은 해상도의 설계에서 발생하는 큰 디지털 전력 소모를 줄이기 위해 동적 논리 회로를 사용하여 SAR 로직를 설계하였다. 제안된 회로는 180nm CMOS 공정으로 시뮬레이션을 수행하였으며, 1.8V 전원전압과 1MS/s의 샘플링 속도에서 46.06𝜇W의 전력을 소비하고, 49.76dB의 신호 대 잡음 및 왜곡 비율(signal-to-noise and distortion ratio, SNDR)과 7.9738bit의 유효 비트 수(effective number of bits, ENOB)를 달성하였으며 183.2fJ/conv-step의 성능 지수(figure-of-merit, FoM)를 얻었다. 시뮬레이션으로 측정된 차동 비선형성(differential non-linearity, DNL)과 적분 비선형성(integral non-linearity, INL)은 각각 +0.186/-0.157 LSB와 +0.111/-0.169 LSB이다.

TV 유휴대역 응용을 위한 무선 영상전송 시스템 (A Wireless Video Streaming System for TV White Space Applications)

  • 박형열;고인창;박형철;신현철
    • 한국전자파학회논문지
    • /
    • 제26권4호
    • /
    • pp.381-388
    • /
    • 2015
  • 본 논문에서는 TV 유휴대역에서 가능한 응용서비스중 하나로서, UHF 대역(470~806 MHz)에서 동작하는 무선 영상전송 시스템을 구현하였다. 이 시스템은 RF 송수신기 모듈, 디지털 모뎀, 카메라, 스크린으로 구성된다. RF 송수신기와 디지털 모뎀을 연동하여 VGA급 화질의 카메라 영상을 2.6 인치 LCD 스크린에 표시하는 방식이다. RF 송수신기 구조는 크기와 비용을 줄이기 위해 직접변환 방식을 채택하였다. 성능지표인 Image Leakage를 향상시키기 위하여 PLL의 출력에 3차 하모닉 제거필터를 사용하였으며, DC offset 문제 해결을 위해 DAC 출력노드에 Current steering technique을 이용하여 공통모드 전압을 조절하게 하였다. 또한, 채널대역폭은 국가별 표준을 맞게 6, 7, 8 MHz 중 선택이 가능하다. 출력 파워와 수신감도는 각각 +10 dBm, -82 dBm이다. 디지털모뎀은 Kintex-7급 FPGA에서 구현하였다. QPSK와 512ch OFDM 변조를 기반으로 전송속도는 약 9 Mbps이다. 개발된 송수신 모듈을 이용하여 VGA급 화질을 무선으로 송수신하는데 성공하였다.