• 제목/요약/키워드: Co-silicidation

검색결과 44건 처리시간 0.03초

코발트실리사이드를 이용한 염료감응형 태양전지 상대전극의 신뢰성 평가 (Reliability of a Cobalt Silicide on Counter Electrodes for Dye Sensitized Solar Cells)

  • 김광배;박태열;송오성
    • 한국산학기술학회논문지
    • /
    • 제18권4호
    • /
    • pp.1-7
    • /
    • 2017
  • 염료감응형 태양전지 촉매층으로 CoSi의 신뢰성을 확인하기 위해 전자빔증착기를 이용하여 100 nm-Co/300 nm-Si/quartz의 적층구조를 형성하고, $700^{\circ}C$-60분의 진공열처리하여 약 350 nm-CoSi를 형성하였다. 이때 잔류 Co를 제거하기 위해 $80^{\circ}C$-30%의 황산처리를 진행하였다. 또한 비교를 위해 100 nm-Pt/glass 상대전극을 준비하였다. CoSi 상대전극이 채용된 DSSC 소자의 신뢰성을 확인하기 위해 $80^{\circ}C$ 온도조건에서 0, 168, 336, 504, 672, 840시간동안 유지하였다. 이들을 채용한 DSSC 소자의 광전기적 특성을 분석하기 위해 solar simulator와 potentiostat을 이용하였다. CoSi 상대전극의 촉매활성도, 미세구조, 그리고 조성 분석을 확인하기 위해 CV, FE-SEM, FIB-SEM, EDS를 이용하여 분석하였다. 시간에 따른 에너지변환효율 결과, Pt와 CoSi 상대전극 모두 에너지변환효율이 504시간까지는 유지되다가 672시간 경과 후 처음의 50%로 감소하는 특성을 보였다. 촉매활성도 분석 결과, 시간이 지남에 따라 Pt와 CoSi 상대전극 모두 촉매활성도가 감소하여 각각 64%, 57%의 촉매활성도를 보였다. 미세구조 분석 결과, CoSi층은 전해질에 대한 안정성은 우수하였으나, 하부 쿼츠 기판과 CoSi층의 접촉면에 스트레스가 집중되어 국부적으로 크렉이 형성되며, 궁극적으로 ${\mu}m$급의 박리현상을 확인하였다. 따라서 CoSi 상대전극은 실리사이드화 되는 과정에서 잔류응력 때문에 열화가 일어나므로 신뢰성의 확보를 위해서는 이러한 잔류응력의 대책이 필요하였다.

SiC MOSFET 소자에서 금속 게이트 전극의 이용 (Metal Gate Electrode in SiC MOSFET)

  • 방욱;송근호;김남균;김상철;서길수;김형우;김은동
    • 한국전기전자재료학회:학술대회논문집
    • /
    • 한국전기전자재료학회 2002년도 하계학술대회 논문집
    • /
    • pp.358-361
    • /
    • 2002
  • Self-aligned MOSFETS using a polysilicon gate are widely fabricated in silicon technology. The polysilicon layer acts as a mask for the source and drain implants and does as gate electrode in the final product. However, the usage of polysilicon gate as a self-aligned mask is restricted in fabricating SiC MOSFETS since the following processes such as dopant activation, ohmic contacts are done at the very high temperature to attack the stability of the polysilicon layer. A metal instead of polysilicon can be used as a gate material and even can be used for ohmic contact to source region of SiC MOSFETS, which may reduce the number of the fabrication processes. Co-formation process of metal-source/drain ohmic contact and gate has been examined in the 4H-SiC based vertical power MOSFET At low bias region (<20V), increment of leakage current after RTA was detected. However, the amount of leakage current increment was less than a few tens of ph. The interface trap densities calculated from high-low frequency C-V curves do not show any difference between w/ RTA and w/o RTA. From the C-V characteristic curves, equivalent oxide thickness was calculated. The calculated thickness was 55 and 62nm for w/o RTA and w/ RTA, respectively. During the annealing, oxidation and silicidation of Ni can be occurred. Even though refractory nature of Ni, 950$^{\circ}C$ is high enough to oxidize it. Ni reacts with silicon and oxygen from SiO$_2$ 1ayer and form Ni-silicide and Ni-oxide, respectively. These extra layers result in the change of capacitance of whole oxide layer and the leakage current

  • PDF

DC/RF Magnetron Sputtering deposition법에 의한 $TiSi_2$ 박막의 특성연구

  • 이세준;김두수;성규석;정웅;김득영;홍종성
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 1999년도 제17회 학술발표회 논문개요집
    • /
    • pp.163-163
    • /
    • 1999
  • MOSFET, MESFET 그리고 MODFET는 Logic ULSIs, high speed ICs, RF MMICs 등에서 중요한 역할을 하고 있으며, 그것의 gate electrode, contact, interconnect 등의 물질로는 refractory metal을 이용한 CoSi2, MoSi2, TaSi2, PtSi2, TiSi2 등의 효과를 얻어내고 있다. 그중 TiSi2는 비저항이 가장 낮고, 열적 안정도가 좋으며 SAG process가 가능하므로 simpler alignment process, higher transconductance, lower source resistance 등의 장점을 동시에 만족시키고 있다. 최근 소자차원이 scale down 됨에 따라 TiSi2의 silicidation 과정에서 C49 TiSi2 phase(high resistivity, thermally unstable phase, larger grain size, base centered orthorhombic structure)의 출현과 그것을 제거하기 위한 노력이 큰 issue로 떠오르고 있다. 여러 연구 결과에 따르면 PAI(Pre-amorphization zimplantation), HTS(High Temperature Sputtering) process, Mo(Molybedenum) implasntation 등이 C49를 bypass시키고 C54 TiSi2 phase(lowest resistivity, thermally stable phase, smaller grain size, face centered orthorhombic structure)로의 transformation temperature를 줄일 수 있는 가장 효과적인 방법으로 제안되고 있지만, 아직 그 문제가 완전히 해결되지 않은 상태이며 C54 nucleation에 대한 physical mechanism을 밝히진 못하고 있다. 본 연구에서는 증착 시 기판온도의 변화(400~75$0^{\circ}C$)에 따라 silicon 위에 DC/RF magnetron sputtering 방식으로 Ti/Si film을 각각 제작하였다. 제작된 시료는 N2 분위기에서 30~120초 동안 500~85$0^{\circ}C$의 온도변화에 따라 RTA법으로 각각 one step annealing 하였다. 또한 Al을 cosputtering함으로써 Al impurity의 존재에 따른 영향을 동시에 고려해 보았다. 제작된 시료의 분석을 위해 phase transformation을 XRD로, microstructure를 TEM으로, surface topography는 SEM으로, surface microroughness는 AFM으로 측정하였으며 sheet resistance는 4-point probe로 측정하였다. 분석된 결과를 보면, 고온에서 제작된 박막에서의 C54 phase transformation temperature가 감소하는 것이 관측되었으며, Al impuritydmlwhswork 낮은온도에서의 C54 TiSi2 형성을 돕는다는 것을 알 수 있었다. 본 연구에서는 결론적으로, 고온에서 증착된 박막으로부터 열적으로 안정된 phase의 낮은 resistivity를 갖는 C54 TiSi2 형성을 보다 낮은 온도에서 one-step RTA를 통해 얻을 수 있다는 결과와 Al impurity가 존재함으로써 얻어지는 thermal budget의 효과, 그리고 그로부터 기대할 수 있는 여러 장점들을 보고하고자 한다.

  • PDF

게르마늄 Prearmophization 이온주입을 이용한 티타늄 salicide 접합부 특성 개선 (Effects of the Ge Prearmophization Ion Implantation on Titanium Salicide Junctions)

  • 김삼동;이성대;이진구;황인석;박대규
    • 한국재료학회지
    • /
    • 제10권12호
    • /
    • pp.812-818
    • /
    • 2000
  • 본 연구에서는 Ge PAM이 선폭 미세화에 따른 C54 실리사이드화 및 실제 CMOS 트랜지스터 접합부에서의 각종 전기적 특성에 미치는 영향을, As PAM과의 비교를 통하여 관찰하였다. 평판 상에서 각 PAM 및 기판의 도핑 상태에 따른 Rs의 변화량을 측정하였으며, 각 PAM 방식은 기존의 살리사이드 TiSi$_2$에 비해 개선된 C54 형성 효과를 보였다. 특히, Ge PAM은 n+ 기판에서 As PAM보다 효과적인 실리사이드화를 보였고, 이 경우 XRB 상에서도 가장 강한 (040) C54 배향성을 나타내었다. ~0.25$\mu\textrm{m}$ 선폭 및 n+ 접합층에서 기존 방식에 비해 As과 Ge PAM은 각각 ~85,66%의 개선된 바저항을 보였으며, P+ 접합층에서는 As과 Ge PAM 모두 62~63% 정도의 유사한 Rs 개선 효과를 보였다. 콘택 저항에서도 각 콘택 크기 별로 바저항(bar resistance) 개선과 같은 경향의 PAM 효과를 관찰하였으며, 모든 경우 10 $\Omega$/ct. 이하로 양호한 결과를 보였다. 누설 전류는 area 형 패턴에서는 모든 공정 조건에서 <10E-14A/$\mu\textrm{m}^{2}$ 이하로, edge 형에서는 특히 P+ 접합부에서 As 또는 Ge PAM 적용 시 <10E-13 A/$\mu\textrm{m}^{2}$ 이하로 다소 누설 전류를 안정화시키는 결과를 보였다. 이러한 결과는 XTEM에 의해 관찰된 바 Ge PAM 적용 시 기존의 경우에 (PAM 적용 안한 경우) 비해 유사한 평활도의 TiSi$_2$박막 형상과 일치하였으며, 또한 본 실험의 Ge PAM 이온주입 조건이 접합층에 손상을 주지 않는 범위에서 적정화되었음을 제시하였다

  • PDF