• 제목/요약/키워드: Clock Synchronization

검색결과 230건 처리시간 0.025초

Analysis of Distributed DDQ for QoS Router

  • Kim, Ki-Cheon
    • ETRI Journal
    • /
    • 제28권1호
    • /
    • pp.31-44
    • /
    • 2006
  • In a packet switching network, congestion is unavoidable and affects the quality of real-time traffic with such problems as delay and packet loss. Packet fair queuing (PFQ) algorithms are well-known solutions for quality-of-service (QoS) guarantee by packet scheduling. Our approach is different from previous algorithms in that it uses hardware time achieved by sampling a counter triggered by a periodic clock signal. This clock signal can be provided to all the modules of a routing system to get synchronization. In this architecture, a variant of the PFQ algorithm, called digitized delay queuing (DDQ), can be distributed on many line interface modules. We derive the delay bounds in a single processor system and in a distributed architecture. The definition of traffic contribution improves the simplicity of the mathematical models. The effect of different time between modules in a distributed architecture is the key idea for understanding the delay behavior of a routing system. The number of bins required for the DDQ algorithm is also derived to make the system configuration clear. The analytical models developed in this paper form the basis of improvement and application to a combined input and output queuing (CIOQ) router architecture for a higher speed QoS network.

  • PDF

FPGA를 이용한 CAN 통신 IP 설계 및 구현 (Design and Implementation of CAN IP using FPGA)

  • 손예슬;박정근;강태삼
    • 제어로봇시스템학회논문지
    • /
    • 제22권8호
    • /
    • pp.671-677
    • /
    • 2016
  • A Controller Area Network (CAN) is a serial communication protocol that is highly reliable and efficient in many aspects, such as wiring cost and space, system flexibility, and network maintenance. Therefore, it is chosen for the communication protocol between a single chip controller based on Field Programmable Gate Array (FPGA) and peripheral devices. In this paper, the design and implementation of CAN IP, which is written in VHSIC Hardware Description Language (VHDL), is presented. The implemented CAN IP is based on the CAN 2.0A specification. The CAN IP consists of three processes: clock generator, bit timing, and bit streaming. The clock generator process generates a time quantum clock. The bit timing process does synchronization, receives bits from the Rx port, and transmits bits to the Tx port. The bit streaming process generates a bit stream, which is made from a message received from a micro controller subsystem, receives a bit stream from the bit timing process, and handles errors depending on the state of the CAN node and CAN message fields. The implemented CAN IP is synthesized and downloaded into SmartFusion FPGA. Simulations using ModelSim and chip test results show that the implemented CAN IP conforms to the CAN 2.0A specification.

SoC 설계를 위한 유효 비트 방식의 비동기 FIFO설계 (Design of an Asynchronous FIFO for SoC Designs Using a Valid Bit Scheme)

  • 이용환
    • 한국정보통신학회논문지
    • /
    • 제9권8호
    • /
    • pp.1735-1740
    • /
    • 2005
  • SoC 설계에서는 많은 수의 IP 들이 하나의 칩에 집적되며 이들은 각각 서로 다른 주파수로 동작해야 가장 효율적으로 동작할 수 있다. 이러한 IP들을 연결하기 위해서는 비동기 클럭 동작 사이에 버퍼 역할을 할 수 있는 비동기 FIFO가 필수적이다. 그러나 아직 많은 수의 비동기 FIFO가 잘못 설계되고 있으며 이에 따른 비용이 심각하다. 이에 본 논문에서는 유효 비트 방식의 비동기 FIFO를 설계함으로써 비동기 회로에서 발생하는 metastability를 없애고 비동기 카운터의 오류를 수정함으로써 비동기 클럭들 사이에서 안전하게 데이터를 전송할 수 있는 FIFO 구조를 제안한다. 또한 이 FIFO 구조의 HDL 기술을 바탕으로 합성하여 다른 방식의 FIFO 설계와 비교 평가한다.

고화질 스테레오 비디오 전송 시스템을 위한 동기화 기법 (Synchronization Issues for Stereoscopic High-Definition Video Delivery over IP Networks)

  • 김종률;이석희;김종원
    • 한국HCI학회:학술대회논문집
    • /
    • 한국HCI학회 2006년도 학술대회 1부
    • /
    • pp.1373-1378
    • /
    • 2006
  • 대용량의 네트워크 인프라가 확대되고, 네트워크를 통한 DV, HD 급의 고화질 비디오 전송이 보편화 되면서, 고화질의 비디오에 몰입감, 현실감을 증진시키기 위한 스테레오 HD 비디오 전송이 가능하게 되었다. 본 논문은 IP 네트워크를 통해서 스테레오 HD 비디오 전송을 가능하게 해주는 소프트웨어 기반의 HD 비디오 전송 시스템에서 효과적으로 몰입감과 입체감을 제공하기 위해 충족되어야 하는 좌우 영상의 동기화에 필요한 요소들을 다룬다. 제안된 동기화 기법은 수신 측에서 최종적으로 동기화된 좌우 영상을 통해 스테레오 HD 비디오를 얻기 위해서 좌우 카메라로부터 영상의 획득 시, 획득된 영상의 네트워크 전송 시, 또 수신된 영상의 재생 시 좌우 영상의 동기화한다. 결과적으로 동기화 된 좌우 영상을 통하여 몰입감과 현실감을 가지는 스트레오 HD 비디오를 실시간으로 감상할 수 있다.

  • PDF

CAN기반 피드백 시스템의 고속전철 여압시스템 적용 (Application of a CAN-Based Feedback Control System to a High-Speed Train Pressurization System)

  • 김홍렬;곽권천;김대원
    • 제어로봇시스템학회논문지
    • /
    • 제9권11호
    • /
    • pp.963-968
    • /
    • 2003
  • A feedback control implementation for a high speed train pressurization system is proposed based on CAN (Controller Area Network). Firstly, system model including network latencies by CAN arbitration mechanisms is proposed, and an analytical compensation method of control parameters based on the system model is proposed for the network latencies. For the practical implementation of the control, global synchronization is adopted for controller to measure network latencies and to utilize them for the compensation of the control parameters. Simulation results are shown with practical tunnel data response. The proposed method is evaluated to be the most effective for the system through the control performances comparing among a controller not considering network latencies, other two off-line compensation methods, and the proposed method.

무선 센서 네트워크에서의 개선된 시각 동기화 구현 (Implementation of an Improved Time Synchronization in Wireless Sensor Networks)

  • 방상원;손석원
    • 한국컴퓨터정보학회:학술대회논문집
    • /
    • 한국컴퓨터정보학회 2013년도 제48차 하계학술발표논문집 21권2호
    • /
    • pp.69-72
    • /
    • 2013
  • 본 논문은 TPSN 알고리즘의 시각 동기화 오차를 개선하기 위하여 Imote2 센서 노드의 클럭 드리프트 특성을 적용하는 개선된 TPSN 알고리즘을 제안한다. 클럭 드리프트의 원인은 주로 수정발진기에 기인한다. 본 연구에서는 온도 및 습도 등 환경 조건이 비슷할 경우에 드리프트가 크게 차이나지 않는다는 실험 결과에 따라 드리프트의 평균값을 구하고 이를 TPSN 동기화 오차 보정에 사용한다. 이때 적용되는 드리프트 특성 값은 센서 노드 설치 이전에 미리 측정하여야 한다. 실험을 통하여 본 논문에서 제안한 개선된 TPSN 알고리즘이 동기화 오차 개선에 효과적임을 확인하였다.

  • PDF

고주파수 동기장치용 DP-PLL의 설계를 위한 위상차 검출방식과 프로세스 알고리듬 (A Phase-Difference Detection Method and its process Algorithm for DP-PLL Design of the High Frequency Synchronization Device)

  • 여재흥;임인칠
    • 전자공학회논문지A
    • /
    • 제29A권8호
    • /
    • pp.26-33
    • /
    • 1992
  • This paper describes a new phase-difference detection method and the associate process algorithm for calculating the mean value of phase difference detected and OVCXO control value and for monitoring and controlling the DP-PLL operation status to be used in the design of a high-frequency DP-PLL. Through the experiments of DP-PLL implemented with 16-bit processor, memories, pheriperals and OVCXO to eraluate the suggested method and algorithm, it is shown that a remarkable improvement in PLL function such as phase detection, and reference clock tracing capability, jitter absorbability and frequency stability compared with other existing DP-PLL synchronization device is achieved.

  • PDF

Wirelessly Synchronized One-Way Ranging Algorithm with Active Mobile Nodes

  • Nam, Yoon-Seok;Kang, Bub-Joo;Huh, Jae-Doo;Park, Kwang-Roh
    • ETRI Journal
    • /
    • 제31권4호
    • /
    • pp.466-468
    • /
    • 2009
  • In this letter, we propose a one-way ranging algorithm that is based on wireless synchronization with measured timestamps and clock frequency offsets. In our proposed algorithm, an active mobile node initiates a ranging procedure by transmitting a ranging frame, and the anchor nodes report their timestamps for the received ranging frame to a reference anchor node. The synchronization of a pair of nodes is provided with instantaneous time information, and the corresponding difference of distances can be calculated.

ATM 단말기의 동기에 관한 연구 (A Study on Synchronization for ATM Terminal)

  • 최승국
    • 한국정보처리학회논문지
    • /
    • 제6권7호
    • /
    • pp.1877-1883
    • /
    • 1999
  • ATM 수신 단말기에서 원래 송신 단말기의 클럭과 동일한 주파수를 가져야 하는, 클럭의 동기에 관하여 연구하였다. 이를 위하여 ITU-T에서 권고하고 있는 표준 방식인 SRTS 방식과 이 방식에서 발생되는 지터를 분석하였다. STRS 지터의 전력 스펙트럼과 rms값이 이론적으로 계산되었다. 분석 결과, T1 1.544MHz의 소스 신호의 경우 평균적인 rms값은 32.63ns이고, E4 139.264MHz 신호의 경우, 0.15ns인 것으로 밝혀졌다.

  • PDF

광대역 낙뢰신호 탐지 및 획득 시스템 개발 (Development of a Detect-and-Acquisition System for Broadband Lightning Signals)

  • 송승헌;김동혁;이성호;우정욱;성태경
    • 전기학회논문지
    • /
    • 제56권8호
    • /
    • pp.1503-1510
    • /
    • 2007
  • To implement a high-precision lightning tracking system utilizing TDOA measurements, high-speed data acquisition and precise timing synchronization between ground sensors should be achieved. At the same time, considering the size of digitizer's memory, the data memory needs to be managed so that only the sampled data around the occurrence of stepped leader pulse is stored. This paper presents a detection-and-acquisition system for lightning signals that is the main equipment of ground sensor in lightning tracking system. GPS clock module is used to get precise timing synchronization and the 500MHz high speed digitizer is employed. In order to detect the leading edge of the lightning pulse and save the sampled data and its timing, lightning detection module is implemented and multi-record method is employed in the proposed system. Field experiment results show that the proposed system can detect and save the lightning signal efficiently.