• 제목/요약/키워드: Channel Switching

검색결과 366건 처리시간 0.03초

낮은 순방향 전압 강하를 갖는 4H-SiC Trench-type Accumulation Super Barrier Rectifier(TASBR) (4H-SiC Trench-type Accumulation Super Barrier Rectifier(TASBR) for Low Forward Voltage drop)

  • 배동우;김광수
    • 전기전자학회논문지
    • /
    • 제21권1호
    • /
    • pp.73-76
    • /
    • 2017
  • 실리콘카바이드 소자는 넓은 밴드갭을 갖는 물질로서 많은 주목을 받아왔다. 특히 4H-SiC 쇼트키 배리어 다이오드는 빠른 스위칭 속도와 낮은 순방향 전압강하의 특성으로 인해 널리 사용되고 있다. 그러나 쇼트키 배리어 다이오드의 낮은 신뢰성으로 인한 문제로 대안인 Super Barrier Rectifier(SBR)가 연구되었다. 본 논문은 4H-SiC trench-type accumulation super barrier rectifier(TASBR)를 분석하고 제안한다. 2D 시뮬레이션을 통해 본 구조는 심각한 역방향 저지전압의 감소와 누설전류의 증가가 없는 동시에 순방향 전압 강하는 21.06% 향상됨을 확인 할 수 있었다. 이러한 새로운 정류기 구조를 이용하면 전력손실이 적은 애플리케이션을 기대할 수 있다.

지상파 MMS 가변 비트율 모드 방송에서 TV 채널 전환 시 발생하는 영상 표출 시간 지연의 개선 (Improvement to Video Display Time Delay when TV Channel switching in Variable Bit Rate Mode of Terrestrial MMS)

  • 박성환;장해랑;전형준;권순철;이승현
    • 디지털콘텐츠학회 논문지
    • /
    • 제16권5호
    • /
    • pp.775-781
    • /
    • 2015
  • 2015년 2월 11일 국내 최초 2HD MMS 시험방송이 EBS에서 시작되었다. MPEG-2 코덱기반의 영상 압축 방식을 사용하고 있으며, 화질 최적화를 위해서 1080i 와 720p 주사방식에 따른 변화 및 효율적 데이터 사용을 위한 가변 비트율(Variable Bit Rate) 연구결과를 반영하였다. MMS 방송에서 화질 최적화를 위하여 2개의 HD 채널에 가변 비트율을 적용하여 인코딩하는 경우 가변 GOP(Group Of Picture) 동작으로 수신 TV에서 채널 전환 시 영상 표출에 걸리는 시간이 길어지는 현상이 발생한다. 본 연구에서는 ON-AIR TS 분석 및 실험을 통해서 인코딩 단계에서 GOP 설정에 따른 I 프레임 디코딩 시간 관계를 검증하였다. 검증 데이터를 활용하여 Encoder GOP 파라미터를 조정하는 방법으로 1080i와 720p 주사방식에 따라서 다르게 나타나는 영상 표시 시간 지연문제를 개선하였다.

A Capillary Electrochromatographic Microchip Packed with Self-Assembly Colloidal Carboxylic Silica Beads

  • Jeon, In-Sun;Kim, Shin-Seon;Park, Jong-Man
    • Bulletin of the Korean Chemical Society
    • /
    • 제33권4호
    • /
    • pp.1135-1140
    • /
    • 2012
  • An electrochromatographic microchip with carboxyl-group-derivatized mono-disperse silica packing was prepared from the corresponding colloidal silica solution by utilizing capillary action and self-assembly behavior. The silica beads in water were primed by the capillary action toward the ends of cross-patterned microchannel on a cyclic olefinic copolymer (COC) substrate. Slow evaporation of water at the front of packing promoted the self-assembled packing of the beads. After thermally binding a cover plate on the chip substrate, reservoirs for sample solutions were fabricated at the ends of the microchannel. The packing at the entrances of the microchannel was silver coated to fix utilizing an electroless silver-plating technique to prevent the erosion of the packed structure caused by the sudden switching of a high voltage DC power source. The electrochromatographic behavior of the microchip was explored and compared to that of the microchip with bare silica packing in basic borate buffer. Electrophoretic migration of Rhodamine B was dominant in the microchip with the carboxyl-derivatized silica packing that resulted in a migration approximated twice as fast, while the reversible adsorption was dominant in the bare silica-packed microchip. Not only the faster migration rates of the negatively charged FITC-derivatives of amino acids but also the different migration due to the charge interaction at the packing surface were observed. The electrochromatographic characteristics were studied in detail and compared with those of the bare silica packed microchip in terms of the packing material, the separation potential, pH of the running buffer, and also the separation channel length.

Preliminary Orbit Determination For A Small Satellite Mission Using GPS Receiver Data

  • Nagarajan, Narayanaswamy;Bavkir, Burhan;John, Ong Chuan Fu
    • 한국항해항만학회:학술대회논문집
    • /
    • 한국항해항만학회 2006년도 International Symposium on GPS/GNSS Vol.1
    • /
    • pp.141-144
    • /
    • 2006
  • The deviations in the injection orbital parameters, resulting from launcher dispersions, need to be estimated and used for autonomous satellite operations. For the proposed small satellite mission of the university there will be two GPS receivers onboard the satellite to provide the instantaneous orbital state to the onboard data handling system. In order to meet the power requirements, the satellite will be sun-tracking whenever there is no imaging operation. For imaging activities, the satellite will be maneuvered to nadir-pointing mode. Due to such different modes of orientation the geometry for the GPS receivers will not be favorable at all times and there will be instances of poor geometry resulting in no output from the GPS receivers. Onboard the satellite, the orbital information should be continuously available for autonomous switching on/off of various subsystems. The paper presents the strategies to make use of small arcs of data from GPS receivers to compute the mean orbital parameters and use the updated orbital parameters to calculate the position and velocity whenever the same is not available from GPS receiver. Thus the navigation message from the GPS receiver, namely the position vector in Earth-Centered-Earth-Fixed (ECEF) frame, is used as measurements. As for estimation, two techniques - (1) batch least squares method, and (2) Kalman Filter method are used for orbit estimation (in real time). The performance of the onboard orbit estimation has been assessed based on hardware based multi-channel GPS Signal simulator. The results indicate good converge even with short arcs of data as the GPS navigation data are generally very accurate and the data rate is also fast (typically 1Hz).

  • PDF

다중 모듈러스 자기복원 등화의 오차 역동성 증강에 따른 수렴 특성 분석 (Convergence Property Analysis of Multiple Modulus Self-Recovering Equalization According to Error Dynamics Boosting)

  • 오길남
    • 한국산학기술학회논문지
    • /
    • 제17권1호
    • /
    • pp.15-20
    • /
    • 2016
  • 기존의 다중 모듈러스 기반 자기복원 등화 유형은 등화 초기에 적용되지 못하고 정상상태 성능 개선에 활용되었다. 본 논문에서는 다중 모듈러스를 원하는 응답으로 하는 유형의 자기복원 등화에서, 오차를 증강하여 오차의 역동성을 확장함으로써 초기 수렴 성능을 개선하고, 그 특성을 분석하였다. 제안 방법에서 오차 증강은 등화기 출력에 대한 심볼 판정에 비례하여 이루어진다. 아울러 제안 방법은 오차 역동성의 확장으로 인한 초기 수렴 기능을 갖기 때문에, 초기 수렴속도와 정상상태 오차 레벨에서 우수한 성능을 보인다. 특히 제안 방법은 등화의 전 과정을 하나의 알고리즘으로 진행하므로 기존의 다른 동작 모드로의 전환이나 선택 방법, 또는 다른 알고리즘과의 동시 동작 등이 불필요하다. 다중경로 전파와 부가 잡음이 있는 채널 조건하에서 이루어진 고차 신호점에 대한 자기복원 등화의 성능 분석 시뮬레이션을 통해 제안 방법의 유용성을 검증하였다.

PC의 랜카드와 스위칭 허브를 활용한 다접점 I/O 모듈 개발 (A Multi-point I/O module development that utilize PC's LAN card and Switching)

  • 김태민;전윤한;신건순
    • 한국정보통신학회논문지
    • /
    • 제12권11호
    • /
    • pp.2022-2030
    • /
    • 2008
  • 공장자동화와 공정의 분산제어 등과 같이 대 형 의 복잡한 시스템들을 실시간으로 운용 및 관리하는데 있어서 선결해야 하는 가장 중요한 과제중의 하나는 막대한 양의 제어 및 계측 관련 데이터들을 적시에 수집하여 가공한 후 이를 적시 적소에 분배해 줄 수 있는 데이터 처리 기술을 구축하는 것이다. 이러한 문제를 해결하기 위한 방안으로 최근에와서 대형의 복잡한 시스템을 여러개의 분산된 부 시스템으로 모듈화하고, 각각의 부 시스템들의 제어기능을 수행하는 컴퓨터들을 네트워크로 연결하는 컴퓨터 통신망의 사용이 확산되고 있다. 이더넷 통신 방식을 이용하여 다채널의 신호를 다중화하여 전송할 수 있는 다중화 기술을 응용 개발한다. 반도체, LCD 장비 내의 많은 I/O 접점을 갖는 선로들을 다중화 하여 여러 장치들을 실시간 제어 가능한 이더넷 통신을 이용한 다접점의 I/O 모듈을 개발한다.

중국 통화정책 변화가 한국에 미치는 영향 (Transmission of Chinese Monetary Policy Shocks: Evidence from Korea)

  • 조유정
    • 경제분석
    • /
    • 제27권4호
    • /
    • pp.43-69
    • /
    • 2021
  • 한국은 중국과의 교역 규모가 큰 데다 금융부문의 연계성 또한 점차 강화되고 있어 중국 통화정책 변화가 다양한 경로를 통해 한국 경제에 파급영향을 미치고 있다. 이에 본 연구는 중국 통화정책 운영상의 특징과 최근 운영 현황을 살펴보고, VAR 모형을 이용하여 중국 통화정책 변화가 한국 경제에 미치는 영향과 파급경로에 대해 분석하였다. 중국 통화정책 변화의 파급경로를 대중 수출 및 무역수지 등 한국 교역변수(무역경로)와 이자율, 주가, 물가 등 금융변수(금융경로, 원유가격경로)에 미치는 영향으로 나누어 분석한 결과, 중국 통화정책 완화 충격은 무역경로 중 수직적 무역통합 경로를 통해 한국의 대중 중간재 수출을 증가시킨 것으로 나타났다. 반면 지출전환 경로와 소득수요 경로는 유의하지 않은 것으로 나타났다. 금융경로 및 원유가격경로에서는 글로벌 투자자금 흐름 재조정, 금리차 및 원자재가격 변동 등을 통해 중국 통화정책 완화 충격이 한국 금리 하락과 주가 및 물가 상승을 유발하는 것으로 나타났다.

4H-SiC와 산화막 계면에 대한 혼합된 일산화질소 가스를 이용한 산화 후속 열처리 효과 (Effect of High-Temperature Post-Oxidation Annealing in Diluted Nitric Oxide Gas on the SiO2/4H-SiC Interface)

  • 김인규;문정현
    • 한국전기전자재료학회논문지
    • /
    • 제37권1호
    • /
    • pp.101-105
    • /
    • 2024
  • 4H-SiC power metal-oxide-semiconductor field effect transistors (MOSFETs) have been developed to achieve lower specific-on-resistance (Ron,sp), and the gate oxides have been thermally grown. The poor channel mobility resulting from the high interface trap density (Dit) at the SiO2/4H-SiC interface significantly affects the higher switching loss of the power device. Therefore, the development of novel fabrication processes to enhance the quality of the SiO2/4H-SiC interface is required. In this paper, NO post-oxidation annealing (POA) by using the conditions of N2 diluted NO at a high temperature (1,300℃) is proposed to reduce the high interface trap density resulting from thermal oxidation. The NO POA is carried out in various NO ambient (0, 10, 50, and 100% NO mixed with 100, 90, 50, and 0% of high purity N2 gas to achieve the optimized condition while maintaining a high temperature (1,300℃). To confirm the optimized condition of the NO POA, measuring capacitance-voltage (C-V) and current-voltage (I-V), and time-of-flight secondary-ion mass spectrometry (ToF-SIMS) are employed. It is confirmed that the POA condition of 50% NO at 1,300℃ facilitates the equilibrium state of both the oxidation and nitridation at the SiO2/4H-SiC interface, thereby reducing the Dit.

보정기법 없이 채널 간 오프셋 부정합을 최소화한 2x Interleaved 10비트 120MS/s 파이프라인 SAR ADC (A Non-Calibrated 2x Interleaved 10b 120MS/s Pipeline SAR ADC with Minimized Channel Offset Mismatch)

  • 조영세;심현선;이승훈
    • 전자공학회논문지
    • /
    • 제52권9호
    • /
    • pp.63-73
    • /
    • 2015
  • 본 논문에서는 특별한 보정기법 없이 채널 간 오프셋 부정합 문제를 최소화한 2채널 time-interleaved (T-I) 구조의 10비트 120MS/s 파이프라인 SAR ADC를 제안한다. 제안하는 ADC는 4비트-7비트 기반의 2단 파이프라인 구조 및 2채널 T-I 구조를 동시에 적용하여 전력소모를 최소화하면서 빠른 변환속도를 구현하였다. 채널 간에 비교기 및 잔류전압 증폭기 등 아날로그 회로를 공유함으로써 일반적인 T-I 구조에서 선형성을 제한하는 채널 간 오프셋 부정합 문제를 추가적인 보정기법 없이 최소화할 뿐만 아니라 전력소모 및 면적을 감소시켰다. 고속 동작을 위해 SAR 로직에는 범용 D 플립플롭 대신 TSPC D 플립플롭을 사용하여 SAR 로직에서의 지연시간을 최소화하면서 사용되는 트랜지스터의 수도 절반 수준으로 줄임으로써 전력소모 및 면적을 최소화하였다. 한편 제안하는 ADC는 기준전압 구동회로를 3가지로 분리하여, 4비트 및 7비트 기반의 SAR 동작, 잔류전압 증폭 등 서로 다른 스위칭 동작으로 인해 발생하는 기준전압 간섭 및 채널 간 이득 부정합 문제를 최소화하였다. 시제품 ADC는 고속 SAR 동작을 위한 높은 주파수의 클록을 온-칩 클록 생성회로를 통해 생성하였으며, 외부에서 duty cycle을 조절할 수 있도록 설계하였다. 시제품 ADC는 45nm CMOS 공정으로 제작되었으며, 측정된 DNL 및 INL은 10비트 해상도에서 각각 최대 0.69LSB, 0.77LSB이며, 120MS/s 동작속도에서 동적 성능은 최대 50.9dB의 SNDR 및 59.7dB의 SFDR을 보여준다. 시제품 ADC의 칩 면적은 $0.36mm^2$이며, 1.1V 전원전압에서 8.8mW의 전력을 소모한다.

2.4GHz ISM 대역 응용을 위한 저전력 CMOS Fractional-N 주파수합성기 설계 (Design of a Low-Power CMOS Fractional-N Frequency Synthesizer for 2.4GHz ISM Band Applications)

  • 오근창;김경환;박종태;유종근
    • 대한전자공학회논문지SD
    • /
    • 제45권6호
    • /
    • pp.60-67
    • /
    • 2008
  • 본 논문에서는 Bluetooth, Zigbee, WLAN 등 2.4GHz 대역 ISM-band 응용 분야를 위한 저 전력 주파수 합성기를 설계하였다. 저 전력 특성을 얻기 위해 전류소모가 큰 VCO, prescaler, ${\Sigma}-{\Delta}$ modulator 등의 전력소모를 최적화하는데 중점을 두고 설계하였다. VCO는 전력소모 측면에서 유리한 NP-core 유형의 구조를 선택하여 위상잡음 특성과 전력소모를 최적화하였으며, prescaler는 정적 전류소모가 거의 없는 동적 회로 기술이 적용된 D-F/F을 사용하여 전력소모를 줄였다. 또한 다수의 로직으로 구성되는 3차 ${\Sigma}-{\Delta}$ modulator는 'mapping circuit'으로 구조를 단순화하여 작은 면적과 저 전력소모 특성을 갖도록 하였다. $0.18{\mu}m$ CMOS 공정으로 IC를 제작하여 성능을 측정한 결과 설계된 주파수 합성기는 1.8V 전원전압에서 7.9mA의 전류를 소모하고, 100kHz offset에서 -96dBc/Hz, 1MHz offset에서 -118dBc/Hz의 위상 잡음 특성을 보였다 또한 spur 잡음 특성은 -70dBc이며, 25MHz step의 주파수 변화에 따른 위상 고정 시간은 약 $15{\mu}s$이다. 설계된 회로의 칩 면적은 pad를 포함하여 $1.16mm^2$이며 pad를 제외한 면적은 $0.64mm^2$이다.