• 제목/요약/키워드: C-M modules

검색결과 135건 처리시간 0.028초

Cloning and Characterization of a Multidomain GH10 Xylanase from Paenibacillus sp. DG-22

  • Lee, Sun Hwa;Lee, Yong-Eok
    • Journal of Microbiology and Biotechnology
    • /
    • 제24권11호
    • /
    • pp.1525-1535
    • /
    • 2014
  • The xynC gene, which encodes high molecular weight xylanase from Paenibacillus sp. DG-22, was cloned and expressed in Escherichia coli, and its nucleotide sequence was determined. The xynC gene comprised a 4,419bp open reading frame encoding 1,472 amino acid residues, including a 27 amino acid signal sequence. Sequence analysis indicated that XynC is a multidomain enzyme composed of two family 4_9 carbohydrate-binding modules (CBMs), a catalytic domain of family 10 glycosyl hydrolases, a family 9 CBM, and three S-layer homologous domains. Recombinant XynC was purified to homogeneity by heat treatment, followed by Avicel affinity chromatography. SDS-PAGE and zymogram analysis of the purified enzyme identified three active truncated xylanase species. Protein sequencing of these truncated proteins showed that all had identical N-terminal sequences. In the protein characterization, recombinant XynC exhibited optimal activity at pH 6.5 and $65^{\circ}C$ and remained stable at neutral to alkaline pH (pH 6.0-10.0). The xylanase activity of recombinant XynC was strongly inhibited by 1 mM $Cu^{2+}$ and $Hg^{2+}$, whereas it was noticeably enhanced by 10 mM dithiothreitol. The enzyme exhibited strong activity towards xylans, including beechwood xylan and arabinoxylan, whereas it showed no cellulase activity. The hydrolyzed product patterns of birchwood xylan and xylooligosaccharides by thin-layer chromatography confirmed XynC as an endoxylanase.

광통신 모듈용 155.52 MHz 클럭복원 리시버의 구현 (Implementation of the 155.52 MHz Clock Recovery Receiver for the Fiber Optic Modules)

  • 이길재;채상훈
    • 한국통신학회논문지
    • /
    • 제26권12C호
    • /
    • pp.249-254
    • /
    • 2001
  • STM-1 체계의 광통신 수신부 광모듈에 내장하기 위한 리시버 ASIC을 0.65 $\mu\textrm{m}$ 실리콘 CMOS 기술을 이용하여 설계 제작하였다. 제작된 ASIC은 155.52 Mbps 데이터신호 재정형을 위한 제한 증폭기와 155.52 MHz 시스템 클럭을 추출하기 위한 클럭 복원 회로를 주축으로 구성되어 있다. 또한 이 리시버는 전원이 켜지는 초기 동작 상태에서나 동작 도중 데이터신호가 입력되지 않더라도 155.52 MHz 부근의 클럭 주파수를 유지하여 항상 안정된 동작을 할 수 있게 하기 위한 수렴 보조 회로 및 LOS 감지 회로도 내장하고 있다. 측정 결과 설계된 리시버는 5 mV-1 V의 넓은 입력 전압에 걸쳐 데이터 재정형이 이루어지며, 항상 안정된 클럭을 복원하고 있음을 알 수 있었다.

  • PDF

MAXIMUM MODULI OF UNIMODULAR POLYNOMIALS

  • Defant, Andreas;Garcia, Domingo;Maestre, Manuel
    • 대한수학회지
    • /
    • 제41권1호
    • /
    • pp.209-229
    • /
    • 2004
  • Let $\Sigma_{$\mid$\alpha$\mid$=m}\;s_{\alpha}z^{\alpha},\;z\;{\in}\;{\mathbb{C}}^n$ be a unimodular m-homogeneous polynomial in n variables (i.e. $$\mid$s_{\alpha}$\mid$\;=\;1$ for all multi indices $\alpha$), and let $R\;{\subset}\;{\mathbb{C}}^n$ be a (bounded complete) Reinhardt domain. We give lower bounds for the maximum modules $sup_{z\;{\in}\;R\;$\mid$\Sigma_{$\mid$\alpha$\mid$=m}\;s_{\alpha}z^{\alpha}$\mid$$, and upper estimates for the average of these maximum moduli taken over all possible m-homogeneous Bernoulli polynomials (i.e. $s_{\alpha}\;=\;{\pm}1$ for all multi indices $\alpha$). Examples show that for a fixed degree m our estimates, for rather large classes of domains R, are asymptotically optimal in the dimension n.

VME 시스템 제어기의 FPGA 구현 (FPGA Implementation of VME System Controller)

  • 배상현;이강현
    • 한국정보처리학회논문지
    • /
    • 제4권11호
    • /
    • pp.2914-2922
    • /
    • 1997
  • 산업분야의 공장자동화와 자동 측정장비의 다중 프로세서 환경의 시스템 성능을 향상시키는 표준버스가 필요하다. VME 버스는 이러한 명세에 적합하지만, 소규모 패키지와 보드의 낮은 집적성 사양을 가지고 있다. 더욱이 보드와 반도체 집적성은 개발시간, 연구비용, 현장진단에 영향을 주는 중요한 문제로 대두되어 있다. 이러한 추세에 맞추어, 본 논문에서는 VME 버스와 제어기 모듈 사이의 주기능인 중재, 인터럽트, 인터페이스를 Revision C.1(IEEE std. P1014-1987)의 통합환경으로 구성하고, 설계된 VME 시스템 제어기를 Slot 1에 장착할 수 있도록 FPGA 상에 구현한다. 제어 및 기능 모듈의 동작은 VHDL의 mid-fixed 방식으로 코딩을 하고 검증하였다. 실험을 통하여 VME 시스템 제어기의 가장 중요한 동작인 버스 타이머의 버스 에러 신호가 $56{\mu}m$ 이내에 발생된 것과, 제어모듈과 기능모듈의 정확한 상호 동작도 확인하였다. 그러므로 구축된 VHDL 라이브러리는 VME 버스 기반시스템과 ASIC 설 계 에 응용할 수가 있다.

  • PDF

구조물 모니터링을 위한 헤테로 코어형 광센싱 시스템 (Hetero-core Spliced Fiber Optical Sensing System for an Environment Monitoring)

  • 김영복;이권순;와타나베카즈히로;사사키히로유키;최용운
    • 한국해양공학회지
    • /
    • 제21권3호
    • /
    • pp.46-51
    • /
    • 2007
  • A multi-purpose environmental monitoring system has been developed as a commercially available standard using the technique of hetero-core spliced fiber optic sensors, for the purposes of monitoring large-scale structures and preserving natural environments. The monitoring system has been tested and evaluated in a possible outdoor condition, in view of the full-scale operation at actual sites to be monitored. Additionally, the developed system in this work conveniently provides us with various options of sensor modules intended for monitoring such physical quantities as displacement, distortion, pressure, binary states, and liquid adhesion. Two channels of optical fiber line were monitored in each channel, three displacement sensor modules were connected in series, in order to examine the performance to a pseudo-cracking experiment in the outdoor situation and to clarify temperature influences an the system, in terms of the coupling of optical connectors and the OTDR stability. The results from the pseudo-cracking experiment agreed with the actual cracks, by means of calculation, based an the detected displacement values and their geometrical arrangement of the used sensor modules. The temperature change, ranging from 10 to $20^{\circ}C$ resulting from the 10-days free running operation, was found to influence the system stability of ${\pm}10{\mu}m$, primarily due to the coupling instability of the used optical connectors. It was found that fusion splicing, rather than the use of connectors, reduced the fluctuation dawn to ${\pm}2{\mu}m$. The specification and performance of various option modules have been demonstrated to show the capability of inspecting various physical quantities by use of the single system, which would be suitable for multi-purpose environmental monitoring.

THE DIMENSION GRAPH FOR MODULES OVER COMMUTATIVE RINGS

  • Shiroyeh Payrovi
    • 대한수학회논문집
    • /
    • 제38권3호
    • /
    • pp.733-740
    • /
    • 2023
  • Let R be a commutative ring and M be an R-module. The dimension graph of M, denoted by DG(M), is a simple undirected graph whose vertex set is Z(M) ⧵ Ann(M) and two distinct vertices x and y are adjacent if and only if dim M/(x, y)M = min{dim M/xM, dim M/yM}. It is shown that DG(M) is a disconnected graph if and only if (i) Ass(M) = {𝖕, 𝖖}, Z(M) = 𝖕 ∪ 𝖖 and Ann(M) = 𝖕 ∩ 𝖖. (ii) dim M = dim R/𝖕 = dim R/𝖖. (iii) dim M/xM = dim M for all x ∈ Z(M) ⧵ Ann(M). Furthermore, it is shown that diam(DG(M)) ≤ 2 and gr(DG(M)) = 3, whenever M is Noetherian with |Z(M) ⧵ Ann(M)| ≥ 3 and DG(M) is a connected graph.

LTCC-M 기술을 이용한 내부실장 R, L, C 수동소자의 특징 및 LMR용 PAM개발 (Characteristics of Embedded R, L, C Fabricated by Using LTCC-M Technology and Development of a PAM for LMR thereby)

  • 김인태;박성대;강현규;공선식;박윤휘;문제도
    • 마이크로전자및패키징학회지
    • /
    • 제7권1호
    • /
    • pp.13-18
    • /
    • 2000
  • 금속기판 위에 결합된 저온 소성 세라믹(low temperature co-fired ceramics on metal, LTCC- M)은 소성 후에 x-, y- 방향으로의 수축을 1% 이하로 억제할 수 있어 수동 소자를 내장하는데 매우 유리하며, 금속 기판 전체를 접지로 사용함으로써 노이즈를 감소시킬 수 있다. 본 고에서는 내부 실장 수동 소자별 특성차에 대하여 소개하고, 이러한 내부 실장 소자를 이용하여 실제로 제작된 PAM(power amplifier module)을 소개하였다. 내장된 수동 소자는 테스트 패턴 상에서 10~20%의 변화값을 보였으며 실제 모듈에 적용하여도 목표치에 부합하는 소자 구성이 가능하였다. 수동 소자가 내부에 실장됨으로써 신호 처리 시간을 감소시킬 수 있고, 납점의 감소로 공정을 단순화시킬 수 있을 뿐만 아니라 신뢰성 또한 증가시킬 수 있으므로 향후 RF모듈 외에 파워 및 고기능 소자 등 다양한 분야에 응용이 가능할 것이다.

  • PDF

모듈형 환자감시기와 중앙 환자감시기로 구성되는 환자감시시스템 시제품의 개발: 전체구조 및 사양 (Development of a Prototype Patient Monitoring System with Module-Based Bedside Units and Central Stations: Overall Architecture and Specifications)

  • 우응제;박승훈;전병문;문창욱;이희철;김승태;김형진;서재준;채경명;박종찬;최근호;이왕진;김경수
    • 대한의용생체공학회:학술대회논문집
    • /
    • 대한의용생체공학회 1996년도 춘계학술대회
    • /
    • pp.315-319
    • /
    • 1996
  • We have developed a prototype patient monitoring system including module-based bedside units, interbed network, and central stations. A bedside unit consists of a color monitor and a main CPU unit with peripherals including a module controller. It can also include up to 3 module cases and 21 different modules. In addition to the 3-channel recorder module, six different physiological parameters of ECG, respiration, invasive blood pressure, noninvasive blood pressure, body temperature, and arterial pulse oximetry with plethysmogaph are provided as parameter modules. Modules and a module controller communicate with up to 1Mbps data rate through an intrabed network based on RS-485 and HDLC protocol. Bedside units can display up to 12 channels of waveforms with any related numeric informations simultaneously. At the same time, it communicates with other bedside units and central stations through interbed network based on 10Mbps Ethernet and TCP/IP protocol. Software far bedside units and central stations fully utilizes gaphical user interface techniques and all functions are controlled by a rotate/push button on bedside unit and a mouse on central station. The entire system satisfies the requirements of AAMI and ANSI standards in terms of electrical safety and performances. In order to accommodate more advanced data management capabilities such as 24-hour full disclosure, we are developing a relational database server dedicated to the patient monitoring system. We are also developing a clinical workstation with which physicians can review and examine the data from patients through various kinds of computer networks far diagnosis and report generation. Portable bedside units with LCD display and wired or wireless data communication capability will be developed in the near future. New parameter modules including cardiac output, capnograph, and other gas analysis functions will be added.

  • PDF

시스템 복잡도를 개선한 $GF(2^m)$ 상의 병렬 $AB^2+C$ 연산기 설계 (Low System Complexity Bit-Parallel Architecture for Computing $AB^2+C$ in a Class of Finite Fields $GF(2^m)$)

  • 변기령;김흥수
    • 전자공학회논문지SC
    • /
    • 제40권6호
    • /
    • pp.24-30
    • /
    • 2003
  • 본 논문에서는 m차 기약 AOP를 적용하여 시스템 복잡도를 개선한 GF(2/sup m/)상의 새로운 AB²+C 연산기법과 그 하드웨어 구현회로를 제안하였다. 제안된 회로는 병렬 입출력 구조를 가지며, CS, PP 및 MS를 모듈로 하여 구성되며 이들은 각각 AND와 XOR 게이트의 규칙적인 배열구조를 갖는다. 제안된 회로의 시스템 복잡도는 (m+1)²개의 2-입력 AND게이트와 (m+1)(m+2)개의 2-입력 XOR게이트의 회로복잡도와 연산에 소요되는 최대 지연시간은 T/sub A/sup +/(1+「log₂/sup m/」)T/sub x/ 이다. 제안된 연산기의 시스템 복잡도와 구성상의 특징을 타 연산기를 표로 비교하였고, 그 결과 상대적으로 우수함을 보였다. 또한, 단순하면서도 정규화된 소자 및 결선의 구조는 VLSI 구현에 적합하다.

FREE CYCLIC CODES OVER FINITE LOCAL RINGS

  • Woo, Sung-Sik
    • 대한수학회보
    • /
    • 제43권4호
    • /
    • pp.723-735
    • /
    • 2006
  • In [2] it was shown that a 1-generator quasi-cyclic code C of length n = ml of index l over $\mathbb{Z}_4$ is free if C is generated by a polynomial which divides $X^m-1$. In this paper, we prove that a necessary and sufficient condition for a cyclic code over $\mathbb{Z}_pk$ of length m to be free is that it is generated by a polynomial which divides $X^m-1$. We also show that this can be extended to finite local rings with a principal maximal ideal.