• 제목/요약/키워드: Bus Design

검색결과 863건 처리시간 0.025초

중형버스 다출구 덕트의 최적설계에 관한 해석적 고찰 (A Numerical Analysis on the Optimum Design of a Duct with Multiple Outlets in a Medium Bus)

  • 김민호;천인범;이대훈
    • 한국자동차공학회논문집
    • /
    • 제10권4호
    • /
    • pp.223-233
    • /
    • 2002
  • The air distribution duct with multiple outlets is an essential part of automotive air-conditioning system In a bus. The estimation of airflow rate in an automotive air-conditioning duct is typically very complicate due to large variations in cross-sectional area and abrupt changes in flow direction, as well as unbalanced distribution of the flow. In this paper, the flow characteristic in a duct with multiple outlets is investigated through experiment, CFD simulation and a one-dimensional simulation. Numerical simulations have been performed for two simplified air conditioning ducts with multiple outlets used in a medium bus. The three dimensional Navier-Stokes code was used to evaluate the overall pressure, velocity Held, and distribution rate at each diffuser according to the change of various design parameters such as ratio of cross-sectional area and radius of bifurcated region. In addition, a one-dimensional program based on Bernoulli equation was developed to obtain optimized diffuser area required to equalize discharge flow rate at each outlet. As a result of this study, optimized diffuser area of design variable by one-dimensional program was very reasonable as compared to the trend deduced from CFD Simulation. Therefore, the simple and convenient one-dimensional analysis developed in this study can be applied in practical design procedure for air-conditioning duct.

버스터미널 승객 대기 공간에서 사람들의 행태 분석 및 Design Guideline 설정 (Design Guidelines Drawn from passengers' behavior pattern Analyis at the Bus Terminal Waiting Space)

  • 염지웅;김경환;이윤선;김재준
    • 한국건설관리학회:학술대회논문집
    • /
    • 한국건설관리학회 2007년도 정기학술발표대회 논문집
    • /
    • pp.593-598
    • /
    • 2007
  • 대중 교통수단 중에서 아직도 많은 사람들이 버스를 이용한다. 그러나 버스 승객들이 사용하는 버스터미널의 대기공간은 점차 늘어나는 버스터미널 이용객들이 만족하는 서비스의 제공이 원활히 이루어지지 못 하는 현실이다. 이에 버스를 이용하기 위한 승객들의 대기 공간에서 나타나는 행태와 환경행태에 대한 조직적인 관찰을 통해서 기존장소에 대한 분석을 하였다. 그리하여 주어진 환경 안에서 얻을 수 있는 환경경험과 주어진 환경 내에서 발생되는 환경행태에 영향을 주는 요인들에 대한 정의를 내리고 이렇게 나온 자료(data)와 정보(information)를 근거로 하여 Redesign시 고려하여야 할 설계지침서(design guideline)를 제안하고자 한다.

  • PDF

SoC의 성능 향상을 위한 크로스바 스위치 온칩 버스 설계 (Design of Crossbar Switch On-chip Bus for Performance Improvement of SoC)

  • 허정범;류광기
    • 한국정보통신학회논문지
    • /
    • 제14권3호
    • /
    • pp.684-690
    • /
    • 2010
  • 기존에 사용되는 대부분의 SoC는 공유버스 구조를 가지고 있어, 병목현상이 발생하는 문제점을 가지고 있다. 이러한 문제점은 SoC의 내부의 IP 수가 많을수록, 전체적인 SoC의 성능을 저하시키게 되어, CPU 자체의 속도보다는 전체적인 통신 분배에 의해 SoC의 성능이 좌우 된다. 본 논문에서는 공유버스의 단점인 병목현상을 줄이고 SoC의 성능을 향상시키기 위해 크로스바 스위치버스 구조를 제안한다. 크로스바 스위치 버스는 마스터 모률 8개, 슬레이브 모듈 16개까지 연결이 가능하며, 다중 버스 채널구조로 되어 있어 병렬통신이 가능하다. 또한 각 16개의 슬레이브 인터페이스마다 우선순위 정보가 저장된 아비터가 내장되어 하나의 마스터가 슬레이브를 독점하는 것을 방지하는 것과 동시에 효율적인 통신을 지원한다. OpenRISC 프로세서, VGA/LCD 제어기, AC97 제어기, 디버그 인터페이스, 메모리 인터페이스로 구성되는 SoC 플랫폼의 WISHBONE 온칩 공유버스 구조와 크로스바 스위치 버스구조의 성능을 비교한 결과, 기존의 공유버스보다 26.58%의 성능이 향상되었다.

SOC Bus Transaction Verification Using AMBA Protocol Checker

  • Lee, Kab-Joo;Kim, Si-Hyun;Hwang, Hyo-Seon
    • JSTS:Journal of Semiconductor Technology and Science
    • /
    • 제2권2호
    • /
    • pp.132-140
    • /
    • 2002
  • This paper presents an ARM-based SOC bus transaction verification IP and the usage experiences in SOC designs. The verification IP is an AMBA AHB protocol checker, which captures legal AHB transactions in FSM-style signal sequence checking routines. This checker can be considered as a reusable verification IP since it does not change unless the bus protocol changes. Our AHB protocol checker is designed to be scalable to any number of AHB masters and reusable for various AMBA-based SOC designs. The keys to the scalability and the reusability are Object-Oriented Programming (OOP), virtual port, and bind operation. This paper describes how OOP, virtual port, and bind features are used to implement AHB protocol checker. Using the AHB protocol checker, an AHB simulation monitor is constructed. The monitor checks the legal bus arbitration and detects the first cycle of an AHB transaction. Then it calls AHB protocol checker to check the expected AHB signal sequences. We integrate the AHB bus monitor into Verilog simulation environment to replace time-consuming visual waveform inspection, and it allows us to find design bugs quickly. This paper also discusses AMBA AHB bus transaction coverage metrics and AHB transaction coverage analysis. Test programs for five AHB masters of an SOC, four channel DMAs and a host interface unit are executed and transaction coverage for DMA verification is collected during simulation. These coverage results can be used to determine the weak point of test programs in terms of the number of bus transactions occurred and guide to improve the quality of the test programs. Also, the coverage results can be used to obtain bus utilization statistics since the bus cycles occupied by each AHB master can be obtained.

RFID를 활용한 안전 스쿨버스 시스템 설계 (Design of Safety School Bus System Using RFID)

  • 김지연
    • 한국정보통신학회논문지
    • /
    • 제26권11호
    • /
    • pp.1741-1746
    • /
    • 2022
  • 스쿨버스 사용이 보편화됨에 따라 통학버스 운전자 및 동승 보호자의 과실로 인한 사고 발생이 빈번하여 어린이들의 스쿨버스 하차 확인을 의무화하는 등의 관련 법안이 제정되고 있다. 본 논문에서는 에너지 활용도와 비용 측면에서 효율적인 RFID(Radio-Frequency Identification)와 모바일 APP을 연동한 안전한 스쿨버스 시스템을 제안 한다. 스쿨버스 시스템은 RFID 카드를 이용해 스쿨버스에 탑승하는 어린이들의 승·하차 정보를 확인하고, 실시간 SMS 전송으로 학부모들은 아이들을 안심하고 등·하원 시킬 수 있다. 스쿨버스에 동승한 지도교사들은 아이들의 하차 정보를 APP을 통해 한 번 더 확인 할 수 있어 버스 내에 남겨진 아이들에게 일어날 수 있는 각종 사고를 예방할 수 있다. 어린이집 선생님들은 스쿨버스 운행일지의 자동화로 인해 더욱 효율적으로 승·하차 정보 확인뿐만 아니라 원생들의 등·하원 정보까지 관리 할 수 있다.

공공설치용 화예작품 창작에 관한 연구 -도심 중앙차로 버스정류장의 수직형 미니정원을 중심으로- (A Research on the Creation of Floral Art Works as Public Installation : The Case of a Vertical Mini-Garden in Island Type Bus Stop)

  • 배명화;유택상
    • 한국화예디자인학연구
    • /
    • 제41호
    • /
    • pp.133-153
    • /
    • 2019
  • 본 연구는 녹지공간의 확보가 제한적으로밖에 이루어질 수 없는 도시 환경 안에 시민들이 식물과의 접촉기회를 가질 수 있게 하는 새로운 공공설치물의 연구개발 및 창작에 관한 연구이다. 그를 통해 협소하고 붐비는 중앙버스전용차로 정류장에서 시민들에게 잠시나마 식물을 경험하는 즐거움을 제공하는 화예작품의 창작을 기획하였다. 이를 위해 연관된 해외의 다양한 적용 사례에 대한 사례 조사와 현재 서울시에서 운영 중인 기존 중앙차로 버스정류장의 분석을 행하였고, 그런 맥락 안에서 적용 가능한 설치 형태 및 요소를 발굴하는 창작 예비 조사를 행하였으며 이를 바탕으로 설치물의 프로토타입을 개발하는 창작 실행을 행하였다. 그 결과 기존 중앙차로 버스정류장의 벽면을 대체할 수 있는 세로형의 긴 벽면형 프레임 안에 심플한 수직적 구조를 이루면서 선반 구조를 통해 식물의 접촉경험을 최대한 느낄 수 있도록 한 거치식 스크린 형태의 화예 설치 작품 1점과 책상 위에 설치 가능한 실내용 소품 2점을 개발할 수 있었다. 본 연구는 과밀화된 도시 환경에서 많은 시민들에게 노출되는 공공장소에 효과적으로 제시되는 식물 설치물을 제공함으로써 녹시율을 높이고 식물의 직접 접촉을 통한 심리적, 정서적 효과를 유발할 수 있는 화예창작물을 개발하였다는 점에서 그 의의를 찾을 수 있겠다.

터치스크린 컨트롤러용 저면적, 저전력, 고속 128Kb EEPROMIP 설계 (Design of a Small-Area, Low-Power, and High-Speed 128-KBit EEPROM IP for Touch-Screen Controllers)

  • 조규삼;김두휘;장지혜;이정환;하판봉;김영희
    • 한국정보통신학회논문지
    • /
    • 제13권12호
    • /
    • pp.2633-2640
    • /
    • 2009
  • 본 논문에서는 터치스크린 컨트롤러용 IC를 위한 저면적, 저전력, 고속 EEPROM 회로 설계기술을 제안하였다. 저면적 EEPROM 기술로는 SSTC (Side-wall Selective Transistor Cell) 셀을 제안하였고 EEPROM 코어회로에서 반복되는고전압 스위칭 회로를 최적화하였다. 저전력 기술은 디지털 Data Bus 감지 증폭기 회로를 제안하였다. 그리고 고속 EEPROM 기술로는 Distributed DB 방식이 적용되었으며, Dual Power Supply를 사용하여 EEPROM 셀과 고전압 스위칭 회로의 구동전압은 로직전압 VDD(=1.8V)보다 높은 전압인 VDDP(=3.3V)를 사용하였다. 설계된 128Kb EEPROMIP(Intellectual Property)의 레이아웃 면적은 $662.31{\mu}m{\times}1314.89{\mu}m$이다.

소형위성용 통합형 전장박스의 개발 및 성능검증 (Development and Performance Validation of Integrated Bus Electronic Unit for Small Satellite)

  • 장진수;김동운;강석진;이병훈;문병영;장영근
    • 한국항공우주학회지
    • /
    • 제35권4호
    • /
    • pp.353-362
    • /
    • 2007
  • 대형위성과 달리 나노위성이나 마이크로위성과 같은 소형위성의 경우, 전장품을 장착하기 위한 위성 내부 공간은 극히 제한되어 있다. 이러한 문제를 완화하기 위해 나노위성 HAUSAT-2는 대부분의 서브시스템과 탑재체의 전장모듈들을 통합한 일체형 위성 버스전장박스(BEU; Bus Electronic Unit)를 개발하였다. 본 논문에서는 개발된 BEU의 설계, 환경시험 결과 및 성능 분석에 대해 기술하였다. 진동 및 열진공 시험은 새로 개발된 BEU의 설계 여유 검증을 위해 인증(qualification) 수준으로 수행하였다. 인증시험 전후의 성능시험을 통해 각 서브모듈들이 정상적으로 작동하는 것을 확인하였다. 진동시험 결과 BEU는 구조적인 손상 없이 설계 강성조건을 만족하는 것을 검증하였으며, 열해석 모델링의 보정을 통해 열진공시험과 거의 일치하는 결과를 얻게 되었다.

안전성 제고를 위한 버스전용차로 디자인 연구 (A Study on the Safety-Maximizing Design of Exclusive Bus Lanes)

  • 양철수
    • 대한교통학회지
    • /
    • 제30권4호
    • /
    • pp.21-32
    • /
    • 2012
  • 도로 중앙에 위치한 버스전용차로는 일반차로상에서 복수의 차로변경을 통해 일반차로의 가장왼쪽 차로에서 버스전용차로로 진입할 수 있다. 성공적인 버스전용차로 운영을 위해서 특히 주목해야 할 사항은 도로 진입구에서 도로중앙에 위치한 버스전용차로 진 출입구간까지의 적당한 차로변경구간길이이다. 차로변경길이 증감에 대한 안전민감도 분석을 통해 적절한 차로변경구간길이에 대한 지침을 도출할 수 있다. 하지만 차로변경구간길이에 대한 지침을 도출하기 위한 과정은 다양한 교통량 및 차로변경구간길이와 안전과의 상관관계 현장데이터가 필요하기 때문에 어려움이 있다. 본 연구는 미시적 교통시뮬레이션 프로그램(VISSIM)을 통해 차량의 흐름을 시뮬레이션하고, 시뮬레이션된 각 차량의 궤도(trajectory) 데이터를 기초로 Surrogate Safety Assessment Model (SSAM)을 이용하여 차로변경구간길이 증감에 따른 차량들간의 상충횟수(또는 안전의 정도)를 조사한다. 그리고 차로변경구간길이와 상충횟수의 관계를 다중선형회귀모형으로 정립한다. 마지막으로 다중선형회귀모형을 통해 차로변경구간길이에 대한 디자인 지침을 도출한다. 디자인 지침은 차로변경 교통량이 증가할수록 안전을 확보하기 위해 증가된 차로변경길이가 요구됨을 보여준다.

온 칩 버스 구조와 메모리 할당에 대한 효율적인 설계 공간 탐색 (Efficient Exploration of On-chip Bus Architectures and Memory Allocation)

  • 김성찬;임채석;하순회
    • 한국정보과학회논문지:시스템및이론
    • /
    • 제32권2호
    • /
    • pp.55-67
    • /
    • 2005
  • 시스템 수준 설계에서 계산 부분과 통신 부분의 분리는 프로세서의 선택이나 기능 블록의 프로세서에 대한 할당 결과에 관계없이 설계자로 하여금 독립적인 통신 구조의 설계 공간 탐색을 가능하게 해준다. 본 논문은 버스 기반의 온 칩 통신 구조와 메모리 할당의 최적화를 위한 2단계 설계 공간 탐색 방법을 제안한다. 제안된 설계 공간 탐색 방법은 정적 성능 예측 방법을 사용하여 통신 구조에 대한 방대한 설계 공간을 빠르고 효과적으로 줄인다. 이렇게 축소된 통신 구조들의 설계 공간에 대해서는 정확한 성능 예측을 위하여 프로세서들의 메모리 트레이스론 이용한 트레이스 기반 시뮬레이션을 적용한다. 프로세서들의 동시적인 접근에 의한 버스의 충돌은 프로세서간 공유 메모리뿐 아니라 프로세서의 로컬 메모리에서도 기인하므로 메모리 할당 또한 중요하게 다루어져야 하는 부분이다. 제안된 설계 공간 탐색 방법의 효율성은 4-채널 DVR과 OFDM DVB-T용 수신기 내부의 이퀄라이저 부분을 이용하여 검증하였다.