• Title/Summary/Keyword: Analog switch

Search Result 91, Processing Time 0.027 seconds

저전력 무선통신 모뎀 구현용 전류기억소자 성능개선 (Performance Improvement of Current Memory for Low Power Wireless Communication MODEM)

  • 김성권
    • 한국전자통신학회논문지
    • /
    • 제3권2호
    • /
    • pp.79-85
    • /
    • 2008
  • 다양한 무선통신 방식이 출현함에 따라 배터리 수명과, 저전력 동작이 중요시되면서 무선 통신용 LSI는 SI circuit을 이용하는 analog current-mode signal processing을 주목하고 있다. 그러나 SI (Switched-Current) circuit을 구성하는 current memory는 clock-feedthrough의 문제점을 갖는다. 본 논문에서는 current memory의 문제점인 clock-feedthrough의 일반적인 해결방안으로 CMOS switch의 연결을 검토하고, current memory 성능 개선의 설계방안을 제안하기 위하여 CMOS switch 간의 width의 관계를 도출하고자 한다. Simulation 결과, memory MOS의 width가 20um, input current와 bias current의 ratio가 0.3, CMOS switch nMOS의 width가 2~6um일 경우에 CMOS switch 간의 width는 $W_{Mp}=5.62W_{Mn}+1.6$의 관계로 정의되고, CMOS switch nMOS의 width가 6~10um일 경우에 CMOS switch 간의 width는 $W_{Mp}=2.05W_{Mn}+23$의 관계로 정의되는 것을 확인하였다. 이 때 정의된 MOS transistor의 관계는 memory MOS의 성능향상을 위한 설계에 유용한 지침이 될 것으로 기대된다.

  • PDF

A 1.8 V 40-MS/sec 10-bit 0.18-㎛ CMOS Pipelined ADC using a Bootstrapped Switch with Constant Resistance

  • Eo, Ji-Hun;Kim, Sang-Hun;Kim, Mun-Gyu;Jang, Young-Chan
    • Journal of information and communication convergence engineering
    • /
    • 제10권1호
    • /
    • pp.85-90
    • /
    • 2012
  • A 40-MS/sec 10-bit pipelined analog to digital converter (ADC) with a 1.2 Vpp differential input signal is proposed. The implemented pipelined ADC consists of eight stages of 1.5 bit/stage, one stage of 2 bit/stage, a digital error correction block, band-gap reference circuit & reference driver, and clock generator. The 1.5 bit/stage consists of a sub-ADC, digital to analog (DAC), and gain stage, and the 2.0 bit/stage consists of only a 2-bit sub-ADC. A bootstrapped switch with a constant resistance is proposed to improve the linearity of the input switch. It reduces the maximum VGS variation of the conventional bootstrapped switch by 67%. The proposed bootstrapped switch is used in the first 1.5 bit/stage instead of a sample-hold amplifier (SHA). This results in the reduction of the hardware and power consumption. It also increases the input bandwidth and dynamic performance. A reference voltage for the ADC is driven by using an on-chip reference driver without an external reference. A digital error correction with a redundancy is also used to compensate for analog noise such as an input offset voltage of a comparator and a gain error of a gain stage. The proposed pipelined ADC is implemented by using a 0.18-${\mu}m$ 1- poly 5-metal CMOS process with a 1.8 V supply. The total area including a power decoupling capacitor and the power consumption are 0.95 $mm^2$ and 51.5 mW, respectively. The signal-to-noise and distortion ratio (SNDR) is 56.15 dB at the Nyquist frequency, resulting in an effective number of bits (ENOB) of 9.03 bits.

Multimode 광섬유를 이용한 다점 압력 계측 system 설계 및 구현 (Design and Implementation of Multiplexing Pressure-measurement System using Multimode Optic Fiber)

  • 강기호;김명식;손정영;오명환
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 1989년도 하계종합학술대회 논문집
    • /
    • pp.625-628
    • /
    • 1989
  • 광섬유와 micro변형기를 이용하여 다점 압력 계측 system을 구성하여 실험을 행하였다. 그 결과 pulse generator와 analog switch를 이용함으로써 100ns의 광 pulse를 쉽게 얻을 수 있었으며, 또한 3개의 광 pulse를 analog switch를 이용하여 쉽게 분리할 수 있었다. 한편 변형기에 가한 힘과 광 손실간의 상관관계를 이론치와 비교하여 조사한 결과 힘과 광손실간의 상관관계는 이론치와 실험치가 유사한 경향을 나타내는 것을 알 수 있었다.

  • PDF

A New Analog Switch CMOS Charge Pump Circuit without Body Effect

  • Parnklang, Jirawath;Manusphrom, Ampual;Laowanichpong, Nut;Tongnoi, Narongchai
    • 제어로봇시스템학회:학술대회논문집
    • /
    • 제어로봇시스템학회 2005년도 ICCAS
    • /
    • pp.212-214
    • /
    • 2005
  • The charge-pump circuit which is used to generate higher voltage than the available supply voltage has wide applications such as the flash memory of EEPROM Because the demand for high voltage comes from physical mechanism such as the oxide tunneling, the required pumped voltage cannot be scaled as the power supply voltage is scaled. Therefore, an efficient charge-pump circuit that can achieve high voltage from the available low supply voltage is essential. A new Analog Switch p-well CMOS charge pump circuit without the MOS device body effect is processed. By improve the structure of the circuit's transistors to reduce the threshold voltage shift of the devices, the threshold voltage of the device is kept constant. So, the circuit electrical characteristics are higher output voltage within a shorter time than the conventional charge pump. The propose analog switch CMOS charge pump shows compatible performance of the ideal diode or Dickson charge pump.

  • PDF

PSPICE Modeling of Commercial ICs for Switch-Mode Power Supply (SMPS) Design and Simulation

  • Yi, Yun-Jae;Yu, Yun-Seop
    • Journal of information and communication convergence engineering
    • /
    • 제9권1호
    • /
    • pp.74-77
    • /
    • 2011
  • PSPICE modeling of a commercial LED driver IC (TOP245P) and PC817A optocoupler is proposed for the switch-mode power supply (SMPS) (applicable to LED driver) design and simulation. An analog behavioral model of the TOP245P IC including the shunt regulator, under-voltage(UV) detection, over-voltage(OV) shut-down and SR flip-flop is developed by using PSPICE. The empirical equation of PC817A current transfer ratio (CTR) is fitted from the datasheet of PC817A. Two types of SMPSs are simulated with the averaged-model and switching-model. The simulation results by the proposed PSPICE models are in good agreement with those in the data sheet and an experimental data.

아날로그 회로로 구현가능한 평균전류제어 저손실 bypass 전류센싱방법 (The Analog-circuited Low-loss Bypass Current Sensing Method for Average Current Mode Control)

  • 김석희;최병민;박종후;전희종
    • 전력전자학회논문지
    • /
    • 제19권2호
    • /
    • pp.133-138
    • /
    • 2014
  • This paper proposes a low power-loss averaging current mode control using a resistor and bypass switch. Generally, current sensing method using a resistor has a disadvantage of power loss which degrades the efficiency of the entire systems. On the other hand, proposed measurement technique operating with bypass-switch connected in parallel with sensing resistor can reduce power loss significantly the current sensor. An analog-circuited bypass driver is implemented and used along with an average-circuit mode controller. The bypass switch bypasses the sensing current with a small amount of power loss. In this paper, a 50[W] prototype average current mode boost converter has been implemented for the experimental verification.

MIMO 송신기에서 아날로그 스위치를 이용한 데이터 컨버터 개수 감소방안 (A Method of Reducing the Number of Data Converters Using Analog Switches in MIMO Transmitters)

  • 홍순일;정의림
    • 한국정보통신학회논문지
    • /
    • 제18권8호
    • /
    • pp.1827-1832
    • /
    • 2014
  • 4세대 이동통신시스템 '롱텀에볼루션(LTE)'의 핵심기술인 다중 송수신 (MIMO) 안테나 시스템은 추가적인 주파수나 송신전력의 할당 없이도 채널 용량을 안테나 수에 비례하여 증가시킬 수 있는 장점으로 인해 데이터 전송 속도를 획기적으로 늘리는 기술로 4세대 이동통신기술 진화의 핵심기술로 꼽히고 있다. 본 논문은 다중 송수신 안테나 시스템에서 사용되는 2개 이상의 DAC 대신에 고속 DAC와 아날로그 스위치를 각각 한 개씩 사용하여 기존 방식의 장점을 유지하며 설계비용 감소, 물리적 크기 축소화 등 경제적 효율을 증가시킬 수 있는 MIMO 시스템에서 데이터 컨버터를 줄일 수 있는 방안을 제안한다.

Current Memory의 성능 개선을 위한 Dummy Switch의 Width에 관한 연구 (A Study on Width of Dummy Switch for performance improvement in Current Memory)

  • 조하나;홍순양;전성용;김성권
    • 한국지능시스템학회:학술대회논문집
    • /
    • 한국퍼지및지능시스템학회 2007년도 춘계학술대회 학술발표 논문집 제17권 제1호
    • /
    • pp.485-488
    • /
    • 2007
  • 최근 Analog Sampled-Data 신호처리를 위하여 주목되고 있는 SI(Switched-Current) circuit은 저전력 동작을 하는 장점이 있지만, 반면에 SI circuit에서의 기본 회로인 Current Memory는 Charge Injection에 의한 Clock Feedthrough이라는 치명적인 단점을 갖고 있다. 따라서 본 논문에서는 Current Memory의 문제점인 Clock Feedthrough의 일반적인 해결방안으로 Dummy Switch의 연결을 검토하였고, Austria Mikro Systeme(AMS)에서 $0.35{\mu}m$ CMOS process BSIM3 Model로 제작하기 위하여 Current Memory의 Switch MOS와 Dummy Switch MOS의 적절한 Width을 정의하여야 하므로, 그 값을 도출하였다. Simulation 결과, Switch의 Width는 $2{\mu}m$, Dummy Switch의 Width는 $2.35{\mu}m$로 정의될 수 있음을 확인하였다.

  • PDF

유료방송의 시장구조와 경쟁이 케이블 TV의 디지털 전환에 미치는 영향 (Impact of Pay TV Market Structure and Competition on Digital Switch Over of Cable TV)

  • 도준호
    • 한국인터넷방송통신학회논문지
    • /
    • 제16권3호
    • /
    • pp.145-153
    • /
    • 2016
  • 본 연구는 국내 케이블 TV의 디지털 전환 과정의 지체 요인을 분석하고 유료방송 시장의 경쟁 상황이 디지털 전환에 미치는 영향을 살펴보았다. 디지털 전환의 지체 요인은 케이블 TV 사업자의 의지 및 역량의 부족, 정책적 지원과 강제의 부재 및 시청자의 수용 의지와 관련된 요소로 나타났다. 아날로그 방송을 통하여 지속적인 수익을 올리며 유료방송시장에서 독점적 지위를 가지고 있던 케이블 TV 사업자는 추가적인 투자가 필요한 디지털 전환에 대하여 적극적으로 대처하지 못했다. 저소득층에 대한 지원이나 아날로그 케이블 TV 방송의 종료 기준 설정 부재 등 정책적인 뒷받침도 이루어지지 못했다. 디지털 상품에 대한 가격 저항감이나 조작의 편의성 선호 등 시청자의 수용 요인도 디지털 전환에 영향을 미쳤다. 2008년에 IPTV가 시장에 진입하며 유료방송시장에 실질적인 경쟁 상황이 형성되었으며 이는 케이블 TV 사업자의 디지털 전환 속도에 영향을 미친 것으로 나타났다.

배전자동화용 개폐기 시험용 소프트웨어 개발 (Distribution Automation Switch Testing Software Development)

  • 옥기정;김재성
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2001년도 하계학술대회 논문집 A
    • /
    • pp.446-448
    • /
    • 2001
  • We have developed the testing software for KEPCO operators to maintain the small-scale distribution automation system effectively. The testing software is used to monitor the present status, to measure the analog value(voltage, amperage) and to control the switch and FRTU(Feeder Remote Terminal Unit) in order to find out a disabled part of the system. And at the stage of inspection of the switch and FRTU, it can screen the inferior one.

  • PDF