• Title/Summary/Keyword: AIS 동기상태

Search Result 3, Processing Time 0.017 seconds

정박선의 AIS 데이터 분석

  • Kim, Byeong-Ok
    • Proceedings of the Korean Institute of Navigation and Port Research Conference
    • /
    • 2014.10a
    • /
    • pp.111-113
    • /
    • 2014
  • AIS의 항해상태 정보는 사용자가 수동으로 변경 입력해야 하는 정보이며, 항해상태 정보에 따라 AIS의 동적정보 전송주기는 자동으로 변하게 된다. 정박 또는 묘박선의 경우 AIS 항해상태 정보를 정확하게 입력하지 않으면 동적정보가 불필요하게 자주 발신되어 AIS의 슬롯 점유율을 높이는 결과를 초래한다. 본 논문에서는 정박선의 AIS 데이터를 수신하여 비정상적으로 동적정보가 전송되는 경우를 분석하였으며, 이를 보완하기 위한 방안으로 AIS 동적정보 전송 주기의 변경을 제안하였다.

  • PDF

Analysis on the AIS functioning effect by the internal GPS (내부 GPS가 AIS 작동에 미치는 영향 분석)

  • Kim, Byungok
    • Proceedings of the Korean Institute of Navigation and Port Research Conference
    • /
    • 2015.07a
    • /
    • pp.293-295
    • /
    • 2015
  • AIS의 내부 GPS는 UTC 동기 설정에 사용되며, AIS가 내부 GPS에 직접적으로 동기를 맞추지 못하면 직접동기를 하고 있는 주변 기지국 또는 선박국에 간접동기를 맞추도록 되어 있다. 그러나 내부 GPS 수신 상태가 불량하거나 GPS 접속 설정이 잘못된 경우 미송신이 발생하거나 잘못된 동적정보를 제공하는 등 AIS 동작에 오류가 발생하고 있다. 여기에서는 내부 GPS가 불량할 경우 AIS 작동에 어떤 영향을 미치는지 분석하였다.

  • PDF

FPGA Implementation of a Pointer Interpreter for SDH/SONET Network Synchronization (SDH와 SONET망의 동기화를 위한 포인터 해석기의 FPGA 구현)

  • 이상훈;박남천;신위재
    • Journal of the Institute of Convergence Signal Processing
    • /
    • v.5 no.3
    • /
    • pp.230-235
    • /
    • 2004
  • This paper describes FPGA implementation of a pointer interpreter which can support a synchronization of SDH(or SONET)-based transmission network. The pointer interpreter consists of a pointer-word extractor and a pointer-word interpreter The pointer-word extractor which is composed of mod-6480 counter, shift register and pointer synchronizing block, finds out the H1 and H2 pointer word from a 51.84 Mb/s AU-3/STS-1 data frame and then performs the synchronizing with a 6.48 Mb/s by dividing them in 8. Based on the extracted pointer word, pointer-word interpreter analyzes pointer states such LOP, AIS and NORM according to pointer state-transition algorithm. It consists of a majority vote, a pointer word valid/invalid check, a pointer justification, and a pointer state check. The simulation results of Xilinx Virtex XCV200PQ240 FPGA chip shows the exact pointer word extraction and correct decision of pointer status based on extracted pointer word. The proposed pointer interpreter is suitable for pointer interpretation of 155 Mb/s STM-1/STS-3 frame.

  • PDF