• Title/Summary/Keyword: 후면식각

Search Result 24, Processing Time 0.032 seconds

매엽식 방법을 이용한 웨이퍼 후면의 박막 식각

  • An Yeong-Gi;Kim Hyeon-Jong;Gu Gyo-Uk;Jo Jung-Geun
    • Proceedings of the Korean Society Of Semiconductor Equipment Technology
    • /
    • 2006.05a
    • /
    • pp.177-181
    • /
    • 2006
  • 반도체를 만드는데 있어서 여러가지 박막을 형성하는 공정이 있다. 이때 가장 많이 쓰이는 방법이 CVD(Chemical Vapor Deposition)방법이나 PVD(Physical Vapor Deposition)방법이다. 이들 방법으로 막을 형성하게 되면, 웨이퍼 이면에도 막이 형성되게 된다. 웨이퍼 후면에 증착된 막은 공정 특성상 두께분포가 균일하지 못하고 다음 공정 중에 웨이퍼 전면을 오염시킬 수 있다. 후면의 박막이 있는 상태로 웨이퍼가 batch 방식의 습식공정이 진행되면, 후면의 박막이 떨어져 나와서 웨이퍼 전면을 오염시키게 된다. 또한 공정에 따라서 기판전면은 식각 시키지 않고 후면만 식각 시키는 경우가 발생하는데, 이때 웨이퍼 아래에 설치된 노즐을 사용하여 웨이퍼 후면의 박막을 식각할 수 있다. 본 연구는 노즐에서 약액이 분사되는 방향과 위치를 조절하여 매엽식 장비에서 웨이퍼 후면의 막을 균일하게 식각 시킬 수 있는 노즐을 제작하고 웨이퍼 후면의 $Si_{3}N_{4}$막을 분당 $1000{\AA}$이상 식각 하였으며 균일도를 5% 이하로 하였다.

  • PDF

실리콘 태양전지의 후면 점접촉 구조를 위한 Al 확산에 의한 국부 후면전계의 제조

  • Lee, Jun-Seong;Gwon, Sun-U;Song, Cheong-Ho;Park, Seong-Eun;Park, Ha-Yeong;Song, Ju-Yong;Park, Hyo-Min;Yun, Se-Wang;Kim, Dong-Hwan
    • Proceedings of the Materials Research Society of Korea Conference
    • /
    • 2009.05a
    • /
    • pp.54.2-54.2
    • /
    • 2009
  • 결정질 실리콘 태양전지의 알루미늄 후면전극이 패시베이션층의 공극을 통하여 확산됨으로써 국부 후면전계(local back surface field)가 형성되는 후면 점접촉 구조를 제조하였으며, 이에 대한 공정조건 및 특성을 연구하였다. 후면 패시베이션층은 실리콘 기판과 금속전극사이에 삽입됨으로써 표면 재결합속도를 낮추고, 후면 반사도를 높여 광흡수 경로를 증가시킬 수 있다. 고가의 사진식각기술 대신에 저가의 단순한 공정인 레이저 식각기술을 사용하여 후면 패시베이션층에 균일하고 잘 정렬된 공극 패턴을 형성할 수 있었다. 레이저 식각 조건 및 소성조건에 따른 Al 확산 국부 후면전계의 단면 형상을 주사전자현미경(SEM)을 사용하여 관찰하였으며 이에 대한 전기적, 광학적 특성 변화를 조사하였다.

  • PDF

A study on the formation of local back surface field using Rapid Thermal Process (Rapid Thermal Process를 이용한 실리콘 태양전지의 국부적 후면 전극 최적화)

  • Bae, Soohyun;Park, Sungeun;Kim, Young Do;Park, Hyomin;Kim, Soo Min;Kim, Seongtak;Kim, Hyunho;Tark, Sung Ju;Kim, Dongwhan
    • 한국신재생에너지학회:학술대회논문집
    • /
    • 2011.05a
    • /
    • pp.121.1-121.1
    • /
    • 2011
  • 현재 상용화되고 있는 단결정 실리콘 태양전지는 알루미늄 페이스트를 이용하여 후면의 전 영역에 전계를 형성한다. 최근에는 고효율을 얻기 위하여 후면에 패시베이션 효과와 장파장에 대한 반사도를 증가 시키는 SiNx막을 증착 후, 국부적으로 전계를 형성하는 국부 후면 전극(Local back surface field)기술이 연구되고 있다. 본 연구에서는 전면만 텍스쳐 된 단결정 실리콘 웨이퍼를 이용하였다. Plasma Enhanced Chemical Vapor Deposition(PECVD)를 이용하여 전,후면에 SiNx를 증착 하였고 후면의 국부적인 전극 패턴 형성을 위하여 SiNx 식각용 페이스트를 사용한 스크린 프린팅 기술을 이용하였다. 스크린 프린팅을 이용하여 패턴이 형성된 후면에 알루미늄을 인쇄 한 후 Rapid Thermal Process(RTP)를 이용하여 소성 공정 조건을 변화시켰다. 소성 조건 동안 형성되는 후면 전계층은 peak 온도와 승온속도, 냉각 속도에 따라 형상이나 특성이 변화하기 때문에 소성 조건을 변화시키며 국부적 후면 전계 형성의 최적화에 관한 연구를 수행하였다. 패이스트를 이용하여 SiNx를 식각 후 광학 현미경(Optical Microscopy)을 사용하여 SiNx의 식각 유무를 살펴보았고, RTP로 형성된 국부 전계층의 형성 두께, 주변 부분의 형상을 살피기 위해 도핑 영역을 혼합수용액으로 식각하여 주사 전자 현미경(SEM)을 이용하여 관찰 하였다. 또한 후면의 특성을 살펴보기 위해 분광 광도계(UV/VIS/NIR Spectrophotometer)를 사용하여 후면 SiNx층의 유무에 따른 반사도를 비교, 측정 하였다.

  • PDF

Study of back surface field for orientation on Crystalline Silicon solar cell (결정방향에 따른 결정질 실리콘 태양전지 후면전계 특성 연구)

  • Kim, Hyunho;Park, Sungeun;Kim, Young Do;Song, Jooyong;Tark, Sung Ju;Park, Hyomin;Kim, Seongtak;Kim, Donghwan
    • 한국신재생에너지학회:학술대회논문집
    • /
    • 2010.11a
    • /
    • pp.41.2-41.2
    • /
    • 2010
  • 최근 태양전지 제조비용 절감을 위해 초박형 실리콘 태양전지 개발이 활발히 이루어지고 있다. 이에 따라 후면전계(Back Surface Field, BSF) 특성에 대한 관심이 높아지는 추세이다. 이에 본 연구에서는 후면의 결정방향 및 표면구조에 따라 형성되는 후면전계(BSF)의 특성에 대해 알아보고자 하였다. 후면이 절삭손상층 식각(Saw damage etching) 후 (100)면이 드러난 실리콘 기판과 텍스쳐링(Texturing) 후 (111)면이 드러난 실리콘 기판에 후면 전극을 스크린 인쇄 후 Ramp up rate을 달리 하여 소성 공정(RTP system)을 통해 후면전계(BSF)를 형성하여 비교하였다. 후면전계(BSF)의 형상과 특성만을 평가하기 위하여 염산을 이용하여 후면 전극층을 제거하였다. 후면 전극 제거 후 주사전자현미경(Scanning Electron Microscopy)과 3차원 미세형상측정기(Non-contacting optical profiler)로 후면전계(BSF)의 형상을 비교하였다. 또한 후면전계(BSF)의 특성을 평가하고자 Quasi-Steady-State Photo Conductance(QSSPC)를 사용하여 포화전류(Saturation current, $J_0$)을 측정하였고, 면저항 측정기(4-point probe)로 면저항을 측정하여 비교하였다. 후면 전계(BSF)는 (100)면과 (111)면에서 모두 Ramp up rate이 빠를수록 향상된 특성을 보였고, (111)면에서 더 큰 차이를 보였다.

  • PDF

The effect of rear side etching for crystalline Si solar cells (후면식각이 결정질 실리콘 태양전지에 미치는 영향에 관한 연구)

  • Shin, Jeong Hyun;Kim, Sun Hee;Lee, Hongjae;Kim, Bum Sung;Lee, Don Hee
    • 한국신재생에너지학회:학술대회논문집
    • /
    • 2010.06a
    • /
    • pp.72.2-72.2
    • /
    • 2010
  • Nowadays, the crystalline Si Solar cell are expected for economical renewable energy source. The cost of the crystalline Si solar cell are decreasing by improvement of its efficiency and decrease of the cost of the raw Si wafers for Solar cells. This Si wafer based crystalline Si solar cell is the verified technology from several decade of its history. Now, I will introduce one method that can be upgrade the efficiency by using simple and economical method. The name of this method is Rear Side Etching(RSE). The purpose of rear side etching is the elimination of n+ layer of rear side and increase of the flatness. The effects of rear side etching are the improvement of Voc and increase of efficiency by reducement series resistance and forming of uniform BSF. The experimental procedure for rear side etching is very simple. After anti-reflection coating on solar cell wafer, Solar cell wafer is etched by the etching chemical that react with only rear side not front side. This special chemical is no harmful to anti-reflection coating layer. It can only etched rear side of solar cell wafer. We can use etching image by optical microscope, minority carrier life time by WCT 120, SiNx thickness and refractive index by ellipsometer, cell efficiency for the RSE effect measurement. The key point of rear side etching is development of etching process condition that react with only rear side. If we can control this factor, we can achieve increase of solar cell efficiency very economically without new device.

  • PDF

Atomic layer deposited $Al_2O_3$ for the surface passivation of crystalline silicon solar cells ($Al_2O_3$ 부동화 막의 태양전지 응용)

  • Kim, Sun Hee;Shin, Jeong Hyun;Lee, Jun Hyeok;Lee, Hong Jae;Kim, Bum Sung;Lee, Don Hee
    • 한국신재생에너지학회:학술대회논문집
    • /
    • 2010.06a
    • /
    • pp.73.1-73.1
    • /
    • 2010
  • 태양광 시장은 세계적인 금융 위기 속에서도 점점 그 규모가 확대되고 있다. 시장의 규모가 확대되고 있음에도 불구하고 금융 위기를 겪으면서 생산자 중심의 시장에서 수요자 중심의 시장으로 바뀌게 되었다. 이에 따라 더 적은 비용으로 높은 출력의 제품만이 경쟁력을 가지게 됨으로써 효율이 더욱 이슈화되었다. 여러 태양전지 중 가장 점유율이 높은 결정질 태양전지는 일반적인 양산 공정만으로 효율을 높이는데 한계가 있으므로 selective emitter, back contact, light induced plating 등의 새로운 공정을 도입하여 효율을 높이려는 경향이 나타나고 있다. 본 연구에서는, ALD 장치를 사용하여 결정질 태양전지의 후면을 passivation 함으로써 효율을 높이는 방법을 모색하였다. 부동화 층으로는 $Al_2O_3$를 사용하였으며 셀을 제조하여 평가하였다. 실험방법은 p-type의 웨이퍼를 이용하여 습식으로 texturing 후 $POCl_3$ 용액으로 p-n junction을 형성하였고 anti-reflection 막인 SiNx는 PECVD를 사용하여 R.I 2.05, 80nm 두께로 증착하였다. 그런 다음 후면의 n+ layer를 제거하기 위하여 SiNx에 영향을 미치지 않는 용액을 사용하여 후면을 식각하였다. BSF 층은 screen printer로 Al paste를 printing하여 형성하였고 Al etching용액으로 여분의 Al제거한 후 ALD 장치를 이용하여 $Al_2O_3$를 증착하였다. 마지막으로 전극을 형성한 후 laser로 isolation하여 효율을 평가하였다.

  • PDF

Fabrication of Glass Microstructure Using Laser-Induced Backside Wet Etching (레이저 습식 후면 식각공정을 이용한 미세 유리 구조물 제작)

  • Kim, Bo Sung;Park, Min Soo
    • Transactions of the Korean Society of Mechanical Engineers A
    • /
    • v.38 no.9
    • /
    • pp.967-972
    • /
    • 2014
  • The good light permeability and hardness of glass allow it to be used in various fields. Non-conventional machining methods have been used for glass machining because of its brittle properties. As one non-contact machining method, a laser has advantages that include a high machining speed and the fact that no tool making is required. However, glass has light permeability. Thus, the use of a laser to machine glass has limitations. A nanosecond pulse laser can be used at low power for laser-induced backside wet etching, which is an indirect method. In previous studies, a short-wave laser that had good light absorption but a high price was used. In this study, a near-infrared laser was used to test the possibility of glass micro-machining. In particular, when deeper machining was conducted on a glass structure, more problems could result. To solve these problems, microstructure manufacturing was conducted using ultrasonic vibration.

Fabrication and Electrochemical Analysis of Back-gate FET Based on Graphene for O2 Gas Sensor

  • Kim, Jin-Hwan;Choe, Hyeon-Gwang;Kim, Jong-Yeol;Im, Gi-Hong;Jeon, Min-Hyeon
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2014.02a
    • /
    • pp.271-271
    • /
    • 2014
  • 본 연구에서는 최근 다양한 전자 소자로써의 연구가 진행되고 있는 그라핀을 SiO2/Si 기판 위에 전자빔 식각(Electron-Beam Lithography)을 이용하여 후면 게이트 전극 구조의 그라핀 채널을 갖는 삼단자 소자를 형성하고 가스 유입이 가능한 진공 Probe Measurement System을 이용하여 금속 전극과 그라핀 간의 접촉저항 (Rc) 및 길이가 다른 채널저항(Rch)를 구하고, 채널 길이, 가스 유량, 온도, 게이트 전압에 따른 I-V 변화를 측정함으로써, 후면 게이트 전극 구조의 그라핀 채널을 갖는 삼단자 소자의 가스 센서로서의 가능성을 연구하였다. 후면 게이트 전극 구조의 그라핀 채널을 갖는 삼단자 소자는 전자빔 식각(Electron-Beam Lithography)에 의해 패턴을 제작하고 Evaporator를 이용하여 전극을 증착 하였다. 소자의 소스 (Source)와 드레인 (Drain)은 TLM (Transfer Length Method)패턴을 이용하여 인접한 두 개의 전극간 범위를 변화시키는 형태로 제작함으로써 소스-드레인간 채널 길이가 다르게 하였다. 이 때 전극의 크기는 가로, 세로 각각 $20{\mu}m$, $40{\mu}m$이며 전극간 간격은 $20/30/40/50/60{\mu}m$로 서로 다르게 배열 하였다. 제작된 그라핀 소자는 진공 Probe Measurement System 내에서 게이트 전압(VG)를 변화시킴으로써 VG 변화에 따른 소자의 특성을 평가하였는데, mTorr 상태의 챔버 내로 O2 가스를 주입하여 그라핀의 Dangling bond 및 Defect site에 결합 된 가스로 인한 전기적 특성의 변화를 측정하고, 이 때 가스의 유량을 50 sccm에서 500 sccm 까지 변화시킴으로써 전기적 특성 변화를 측정하여 센서 소자의 민감도를 평가하였다. 또한, 서로 다르게 배열한 소스-드레인 간의 채널 길이로 인하여 채널과의 접촉 면적에 따른 센서 소자의 민감도 또한 평가할 수 있었다. 그리고 챔버 내 온도를 77 K에서 400 K까지 변화시킴으로써 온도에 따른 소자의 작동 범위를 확인하고 소자의 온도의존성을 평가하였다.

  • PDF

The Fabrication of Poly-Si Solar Cells for Low Cost Power Utillity (저가 지상전력을 위한 다결정 실리콘 태양전지 제작)

  • Kim, S.S.;Lim, D.G.;Shim, K.S.;Lee, J.H.;Kim, H.W.;Yi, J.
    • Solar Energy
    • /
    • v.17 no.4
    • /
    • pp.3-11
    • /
    • 1997
  • Because grain boundaries in polycrystalline silicon act as potential barriers and recombination centers for the photo-generated charge carriers, these defects degrade conversion effiency of solar cell. To reduce these effects of grain boundaries, we investigated various influencing factors such as thermal treatment, various grid pattern, selective wet etching for grain boundaries, buried contact metallization along grain boundaries, grid on metallic thin film. Pretreatment above $900^{\circ}C$ in $N_2$ atmosphere, gettering by $POCl_3$ and Al treatment for back surface field contributed to obtain a high quality poly-Si. To prevent carrier losses at the grain boundaries, we carried out surface treatment using Schimmel etchant. This etchant delineated grain boundaries of $10{\mu}m$ depth as well as surface texturing effect. A metal AI diffusion into grain boundaries on rear side reduced back surface recombination effects at grain boundaries. A combination of fine grid with finger spacing of 0.4mm and buried electrode along grain boundaries improved short circuit current density of solar cell. A ultra-thin Chromium layer of 20nm with transmittance of 80% reduced series resistance. This paper focused on the grain boundary effect for terrestrial applications of solar cells with low cost, large area, and high efficiency.

  • PDF

피라미드 형상 및 반사방지막 조건에 따른 태양전지 효율 개선

  • O, Jeong-Hwa;Gong, Dae-Yeong;Yun, Seong-Ho;Pyo, Dae-Seung;Hong, Pyo-Hwan;Kim, Bong-Hwan;Lee, Jong-Hyeon;Jo, Chan-Seop
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2013.02a
    • /
    • pp.480-480
    • /
    • 2013
  • 태양에너지는 신재생 에너지 중에서 무한한 에너지원으로서 태양에너지에 대한 활발한 연구가 이루어지고 있다. 그 중에서도 결정형 실리콘 태양전지에 대해 다양한 연구가 진행 중이다. 이러한 실리콘 태양전의 제작은 실리콘 식각 용액을 이용하여 기판의 절삭 손상된 부분을 식각한 후 텍스쳐링(texturing) 공정을 통해 표면의 흡수율을 높이고, 반면에 반사율을 감소시킨다. 텍스쳐링 공정이 끝난 후 도핑 공정을 통해 에미터(emitter)를 형성, 반사방지막을 증착, 기판의 전면과 후면에 페이스트를 바르고 스크린인쇄법으로 전극을 형성한 후 마지막으로 형성된 전극을 소성 공정을 통해 전극이 에미터와 접촉하면 태양전지가 완성된다. 하지만 텍스쳐링 공정을 통해 만들어진 피라미드 구조는 도핑공정을 하게 되면, 꼭짓점 부분의 균일한 도핑이 이루어지지 않는다. 이러한 균일하지 않은 공정으로 인해 전극 소성 공정에서 일부의 에미터층을 뚫어버리게 되므로 누설전류가 증가하게 된다. 그래서 본 논문에서는, 변환 효율을 개선시키기 위해 표면 구조와 반사방지막의 열처리 공정에 대한 연구를 하였다. 우선 피라미드 구조를 균일하게 만들었으며, 반사방지막 형성 후 열처리를 하여 소수 캐리어 수명을 증가시켰으며, 누설전류를 감소하였다. 균일한 도핑 및 전극 형성을 용이하게 하는 부드러운 피라미드 구조를 형성하기 위해 HND (HF:HNO3 : D.I wafer=5 : 100 : 100) 용액을 사용하여 식각하였다. 그 결과 직렬저항은 NHD용액을 사용하여 300초 동안 식각하였을 때 $1.284{\Omega}$ 낮아지는 결과를 얻을 수 있었으며, 도핑을 균일화하여 누설전류를 감소시킬 수 있었다.

  • PDF