• 제목/요약/키워드: 프리차지

검색결과 45건 처리시간 0.022초

데이터 캐시의 선택적 프리차지를 통한 에너지 절감 (Low-power Data Cache using Selective Way Precharge)

  • 최병창;서효중
    • 정보처리학회논문지A
    • /
    • 제16A권1호
    • /
    • pp.27-34
    • /
    • 2009
  • 최근 디지털 시스템 응용의 복잡성이 증가하면서, 고성능화와 전력 소모 절감은 중요한 문제로 대두되고 있다. 전력 소모를 줄이기 위한 방법으로, 프로세서의 저 전력화 또한 미세 공정의 개발과 함께 다양하게 접근되고 있으며, 이러한 결과 모바일 시스템의 시장 확대가 이루어지고 있다. 본 논문은 이러한 프로세서에서 소모되는 전력 중 데이터 캐시의 전력 손실을 줄이기 위하여 데이터 캐시의 웨이 중 필요로 하는 부분을 예측하여 선택적으로 프리자치 하도록 하는 전력 소모 개선 방법을 제안하였으며, 접근하는 웨이에 대한 예측이 성공했을 경우에는 에너지를 절감하면서 지연이 발생하지 않는 빠른 접근이 이루어지게 하고, 실패하였을 경우에도 최소한의 시간 지연으로 해당되는 웨이의 접근이 이루어지게 하였다. 시뮬레이션을 통한 검증 결과 웨이 예측 기법만을 사용한 경우에 대비하여 평균 10.2% 의 전력을 절감할 수 있었으며, 일반적 캐시에 비하여는 평균 56.4%의 전력을 절감할 수 있었다.

고속 저전력 D-플립플롭을 이용한 프리스케일러 설계 (A Design of Prescaler with High-Speed and Low-Power D-Flip Flops)

  • 박경순;서해준;윤상일;조태원
    • 대한전자공학회논문지SD
    • /
    • 제42권8호
    • /
    • pp.43-52
    • /
    • 2005
  • 프리스케일러는 PLL(Phase Locked Loop)의 동작속도를 결정하는 중요한 부분으로서 저전력의 요구조건 또한 만족해야 한다. 따라서 프리스케일러에 적용되는 TSPC(True single pulse clocked) D-플립플롭의 설계가 중요하다. 기존의 TSPC D-플런플롭은 출력단의 글리치(glitch) 문제와 클럭의 프리차지(precharge)구간에서 내부노드의 불필요한 방전으로 인한 소비전력이 증가하는 단점이 있다. 본 논문에서는 프리차지와 방전을 위한 클럭 트랜지스터 패스를 공유함으로서 클럭 트랜지스터의 수를 감소시켰고, 입력 단에 PMOS 트랜지스터를 추가하여 프리차지 구간동안의 불필요한 방전을 차단함으로서 소비전력을 최소화하였다. 또한 출력 단에 mos 트랜지스터를 추가함으로서 글리치 문제를 제거했고, 안정적인 동작을 하는 TSPC D-플립플롭을 제안하였다. 제안된 D-플립플롭을 프리스케일러에 적용시켜 검증한 결과 3.3V에서의 최대동작주파수는 2.92GHz, 소비전력은 10.61mw로 기존의 회로$^[6]$와 비교하였을 때 PDP(Power-Delay-Product) 측면에서 $45.4\%$의 개선된 결과를 얻었다.

프리캐스트 콘크리트 복합화공법의 경제성 분석에 관한 연구 (A Study on the Economical Analysis of the Composite Precast Concrete Method)

  • 유대호;이한복;안재철;강병희
    • 한국건설관리학회:학술대회논문집
    • /
    • 한국건설관리학회 2007년도 정기학술발표대회 논문집
    • /
    • pp.113-118
    • /
    • 2007
  • 이번 연구는, 실제 공사 현장에서 적용할 수 있는 프리캐스트 복합화 콘크리트 공법을 선정하였다. 현장에서 프리캐스트 복합화 콘크리트 공법의 실제 공사비와 철근콘크리트 공법에 적용되는 추정 공사비를 비교하였다. 고강도 콘크리트와 프리스트레스트 콘크리트의 사용함으로서, 50%이상의 콘크리트 양을 줄일 수 있었지만, 프리캐스트 콘크리트 복합화공법의 주된 비용인 생산비와 운송비를 포함한 재료비는 큰 차이가 없었다. 그러나 철근콘크리트인 경우, 철근과 거푸집 노무비가 30%를 차지하며 추가비용으로 비계, 가설공사가 큰 비중을 차지하는 철근콘크리트 공법이 프리캐스트 콘크리트 복합화 공법과 비교하여 2배정도의 시공비용이 소요된다. 위의 결과를 분석하면 프리캐스트 복합화 공법이 철근콘크리트 공법의 비용보다 11%의 훌륭한 비용절감 효과가 나타났다.

  • PDF

하둡 분산 파일 시스템 기반 소용량 파일 처리를 위한 동적 프리페칭 기법 (A Dynamic Prefetchiong Scheme for Handling Small Files based on Hadoop Distributed File System)

  • 유상현;윤희용
    • 한국컴퓨터정보학회:학술대회논문집
    • /
    • 한국컴퓨터정보학회 2014년도 제50차 하계학술대회논문집 22권2호
    • /
    • pp.329-332
    • /
    • 2014
  • 클라우드 컴퓨팅이 활성화 됨에 따라 기존의 파일 시스템과는 다른 대용량 파일 처리에 효율적인 분산파일시스템의 요구가 대두 되었다. 그 중에 하둡 분산 파일 시스템(Hadoop Distribute File System, HDFS)은 기존의 분산파일 시스템과는 달리 가용성과 내고장성을 보장하고, 데이터 접근 패턴을 스트리밍 방식으로 지원하여 대용량 파일을 효율적으로 저장할 수 있다. 이러한 장점 때문에, 클라우드 컴퓨팅의 파일시스템으로 대부분 채택하고 있다. 하지만 실제 HDFS 데이터 집합에서 대용량 파일 보다 소용량 파일이 차지하는 비율이 높으며, 이러한 다수의 소 용량 파일은 데이터 처리에 있어 높은 처리비용을 초래 할 뿐 만 아니라 메모리 성능에 악영향을 끼친다. 하지만 소 용량 파일을 프리패칭 함으로서 이러한 문제점을 해결 할 수 있다. HDFS의 데이터 프리페칭은 기존의 데이터 프리페칭의 기법으로는 적용하기 어려워 HDFS를 위한 데이터 프리패칭 기법을 제안한다.

  • PDF

선택적 프리차지 방법을 갖는 500MHz 1.1㎱ 32kb SRAM 마크로 설계 (A 500MHz 1.1㎱ 32kb SRAM Macro with Selective Bit-line Precharge Scheme)

  • 김세준;장일권곽계달
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 1998년도 추계종합학술대회 논문집
    • /
    • pp.699-702
    • /
    • 1998
  • This paper presents a 500MHz 1.1㎱ 32kb synchronous CMOS SRAM macro using $0.35\mu\textrm{m}$ CMOS technology. In order to operate at high frequency and reduce power dissipation, the designed SRAM macro is realized with optimized decoder, multi-point sense amplifier(MPSA), selective precharge scheme and etc. Optimized decorder and MPSA respectively reduce 50% and 40% of delay time. Also, a selective precharge scheme reduces 80% of power dissipation in that part.

  • PDF

저전력, 고속데이터 의존 프리차지 억제 DFF (Low power and high speed Data-dependent Precharge Suppression DFF)

  • 채관엽;기훈재;황인철;김수원
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 1999년도 추계종합학술대회 논문집
    • /
    • pp.240-243
    • /
    • 1999
  • This paper presents a data-dependent precharge suppression(DPS) D-flip-flop(DFF) with precharge suppression scheme according to data-transition probability The main feature of the DPS DFF is that precharge is suppressed when there is no data transition. The proposed DPS DFF consumes less power than the conventional Yuan-Svensson's true single phase clocking(TSPC) DFF when the data-transition probability is low. The simulation result shows that the power consumption is reduced by 42.2 % when the data-transition probability is 30%.

  • PDF

고성능 프로세서-메모리 혼합 구조의 설계 및 성능 분석 (Design and Performance Analysis of High Performance Processor-Memory Integrated Architectures)

  • 김영식;김신덕;한탁돈
    • 한국정보처리학회논문지
    • /
    • 제5권10호
    • /
    • pp.2686-2703
    • /
    • 1998
  • 프로세서 메모리 혼합 구조는 해마다 증가하는 프로세서와 메모리간의 성능 격차를 해결하는 대안으로 연구가 활발히 진행되고 있다. 본 논문에서는 프로세서 메모리 혼합 구조의 여러 가지 설계 대안들을 고찰하였다. 이를 위해서 DRAM 접근 시간의 분석적 모델을 제안하고 성능 향상점 및 성능 병목점을 찾았다. 제안한 분석적 모델에 의하여 DRAM 페이지 적중률을 증대하여 성능을 향상시키는 구조로써 새로운 온칩 DRAM 구조인 프리차지 연기 뱅크 아키텍쳐를 제안하였다. 또한 제안한 뱅크 아키텍쳐에 효율적으로 적용할 수 있는 뱅크 인터리빙 방법을 제시하였다. 제안한 구조는 기존의 일반적 DRAM 구조 및 계층적 다중-뱅크 구조보다 우수함을 시뮬레이션을 통하여 증명하였다. 시뮬레이션은 SimpleScalar 툴을 개조하여 사용하였고, SPEC95 벤치마크에 대해서, 캐쉬 메모리의 크기, 뱅크 개수, 프리차지 연기 시간 등의 변화에 대한 성능을 분석하였다.

  • PDF

공간 효율적인 DNA 시퀀스 인덱싱 방안 (A Space Efficient Indexing Technique for DNA Sequences)

  • 송혜주;박영호;노웅기
    • 한국정보과학회논문지:데이타베이스
    • /
    • 제36권6호
    • /
    • pp.455-465
    • /
    • 2009
  • 서픽스 트리는 공통의 프리픽스의 빈도수가 높을 때 효과적인 알고리즘으로, 한정된 문자로만 구성된 DNA 유사성 검색을 위한 연구에서 널리 활용되고 있다. 그러나, 서픽스 트리는 인덱스 특성상 메모리 공간을 많이 차지하며, 트리의 분할 시 DNA 시퀀스의 비율로 인한 쏠림현상이 발생한다는 문제점을 가진다. 따라서, 본 논문에서는 공통의 프리픽스를 가지는 가변길이의 파티셔닝 방법으로 합병하지 않는 인덱싱 방안인 SENoM을 제안한다. SENoM은 전체 시퀀스에서 공통의 프리픽스를 가지는 서픽스들의 발생 빈도수가 임계치 이하인 경우 디스크에 저장하고, 임계치 이상인 경우 임계치 이하가 될 때까지 프리픽스를 확장한다. 모든 파티션은 서브트리로 구축한 후 디스크에 저장하며, 질의처리를 위해, 구축된 파티션의 프리픽스를 서픽스로 가지는 트리를 구축한다. 제안하는 기법은 복잡한 합병과정을 제거하고, 많은 파티션 발생으로 인한 디스크 I/O 발생을 줄인다. 실험을 통해, SENoM이 Trellis 알고리즘에 비해 메모리 사용량을 약 35%, 인덱스 크기를 약 20% 감소시켰음을 보인다. 또한, 질의길이가 긴 경우에도 프리픽스 트리를 이용하여 효과적인 질의처리가 가능함을 보인다.

프린팅 월드 - 사업다각화로 돌파구 찾는 미국의 상업인쇄사

  • 조갑준
    • 프린팅코리아
    • /
    • 제13권9호
    • /
    • pp.120-123
    • /
    • 2014
  • 상업용 인쇄 시장이 지속적으로 위촉되고 있는 지금, 일부 발 빠른 인쇄사는 서비스 영역을 이미 라벨 시장으로 확대하고 있다. 물론 이를 가능하게 하는 것은 라벨 시장의 꾸준한 성장세다. 미국의 컨설팅 그룹인 프리도니아US는 미국의 라벨 시장 매출액이 2015년에 200억 달러까지 증가할 것이라고 전망한 바 있다. 이 가운데 감압 라벨이 전체의 약 70%를 차지할 것이라고 예측했다.

  • PDF

암반사면의 절리빈도 특성에 따른 프리스플리팅 발파공법의 적용성 연구 (A Study on Applicability of Pre-splitting Blasting Method According to Joint Frequency Characteristics in Rock Slope)

  • 김신;이승중;최성웅
    • 화약ㆍ발파
    • /
    • 제28권2호
    • /
    • pp.1-16
    • /
    • 2010
  • 본 연구에서는 암반사면형성 작업시 최종벽면에 적용된 프리스플리팅(pre-splitting) 발파공법의 발파효과와 관련하여 발파 후 벽면의 암반손상이 장약된 폭약의 폭력 보다는 암반 내에 발달된 불연속면의 발달 형태에 따라 더 큰 영향을 보일 수 있음을 규명하였다. 이를 위하여 불연속면을 대표할 수 있는 절리에 대한 조사를 통해 발파 후 벽면 암반의 절리군 분포양상을 4가지 Case로 분류하고, 파쇄도 분석 영상처리시스템을 통해 벽면에 나타나는 암반블록의 크기 빈도를 비교 분석함으로써 벽면의 암반손상도를 파악하였다. 절리군이 1개 이하로 발달하는 경우, 분석된 블록의 크기 중 2,000mm 이상 되는 부분이 42%를 차지하여 프리스플리팅 발파공법의 효과를 뚜렷이 확인할 수 있었으며, 2~3개의 절리군이 일방향으로 발달하는 경우와 교차되면서 발달하는 경우, 블록의 크기는 1,000~2,000mm 사이에 각각 43.6% 및 35.8%의 빈도로 분포하는 것으로 나타나 프리스플리팅 발파공법에 의한 발파효율이 다소 떨어지는 양상을 보였다. 그러나 3개 이상의 절리군이 불규칙하게 발달하는 경우에는 블록의 크기가 250~500mm 사이에 35%의 빈도로 분포하고 1,000mm 이상의 크기에 대해서는 거의 나타나지 않는 양상을 보였다. 따라서 이러한 경우 프리스플리팅 발파공법에 의한 발파 효과는 거의 없이 일반적인 발파가 이루어졌다고 볼 수 있었다. 또한 PFC2D에 의한 발파수치해석결과, 암반 내부로의 손상영역 발생은 본 발파보다는 프리스플리팅 발파공법에 의해 직접적인 영향을 받을 수 있음을 확인하였으며, 따라서 향후 사면 형성을 위한 프리스플리팅 발파공법을 적용할 경우에는 사전 지표지질조사를 시행하여 절리를 비롯한 불연속면과 관련된 사항을 충분히 파악할 필요가 있으며, 시공진행에 따라 예상보다 많은 절리군이 나타날 경우에는 프리스플리팅 발파공법의 설계 조정이 필요할 것으로 판단된다.