• Title/Summary/Keyword: 트랜지스터

Search Result 1,700, Processing Time 0.042 seconds

Design of Impulse Generator using Transistor (트랜지스터를 이용한 임펄스 발생기 설계)

  • 이승식;김재영;이형수
    • The Journal of Korean Institute of Electromagnetic Engineering and Science
    • /
    • v.14 no.11
    • /
    • pp.1121-1126
    • /
    • 2003
  • In this paper we show impulse generator which is important component in UWB communication. There is two steps to generate monocycle impulse. In first step, Gaussian pulse was made by operation of transistor switching and operation time of transistor switching. The second step the high pass filter change from Gaussian to Monocycle impulse. The result of this impulse generator is impulse whose pulse width is 0,9 ns in time domain and amplitude is +/-250 ㎷.

Digital Implementation methode of Totem-pole PFC using GaN Transistor (GaN 트랜지스터를 적용한 토템폴 역률개선회로의 디지털 구현방법)

  • Kwak, Bongwoo;Kim, Myungbok
    • Proceedings of the KIPE Conference
    • /
    • 2019.11a
    • /
    • pp.120-121
    • /
    • 2019
  • 본 논문은 GaN 트랜지스터를 적용한 토템폴 PFC(Power Factor Correction)의 디지털 구현을 위한 방법을 제시한다. 특히, GaN 트랜지스터의 낮은 역회복 특성으로 토템폴 PFC의 연속 연속 모드 동작을 가능하게 한다. 토템폴 PFC는 고속 스위칭을 하는 레그를 GaN 트랜지스터를 사용하고, 라인 주파수로 스위칭 하는 레그는 일반적인 MOSFET을 사용하게 된다. 구조적으로 토템폴 PFC는 제로 크로싱에서 전류 스파이크 문제가 발생한다. GaN 트랜지스터는 전류 스파이크에 취약하기 때문에 최소화되어야 한다. 따라서, 본 논문은 디지털 구현에 있어 제로 크로싱에서 소프트 스타트 구현을 통해 이 문제를 최소화 하고, 모의실험을 통해 디지털 구현의 타당성을 입증하였다.

  • PDF

Loss Analyses of Soft Switching Techniques for Two-transistor Forward Converter (Two-transistor 포워드 컨버터에서 소프트 스위칭 기법의 손실 분석)

  • 김만고
    • The Transactions of the Korean Institute of Power Electronics
    • /
    • v.6 no.5
    • /
    • pp.453-459
    • /
    • 2001
  • In this paper, the loss analyses of two soft switching techniques for two-transistor forward converter are performed. The sums of snubber conduction and capacitive turn-on losses for two transistors are calculated to compare the losses of the two techniques. While the conventional soft switching technique shows the loss difference between two transistors, the proposed soft switching technique shows equal as well as lower losses In two transistors. Thus, it can be said that even thermal distribution and higher reliability can be obtained by the proposed soft switching technique.

  • PDF

Investigation of Electrical Coupling Effect by Random Dopant Fluctuation of Monolithic 3D Inverter (Monolithic 3D Inverter의 RDF에 의한 전기적 커플링 영향 조사)

  • Lee, Geun Jae;Yu, Yun Seop
    • Proceedings of the Korean Institute of Information and Commucation Sciences Conference
    • /
    • 2022.05a
    • /
    • pp.481-482
    • /
    • 2022
  • In this paper, effect of random dopant fluctuation (RDF) of the top-transistor in a monolithic 3D inverter composed of MOSFET transistors is investigated with 3D TCAD simulation when the gate voltage of the bottom-transistor is changed. The sampling for investigating RDF effect was conducted through the kinetic monte carlo method, and the RDF effect on the threshold voltage variation in the top-transistor was investigated, and the electrical coupling between top-transistors and bottom-transistors was investigated.

  • PDF

Organic Transistor Characteristics with Electrode Structures (전극 구조에 따른 유기 트랜지스터 특성)

  • Lee, Boong-Joo
    • The Journal of the Korea institute of electronic communication sciences
    • /
    • v.8 no.1
    • /
    • pp.93-98
    • /
    • 2013
  • In this paper, We have fabricated PMMA thin films by plasma polymerization method for organic thin film transistor's insulator layer. For improving the characteristics of organic transistor, we tested transistor's mobility and output values with organic transistor's electrode structures. As a results, the mobility of top contact was $8{\times}10^{-3}[cm^2V^{-1}s^{-1}]$, that of bottom contact was $2{\times}10^{-4}[cm^2V^{-1}s^{-1}]$. Also, off current of bottom contact was increased. Therefore, we recommend the top contact electrode structure of organic transistor.

Novel F-shaped Triple Gate Structure for Suppression of Kink Effect and Improvement of Hot Carrier Reliability in Low Temperature polycrystalline Silicon Thin-Film Transistor (킹크효과 억제를 위한 새로운 f-모양 트리플게이트 구조의 저온 다결정실리콘 박막트랜지스터)

  • Song, Moon-Kyu;Choi, Sung-Hwan;Kuk, Seung-Hee;Han, Min-Koo
    • Proceedings of the KIEE Conference
    • /
    • 2011.07a
    • /
    • pp.1416-1417
    • /
    • 2011
  • 킹크효과를 억제할 수 있는 새로운 f-모양 트리플게이트 구조를 가지는 다결정실리콘 박막트랜지스터는 추가적인 공정과정 없이 제안 및 제작되었다. 이러한 다결정실리콘 박막트랜지스터의 채널에는 순차적인 횡방향 고체화(Sequential Lateral Solidification, SLS)나 CW 레이져 횡방향 결정화(CW laser Lateral Crystallization, CLC) 등과 같은 방법으로 제작된 횡방향으로 성장시킨 그레인이 있다. 이 소자의 전체적인 전류흐름은 횡방향으로 성장시킨 그레인 경계에 강력하게 영향을 받는다. f-모양 트리플게이트에는 횡방향으로 성장시킨 그레인과 평행한 방향으로 위치한 채널, 그리고 수직인 방향으로 위치한 채널이 있다. 이 소자는 f-모양 게이트 구조에서의 비대칭 이동도를 이용하여 다결정실리콘 박막트랜지스터의 킹크효과를 효과적으로 억제시킬 수 있다는 사실을 실험과 시뮬레이션을 통해 검증되었다. 우리의 실험 결과는 이 논문에서 제안된 f-모양 트리플게이트 박막트랜지스터가 기존의 박막트랜지스터와 비교할 때 더 효과적으로 킹크 효과를 감소시킬 수 있다는 것을 보여주었다. 또한 고온 캐리어 스트레스 조건에서의 신뢰성도 개선할 수 있음이 확인되었다.

  • PDF

Fabrication of Organic Thin Film Transistors using Printed Electrodes (프린팅 방법으로 형성된 전극을 이용한 유기 박막 트랜지스터의 제작 및 특성 분석)

  • Kim, Jung-Min;Seo, Il;Kim, Young-Sang
    • Proceedings of the KIEE Conference
    • /
    • 2009.07a
    • /
    • pp.1336_1337
    • /
    • 2009
  • 본 논문에서는 유기 박막 트랜지스터의 전극을 잉크젯 프린팅과 스크린 프린팅 방법을 이용하여 유기 박막 트랜지스터를 제작하였다. 전극으로 PEDOT:PSS와 Ag 잉크를 사용하였고, 게이트 절연막으로 polymethyl methacrylate (PMMA)와 poly(4-vinylphenol) (PVP)를 사용하였다. 유기물 활성층으로 pentacene을 진공 증착하였다. 잉크젯 프린팅 방법을 이용하여 제작한 유기 박막 트랜지스터는 전계이동도 (${\mu}_{FET}$) $0.068\;cm^2$/Vs, 문턱전압 ($V_{th}$) -15 V, 전류 점멸비 ($I_{on}/I_{off}$ current ratio) >$10^4$의 전기적 특성을 보였고, 스크린 인쇄 방법을 이용하여 제작한 유기 박막 트랜지스터는 전계이동도 (${\mu}_{FET}$) $0.016\;cm^2$/Vs, 문턱전압 ($V_{th}$) 6 V, 전류 점멸비 ($I_{on}/I_{off}$ current ratio) >$10^4$의 전기적 특성을 보였다. 이를 통하여 프린팅 방법을 이용한 유기 박막 트랜지스터 단일 소자 및 유기 전자 회로 제작의 가능성을 확인 하였다.

  • PDF

Positive Shift of Threshold Voltage in short channel (L=$1.5{\mu}m$) P-type poly-Si TFT under Off-State Bias Stress (P형 짧은 채널(L=1.5 um) 다결정 실리콘 박막 트랜지스터의 오프 상태 스트레스 하에서의 신뢰성 분석)

  • Lee, Jeong-Soo;Choi, Sung-Hwan;Park, Sang-Geun;Han, Min-Koo
    • Proceedings of the KIEE Conference
    • /
    • 2009.07a
    • /
    • pp.1225_1226
    • /
    • 2009
  • 유리 기판 상에 이중 게이트 절연막을 가지는 우수한 특성의 P형 엑시머 레이저 어닐링 (ELA) 다결정 실리콘 박막 트랜지스터를 제작하였다. 그리고 P형 짧은 채널 ELA 다결정 실리콘 박막 트랜지스터의 오프 상태 스트레스 하에서의 전기적 특성을 분석하였다. 스트레스하에서 긴 채널에서의 문턱 전압은 양의 방향으로 거의 이동하지 않는 (${\Delta}V_{TH}$ = 0.116V) 반면, 짧은 채널 박막 트랜지스터의 문턱 전압은 양의 방향으로 상당히 이동 (${\Delta}V_{TH}$ = 2.718V)하는 것을 확인할 수 있었다. 이런 짧은 채널 박막 트랜지스터에서 문턱 전압의 양의 이동은 다결정 실리콘 막과 게이트 산화막 사이의 계면에서의 전자 트랩핑 때문이다. 또한, 박막 트랜지스터의 누설 전류는 오프 상태 스트레스 하에서의 채널 영역의 홀 전하로 인하여 온 전류 수준을 감소시키지 않고 억제될 수 있었다. C-V 측정 결과는 계면의 전자 트랩핑이 드레인 접합 영역부근에서 발생한다는 것을 나타낸다.

  • PDF

I-V Characteristics of the TFT Analyzed by Tunneling in Grain Boundaries (粒界에서의 터널링으로 解析한 薄膜트랜지스터의 電流-電壓 特性)

  • Ma, Tae-Young
    • Journal of the Korean Institute of Telematics and Electronics
    • /
    • v.26 no.6
    • /
    • pp.23-29
    • /
    • 1989
  • A physical model that characterizes the field effect of the polycrystalline thin film transistor(TFT) is developed. The model discribes grains as discrete single crystal transistors and grain boundaries as insulated layers having the potential barrier, Thus TFT is considered as serial connection of single crystal transistors and insulators. In the model, the currents in the grain and the grain boundary is calculated using gradual channel approximation and tunneling theory, respetively. By comparing computed I-V characteristics with measured I-V characteristics of CdSe TFT's, potential and electric field distributions in the channel are observed and the validity of the conduction model proposed in this paper is confirmed.

  • PDF

Triple Pull-Down Gate Driver Using Oxide TFTs (트리플 풀다운 산화물 박막트랜지스터 게이트 드라이버)

  • Kim, Ji-Sun;Park, Kee-Chan;Oh, Hwan-Sool
    • Journal of the Institute of Electronics Engineers of Korea SD
    • /
    • v.49 no.1
    • /
    • pp.1-7
    • /
    • 2012
  • We have developed a new gate driver circuit for liquid crystal displays using oxide thin-film transistors (TFTs). In the new gate driver, negative gate bias is applied to turn off the oxide TFTs because the oxide TFT occasionally has negative threshold voltage (VT). In addition, we employed three parallel pull-down TFTs that are turned on in turns to enhance the stability. SPICE simulation showed that the proposed circuit worked successfully covering the VT range of -3 V ~ +6 V And fabrication results confirmed stable operation of the new circuit using oxide TFTs.