• Title/Summary/Keyword: 테스트 플랫폼

Search Result 321, Processing Time 0.026 seconds

Arduino-based Mini Game Platform (아두이노 기반 미니 게임 플랫폼)

  • Jung, Young-Ju;An, Gyo-Jun;Lee, Chan-Song;Seo, Dongmahn
    • Proceedings of the Korea Information Processing Society Conference
    • /
    • 2015.10a
    • /
    • pp.73-75
    • /
    • 2015
  • 본 논문에서는 아두이노를 이용하여 각종 게임을 개발 할 수 있는 플랫폼을 제안한다. 제안하는 플랫폼은 아두이노 기반의 미니 게임기와 손쉽게 게임을 개발할 수 있는 IDE와 API, 게임기에서 게임을 동작시키기 위한 부트로더로 구성된다. 구현된 플랫폼 상에서 게임의 실행이 정상적으로 동작하는지를 확인하기 위하여 프로토타입 형태의 체스 게임을 구현하여 테스트 한다.

A Study on Model Transformation for Mobile Application Development on WIPI platform (WIPI 기반 모바일 애플리케이션 개발을 위한 모델변환에 관한 연구)

  • Jong-Won Ko;Young-Jae Song
    • Proceedings of the Korea Information Processing Society Conference
    • /
    • 2008.11a
    • /
    • pp.504-507
    • /
    • 2008
  • 국내 표준무선인터넷플랫폼인 WIPI에 대한 확장성 연구는 미들웨어 차원에서 여러 연구로 진행되었지만 이 논문에서는 애플리케이션 레벨에서 MDA에서의 모델변환을 적용, 다른 플랫폼에서의 애플리케이션을 쉽게 WIPI 플랫폼으로 포팅할 수 있는 방법을 제안한다. 도메인 모델의 식별과 메타모델 정의, 그리고 변환규칙 등을 정의하여 XML 및 XSLT를 이용한 모델 변환을 수행한다. 또한 서로 다른 개발 플랫폼에서의 API매핑과 WIPI 기반 도메인 제약조건 등을 인식하고 향후 제한적이지만 제안사항을 적용한 모델변환도구의 개발과 테스트 기능 지원으로 연구를 진행한다.

Design of an Automated Testing Tool to Detect Dynamic Memory Access Errors in C Programs (C언어 기반 프로그램의 동적 메모리 접근 오류 테스트 자동화 도구 설계)

  • Cho, Dae-Wan;Oh, Seung-Uk;Kim, Hyeon-Soo
    • Journal of KIISE:Software and Applications
    • /
    • v.34 no.8
    • /
    • pp.708-720
    • /
    • 2007
  • Memory access errors are frequently occurred in computer programs written in C programming language [1,2]. Accordingly, a number of research works have suggested a wide variety of methods to detect such errors automatically. However, they have one or more of the following problems: inability to detect all memory errors, changing the memory allocation mechanism, and excessive performance overhead. To cope with these problems, in this paper we suggest a new and automated tool to detect dynamic memory access errors in C programs.

Development of FPGA Based HIL Simulator for PMS Performance Verification of Natural Liquefied Gas Carriers (액화천연가스운반선의 PMS 성능 검증을 위한 FPGA 기반 HIL 시뮬레이터 개발)

  • Lee, Kwangkook
    • Journal of the Korea Institute of Information and Communication Engineering
    • /
    • v.22 no.7
    • /
    • pp.949-955
    • /
    • 2018
  • Hardware-in-the-loop (HIL) simulation is a technique that can be employed for developing and testing complex real-time embedded systems. HIL simulation provides an effective platform for verifying power management system (PMS) performance of liquefied natural gas carriers, which are high value-added vessels such as offshore plants. However, HIL tests conducted by research institutes, including domestic shipyards, can be protracted. To address the said issue, this study proposes a field programmable gate array (FPGA) based PMS-HIL simulator that comprises a power supply, consumer, control console, and main switchboard. The proposed HIL simulation platform incorporated actual equipment data while conducting load sharing PMS tests. The proposed system was verified through symmetric, asymmetric, and fixed load sharing tests. The proposed system can thus potentially replace the standard factory acceptance tests. Furthermore, the proposed simulator can be helpful in developing additional systems for vessel automation and autonomous operation, including the development of energy management systems.

Technology of an User Equipment Modem Platform for IMT-Advanced New Mobile Access Systems (IMT-Advanced 무선전송시스템 단말모뎀 플랫폼 기술)

  • Jang, J.D.;Park, H.J.;Kim, D.H.
    • Electronics and Telecommunications Trends
    • /
    • v.24 no.3
    • /
    • pp.24-31
    • /
    • 2009
  • IMT-Advanced 무선전송 시스템 단말모뎀 플랫폼은 다중 반송파 변조 기술, 채널 부호화 기술, 셀 탐색/동기 기술 등 핵심이 되는 요소 기술인 고속 무선 전송 기술을 구현할 수 있는 하드웨어 구조, 기능 및 인터페이스를 설계 제작하였다. 상기 단말모뎀 플랫폼에서는 기저대역 모뎀 물리계층 기능인 변조, 복조, 부호, 복호, 동기를 위한 각각의 FPGA가 실장되는 Daughter Board 형태로 구성되어 L1 기저대역 모뎀 장치에 실장된다. 그리고 PHY 계층(L1)부터 MAE 계층(L2), RRC 계층(L3)까지의 하드웨어 및 소프트웨어 수행을 지원한다. 4G용 단말모뎀을 개발하기 위하여 상용화 이전에 LTE-Advanced 테스트 베드용 단말모뎀 플랫폼을 개발하여 20 MHz 대역폭을 적용 3 km/h의 저속 이동속도에서는 최대 110 Mbps를 수신하고, 최대 55 Mbps를 송신한다. 그리고 120 km/h의 고속 이동속도에서는 최대 55 Mbps를 수신하고, 최대 28 Mbps를 송신한다. 상기 성능을 만족하는 단말모뎀 플랫폼이 개발되면 IMT-Advanced 단말모뎀 플랫폼 기술을 확보하게 된다. 따라서 이동통신 분야에서 기술적인 우위와 시장 선점을 위하여 요소기술 IPR을 확보하고, IMT-Advanced의 표준화 과정에서 이를 국제 표준으로 반영하여 로열티 창출 효과 및 기술 경쟁력을 확보하게 될 것이다. 아울러, LTE 사용자들은 대용량의 고속, 멀티미디어 송 수신을 가능하게 하는 기술로 2010년 이후 가상 현실 서비스, 3D 게임, 센싱 등 사물과 사물이 통신하는 유비쿼터스 서비스로 발전할 것으로 전망한다.

개인맞춤생산을 위한 IoT기반 개방형 제조서비스 플랫폼

  • Son, Ji-Yeon;Gang, Hyeon-Cheol;Bae, Hui-Cheol;Lee, Eun-Seo;Han, Hyo-Nyeong;Park, Jun-Hui;Kim, Hyeon
    • Information and Communications Magazine
    • /
    • v.33 no.1
    • /
    • pp.42-47
    • /
    • 2015
  • 본고에서는 개인 또는 기업이 아이디어를 제품화하는 과정에서 겪게 되는 생산진입의 어려움을 해소하기 위해서 개인맞춤생산을 지원하는 개방형 제조서비스 플랫폼 (FaaS: Factory as a Service)을 제안한다. FaaS 플랫폼은 다양한 고객들의 맞춤형 제품에 대한 요구를 수용하여 가능한 대량 생산에 가까운 효율로 생산하도록 설계하였으며, 개인맞춤생산을 위한 스마트 제조기술과 제조서비스 플랫폼 기능을 제공한다. FaaS 플랫폼은 고객이 자신이 원하는 제품생산의 요구를 정확하게 지속적으로 전달하기 위해 개방성을 제공하는 FaaS 클라우드 계층과 다양한 이종 제품들을 최적의 생산 효율을 가지고 혼류생산 할 수 있도록 하는 FaaS 제조운영 계층, 그리고 3D프린터, 로봇과 같은 혁신형의 제조설비들을 IoT(Internet of Things)를 기반으로 유기적으로 연결함으로써 팩토리 전체 성능을 향상시키도록 하는 FaaS 실행제어 계층으로 구성된다. 본 고에서 제안한 FaaS 플랫폼은 향후 기술개발 결과물을 실 수요 제품을 생산하는 ICT융합형 제조서비스 스마트팩토리 실증테스트베드에 적용하여 시범운영을 통해 기술을 검증하고 확장할 계획으로 있으며, 이를 통해 창업 기업이나 중소 제조기업들이 신제품의 시장진입시간을 단축시키고, 실질적인 펀딩 효과를 가질 수 있기를 기대한다.

WiBro/LTE 기반의 M2M 단말 표준 플랫폼

  • Kim, Gyeong-Su;Jeong, Jong-Il;Kim, Yong-Jin;Heo, Seong-Pil
    • Information and Communications Magazine
    • /
    • v.30 no.2
    • /
    • pp.18-28
    • /
    • 2013
  • 본 논문에서는 M2M(Machine-to-Machine) 서비스의 확산과 산업 시장 활성화를 위해서 필수적으로 요구되는 M2M 단말에 대한 표준 플랫폼 기술과 연구개발 결과를 소개한다. 먼저 본 연구개발의 추진 배경 및 연구 내용과 M2M 단말 플랫폼의 표준화 필요성에 대해 살펴보고 현재 국내외적으로 진행되고 있는 M2M 기술 표준화 현황을 소개한다. M2M 서비스 계층과 M2M 통신모듈과 관련된 주요 표준화 기구의 작업 현황을 살펴보고, 이를 M2M 단말 표준 플랫폼 개발에 어떻게 적용하였는지를 설명한다. 이어서 국내외 표준화 추진 결과와 함께 연구개발의 결과로서 국내외 M2M 표준을 적용하여 개발된 M2M 통신모듈, 단말 관점에서 M2M 서비스를 지원하기 위한 미들웨어 플랫폼 SDK(Software Development Kit), M2M 단말 개발을 위한 통합 개발 환경을 제공하는 RDK(Reference Design Kit)의 세부내용을 소개한다. 또한, 개방되고 표준화 된 M2M 서비스를 위해 M2M 단말과 연동되는 M2M 서비스 플랫폼의 구조에 대해서도 간략히 살펴보며 이들이 실제 서비스에 적용 가능한 지를 검증하기 위해 구현된 M2M 서비스 사례에 대해서 소개한다. 마지막으로 본 연구개발 결과물의 활용방안과 여러 단말 개발업체들이 참여할 수 있는 M2M 테스트베드 구축 현황에 대해 살펴보고, 향후 M2M 서비스 활성화를 위해 나아갈 방향에 대해서 정리해 본다.

A Multi Medium Wireless Communication Vehicle Terminal Development and a Performance Test (다매체 무선통신 차량 단말 개발 및 성능평가)

  • Kim, Sang-Heon;Cho, Yung-Sung;Kim, Kyoung-Hwan;Bae, Myoung-Hwan;Lee, Kyeong-Im
    • The Journal of The Korea Institute of Intelligent Transport Systems
    • /
    • v.10 no.5
    • /
    • pp.135-145
    • /
    • 2011
  • As communication technology, an enabling technology for ITS, becomes diversified with DSRC, CDMA, Wireless LAN, it is expected that type and function of ITS services will become gradually expanded. As a result, research and development of a standard platform that can provide support so that numerous communication technologies that are being used in various ITS services to receive various ITS services can be operated in one integrated terminal are being carried out. On Board Unit (OBU) for a recent standard platform was also built and tested recently. However, verification for standard suitability of the standard platform OBU that was developed must be carried out. Standard technology must be realized and sufficient functional and operational testing must be carried out in order to guarantee efficient operation in an actual ITS system and increase utilization of standard technology. Therefore, In this paper we had constructed test road and we had tested a standard platform OBU for a standard application.

A Design of Multimedia Application SoC based with Processor using BTB (BTB를 이용한 프로세서 기반 멀티미디어 응용 SoC 설계)

  • Jung, Younjin;Lee, Byungyup;Ryoo, Kwangki
    • Proceedings of the Korean Institute of Information and Commucation Sciences Conference
    • /
    • 2009.10a
    • /
    • pp.397-400
    • /
    • 2009
  • This paper describes ASIC design of Multimedia application SoC platform based RISC processor with BTB(Branch Target Buffer). For performance enhancement of platform, we use a simple branch prediction scheme, BTB structure, that stores a target address for branch instruction to remove pipeline harzard. Also, the platform includes a number of peripheral such as VGA controller, AC97 controller, UART controller, SRAM interface and Debug interface. The platform is designed and verified on a Xilinx VERTEX-4 FPGA using a number of test programs for functional tests and timing constraints. Finally, the platform is implemented into a single ASIC chip which can be operated at 100MHz clock frequency using the Chartered 0.18um process. As a result of performance estimation, the proposed platform shows about 5~9% performance improvement in comparison with the previous SoC Platform.

  • PDF

Development of a Testing Tool to Validate Integrity of a Constructed Cloud System based on OpenStack (오픈스택 기반 클라우드 시스템의 구축 검증 도구)

  • Son, Seokho;Kang, Dong-Jae
    • KIISE Transactions on Computing Practices
    • /
    • v.20 no.12
    • /
    • pp.658-663
    • /
    • 2014
  • Due to the rapid development of open source based Cloud management platforms such as OpenStack, many and various individuals and institutions are trying to construct Cloud computing systems based on open source software projects. It is essential, for those who install, administrate or operate a Cloud, to validate the integrity of the constructed Cloud system. This paper, therefore, proposes the design of a testing tool for validating the integrity of a constructed OpenStack-based Cloud system. Especially, the proposed testing tool utilizes the Tempest project which is an open source project that consists of OpenStack test cases. The proposed testing tool is expected to help developing Cloud technology and Cloud users.