• Title/Summary/Keyword: 테스트 접근

Search Result 366, Processing Time 0.025 seconds

A Study on the Use of Risk-Based Exploratory Testing of Game Projects in College (대학의 게임프로젝트에서 리스크 기반의 탐색적 테스팅 활용 방안 연구)

  • Jeong, Jun-Ho;Lim, Tae-Min;Lee, Jong-Won
    • Proceedings of the Korean Society of Computer Information Conference
    • /
    • 2020.07a
    • /
    • pp.489-492
    • /
    • 2020
  • 현재 청강 게임 졸업작품 프로젝트에서 QA팀의 테스트 활동은 명세를 기반으로 진행된다. 하지만 대학의 게임 개발 프로젝트 특성상 체계적인 문서와 같은 테스트 베이시스를 확보하기 어렵다. 이렇게 부족한 명세를 기반으로한 테스트는 테스트할 게임의 전체를 커버하기 어렵다. 따라서 이를 보완하기 위해 리스크 기반의 탐색적 테스팅 접근법을 활용하여 조금 더 효율적인 테스트 전략 및 프로세스를 제시하고자 한다.

  • PDF

An Effective Multiple Transition Pattern Generation Method for Signal Integrity Test on Interconnections (Signal Integrity 연결선 테스트용 다중천이 패턴 생성방안)

  • Kim, Yong-Joon;Kang, Sung-Ho
    • Journal of the Institute of Electronics Engineers of Korea SD
    • /
    • v.45 no.10
    • /
    • pp.39-44
    • /
    • 2008
  • Scan architecture is very effective design-for-testability technique that is widely used for high testability, however, it requires so much test time due to test vector shifting time. In this paper, an efficient scan test method is presented that is based on the Illinois scan architecture. The proposed method maximizes the common input effect via a scan chain selection scheme. Experimental results show the proposed method requires very short test time and small data volume by increasing the efficiency of common input effect.

Reduced Pin Count Test Techniques using IEEE Std. 1149.7 (IEEE 1149.7 표준 테스트 인터페이스를 사용한 핀 수 절감 테스트 기술)

  • Lim, Myunghoon;Kim, Dooyoung;Mun, Changmin;Park, Sungju
    • Journal of the Institute of Electronics and Information Engineers
    • /
    • v.50 no.9
    • /
    • pp.60-67
    • /
    • 2013
  • Test cost reduction is necessary to test a complex System-on-a-Chip(SoC) which adopts various Intellectual Properties (IP). In this paper, test architecture with low pin count which is able to IP-based SoC test, using IEEE Std. 1149.7 and IEEE Std. 1500, is proposed. IEEE Std. 1500 provides independent access mechanism for each IP in IP-based SoC test. In this paper, just two test pins are required by composing that these independent access mechanism can be controlled by IEEE Std. 1149.7. The number of Chips which are tested at the same time is increased by reducing required test pin count at wafer and package level test, and consequently the overall manufacturing test cost will be reduced significantly.

Design Construction of Test Bed for WSN and Effective Integral Test Simulation Settings (WSN을 위한 테스트베드와 가상환경의 효율적인 통합 테스트 시뮬레이션 환경 구축)

  • Park, Kyung-Joon;Choi, Dae-Dam;Seo, Min-Seok;Park, Hyun-Ju
    • Journal of the Korea Institute of Information and Communication Engineering
    • /
    • v.17 no.3
    • /
    • pp.584-596
    • /
    • 2013
  • WSN (Wireless Sensor Network), to take advantage of the range was gradually expanded. So WSN access from public network to the desire to be increased. As a result, the test network environment for research has been progressing steadily. Because it requires a lot of sensor nodes, to establish of Testbed for WSN is difficult. in this paper suggests efficient integration test simulation environment of Testbed and Virtual environment for WSN. In addition to this paper suggests simulation environment able to integration of simulation time of Testbed and NS-3.

Implementation of Pattern-Driven Web Test Automation Framework (패턴 중심의 웹 테스트 자동화 프레임워크의 구현)

  • Na, Jong-Chae;Jeong, Hyie-Soo;Ryoo, Seok-Moon
    • Journal of KIISE:Computing Practices and Letters
    • /
    • v.16 no.12
    • /
    • pp.1239-1243
    • /
    • 2010
  • The web environment is evolving rapidly. Testing in the web based software is an essential process to improve stability and productivity. Testing of complex web contents and ill(user interface) is most important thing. Implemented test cases are efficient when they are automated and reusable. But, most of the testing automation tools are focused on technical accessibility and functions still. A collaboration of the persons concerned and reusability of implemented test case are ignored. In this paper we propose an efficient way to design automated test case in web environment, and to share and pattern automated test cases we introduce testing framework called NTAF(NHN Test Automation Framework.). The NTAF is based on open source framework. It provides integrated testing environment that web testing cane be automated and managed continuously.

Time Series Modeling of Stochastic Failure Rates (추계적 고장률의 시계열 모델링)

  • Sungwoon Choi
    • Journal of Korean Society of Industrial and Systems Engineering
    • /
    • v.21 no.47
    • /
    • pp.69-85
    • /
    • 1998
  • 본 연구에서는 부품 및 시스템 고장률 모형에 대한 추계적 과정 접근법을 제시하고 기존의 이론 분포 중심 접근법에서 탈피하여 부품고장률을 시계열 모형으로 설정하고 이에 따른 복합시스템 고장율의 선형결합에 대한 모델을 제시하며 주요 모델에 대한 수치예를 든다. 또한 Burn-In 테스트에 사용되는 욕조(Bathtub) 고장률 모형에 대한 기존의 혼합분포 접근법의 대체 방법으로 비선형 시계열 모형을 제안한다.

  • PDF

A Study on Connections of Services under SOA (SOA에서의 서비스 연결 특성 고찰)

  • Yoon, Hoi-Jin;Choe, Byeong-Ju
    • 한국IT서비스학회:학술대회논문집
    • /
    • 2007.11a
    • /
    • pp.437-440
    • /
    • 2007
  • 비즈니스 프로세스를 반영하는 엔터프라이즈 시스템 구현에 SOA가 주목받고 있다. 최근 많은 기업들에서 기존의 시스템을 SOA로 재구축하거나, 새로운 기능들 SOA기반으로 구축하려는 움직임이 활발하다. 그러나 이러한 프로젝트들이 현실적으로 실제 시스템으로 사용되기 어려운 점은 그에 대한 시험방법의 부재이다. 서비스 단위 테스트는 기존의 구현 코드 기반 또는 블랙박스 테스트 방법으로 접근 가능하나, 서비스들의 통합 테스트는 기존의 방법 적용과 더불어 SOA의 서비스 연결 개념을 정확하게 반영해야 할 필요가 있다. 서비스의 일대일 통합이 아닌, 전반적인 서비스들의 연결 구조를 분석하여 서비스 연결 부분에 대한 테스트 방만을 도출하여야 한다. 본 논문은 고 시작으로서 SOA 패러다임을 적용한 서비스 연결 구조를 분석하는 방법을 제안한다. 이는 SOA가 주장하는 비즈니스 프로세스와 어플리케이션 로직과의 분리와 서비스들 사이의 느슨한 연결 규칙을 준수하는 연결구조를 대상으로 한다.

  • PDF

Comparison analysis of physiological work capacity for different tasks (작업유형에 따른 생리학적 작업능력의 비교 분석)

  • 박지수;김홍기;최진영
    • Proceedings of the ESK Conference
    • /
    • 1996.10a
    • /
    • pp.33-40
    • /
    • 1996
  • 본 연구의 목적은 작업생리학적 접근방법(physiological approach)을 이용하여 생리학적 작업 능력(PWC; physiological work capacity)을 추정할 경우 작업형태와 작업방법에 따른 차이점을 비교분석해 보고자 함이다. 작업유형으로는 자전거 에르고미터(cycle ergometer)와 트레드밀 (treadmill)을 사용하였고, 작업방법으로는 각각의 작업유형에 대하여 램프 테스트(ramp test 와 인크리멘탈 테스트(increemntal test)의 차이점을 비교하였다. 또한 외국인들의 생리학적 작업능력(PWC)과 한국인들의 생리학적 작업능력(PWC)을 비교,검토하여 NIOSH(National Institute of Safety and Healty)기준치를 사용하는데 문제점이 없는가를 검토해 보고자 하였다. 작업방법 에 따른 차이점은 자전거 에르고미터의 경우 램프 테스트(ramp test )253.63 ml/min로서 인크리 멘탈 테스트(increemental test) 2859.74ml/min 의 87.70 % 정도로 나타났으며, 트레드 밑의 경우 ramp test 2859.22ml/min로서 incremental test 289.46ml/min의 98.77%정도로 나타났다. 작업유형 에 따른 결과는 자전거 에르고미터의 ramp test 트레드밀의 ramp test 는 ramp test는 트레드밀의 ramp test의 88.72% 정도로 나타났으며, 자전거 에르고미터의 incremental tests는 트레이드밀 작 업의 98.% 정도로 나타났다.

  • PDF

A Study on the S/W Quality Improvement, Considering Fault Detection Rate (결함 검출비를 고려한 소프트웨어의 품질 향상에 관한 연구)

  • Che, Gyu-Shik
    • Proceedings of the Korean Information Science Society Conference
    • /
    • 2005.11b
    • /
    • pp.376-378
    • /
    • 2005
  • 일반적으로, 소프트웨어결함검출/제거메카니즘은 이전의 검출/제거결함과 테스트노력을 어떻게 활용하느냐에 달려있다. 실제 현장 연구로부터 우리는 테스트노력소모패턴을 추론하여 FDR의 경향을 예측할 수 있을 것으로 생각된다. 결함검출이 증가, 감소 및 일정한 것 등 광범위에 걸쳐서 나타나는 경향을 잡아내는 고유의 융통성을 가지는 하나의 시변수집합인 FDR모델에 근거한 테스트노력을 개발하였다. 본 논문에서는 FDR을 기술하고, 관련된 테스트 행위를 이러한 새로운 모델링접근법에 연합시킬 수 있다. 우리의 모델과 그리고 이것과 관련된 파라미터 분해기법을 적용한 것을 여러 가지 소프트웨어 프로젝트에서 도출한 실제 데이터집합을 통하여 시연한다. 모델들이 가중 산술, 가중 기하, 또는 가중 조화평균의 개념을 적용하여 어떻게 유도되는가를 기술한다. 그 외에도, 이러한 3개의 가중치 평균에 근거하여 유사산술의 관점으로부터 좀더 일반적인 NHPP 모델을 제안한다. 상기 3개 평균 외에 변환의 파라미터 계열을 포함한 좀더 일반적인 변환을 공식화한다.

  • PDF

A Design of Instruction Based Wrapped Core Linking Module for Hierarchical SoC Test Access (계층적 SoC 테스트 접근을 위한 명령어 기반 코아 연결 모듈의 설계)

  • Yi Hyun-Bean;Park Sung-Ju
    • The Transactions of the Korean Institute of Electrical Engineers D
    • /
    • v.52 no.3
    • /
    • pp.156-162
    • /
    • 2003
  • For a System-on-a-Chip(SoC) comprised of multiple IP cores, various design techniques have been proposed to provide diverse test link configurations. In this paper, we introduce a new instruction based Wrapped Core Linking Module(WCLM) that enables systematic integration of IEEE 1149.1 TAP'd cotes and P1500 wrapped cores with requiring least amount of area overhead compared with other state-of-art techniques. The design preserves compatibility with standards and scalability for hierarchical access.