• 제목/요약/키워드: 칩설계

검색결과 1,590건 처리시간 0.024초

저전력 네트워크-온-칩을 위한 통신 최적화 기법 (Communication Optimization for Energy-Efficient Networks-on-Chips)

  • 신동군;김지홍
    • 한국정보과학회논문지:시스템및이론
    • /
    • 제35권3호
    • /
    • pp.120-132
    • /
    • 2008
  • 네트워크-온-칩은 미래 시스템-온-칩 제품을 위한 실용적인 개발 플랫폼으로서 부각되고 있다. 우리는 전압 조절이 가능한 회선을 가진 네트워크-온-칩에서 태스크간 통신으로 인한 전력 소모를 최소화하기 위한 정적 알고리즘을 제시한다. 최적의 통신 속도를 찾기 위해 제시된 (유전자 알고리즘에 기반한) 기법은 네트워크 망 구조, 태스크 할당, 타일 매핑, 라우팅 경로 할당, 태스크 스케줄링과 회선 속도할당을 포함한다. 제시된 설계 기법은 기존의 기법과 비교하여 평균 28%까지 전력 소비를 감소시킬 수 있다는 것을 실험 결과는 보여 준다.

칩 테스트를 위한 UART-to-APB 인터페이스 회로의 설계 (UART-to-APB Interface Circuit Design for Testing a Chip)

  • 서영호;김동욱
    • 한국항행학회논문지
    • /
    • 제21권4호
    • /
    • pp.386-393
    • /
    • 2017
  • 칩을 개발하는 과정에서 설계된 칩의 검증을 위해 FPGA (field programmable gate array)를 많이 이용한다. FPGA에 다운로드 된 회로를 검증하기 위해서는 FPGA로 데이터를 입력해야 한다. PC와 외부 보드를 통한 칩과의 통신을 위한 많은 방식이 있지만 가장 간단하고 쉬운 방법은 범용 비동기화 송수신기 (UART; universal asynchronous receiver/transmitter)를 이용한 방식이다. 최근 대부분의 회로는 AMBA (advanced microcontroller bus architecture) 버스에 연결되도록 설계되어 있다. 즉, 설계된 회로를 검증하기 위해서는 UART를 거친 후에 AMBA 버스를 통해 데이터를 전달해야 한다. AMBA 버스도 최근에 버전 4.0까지 거치면서 다양한 버전이 존재하는데 간단히 테스트를 하기 위한 용도로는 APB (advanced peripheral bus)가 적합하다. 본 논문에서는 UART-to-APB 인터페이스를 위한 회로를 설계하였다. Verilog HDL을 이용하여 설계된 회로는 Altera Cyclone FPGA에서 구현되었고, 최대 380 MHz의 속도에서 동작이 가능하였다.

32비트 부동소수점 호환 DSP의 설계 및 칩 구현에 관한 연구 (Study on Chip Design & Implementation of 32 Bit Floating Point Compatible DSP)

  • 우종식;서진근;임재영;박주성
    • 대한전자공학회논문지SD
    • /
    • 제37권11호
    • /
    • pp.74-84
    • /
    • 2000
  • 본 논문은 TMS320C30과 호환되는 DSP(Digital Signal Processor)를 설계하고 구현하는 과정을 다룬다. 구조 설계를 위하여 DSP의 파이프라인 사이클마다 일어나는 일을 정의하기 위한 CBS(Cycle Based Simulator)를 구현하였다. CBS는 특정 명령어가 수행되기 위한 기능블럭의 동작, 제어신호 값, 각종 레지스터 값, 메모리 값 내부 버스의 값들을 제공해 주기 때문에 VHDL 코딩시의 중요한 레퍼런스가 된다. 논리 설계는 VHDL을 사용하였다. 설계된 DSP 검증을 위하여 논리 시뮬레이션 및 하드우ㅔ어 에뮬레이션을 하였다. 설계된 DSP는 0.6${\mu}m$ CMOS 라이브러리를 이용하여 구현하였다. 칩 복잡도는 45만 게이트이며 칩 크기는 $9{\times}9mm^2$이고 동작 속도는 20 MIPS이다. 제작된 칩을 이용하여 114종 명령에서 109개의 명령어와 13종의 알고리즘을 수행시켜 정상적으로 동작하는 것을 확인하였다.

  • PDF

후면 그라운드를 이용한 휴대단말 Wi-Fi 칩 안테나 설계 (Design of Mobile Handset Chip Antenna with a Backside Ground for Wi-Fi Application)

  • 오세원;김형동
    • 한국전자파학회논문지
    • /
    • 제23권5호
    • /
    • pp.592-597
    • /
    • 2012
  • 본 논문에서는 휴대단말기의 Wi-Fi 대역에서 동작하는 소형 칩 안테나를 설계하였다. 제안된 안테나의 소형화를 위해 칩 안테나 하단에 후면 그라운드를 갖도록 설계하였다. 제안된 안테나는 S자 모양 대칭형으로 유전율이 3.5인 LCP(Liquid Crystal Polymer) 위에 설계되었으며, 칩 안테나의 전체 크기는 $6.0mm{\times}2.5mm{\times}1.2mm$를 갖는다. 제작된 안테나는 VSWR=3 이하 기준 300 MHz(fractional bandwidth: 12.2 %, 2.3~2.6 GHz)의 임피던스 대역폭과 peak gain은 1.42 dBi의 특성을 나타냈다. 안테나 설계는 CST Microwave Studio 상용 프로그램을 사용하여 최적화한 후, 설계된 안테나를 제작하고, 네트워크 분석기와 무반향실을 이용하여 측정하였다.

국내개발 MMIC칩을 적용한 W-Band 송수신모듈 개발 (Development of W-band Transceiver Module using Manufactured MMIC)

  • 김완식
    • 한국인터넷방송통신학회논문지
    • /
    • 제17권2호
    • /
    • pp.233-237
    • /
    • 2017
  • 저잡음 증폭기, 믹서, 로컬 증폭기와 온도보상회로를 포함하는 다채널 수신 블록이 단일 MMIC 칩으로 설계 및 제작되었다. 이 국내개발 MMIC 칩을 송수신 모듈내에 장착하고 제작하여 송수신 모듈의 잡음지수와 변환이득 등을 측정하였으며, 또한 상용 칩을 장착하여 제작한 송수신모듈의 측정 결과와 이를 비교하였다. 결과적으로 국내개발 MMIC 칩을 이용한 송수신모듈이 상용 MMIC 칩을 이용한 송수신 모듈보다 잡음지수 및 평탄도 등에서 국내 개발 칩이 더 변환이득 특성이 좋으며, 채널당 이득 차이는 각각 0.5dB과 1.5dB이고 위상 차이는 각각 1.06도와 3.93도로 비교적 국내 개발 칩이 우수한 특성을 보였다.

무선 LAN용 직접대역확산 방식 모뎀 아키텍쳐 설계 (Design of a DSSS MODEM Architecture for Wireless LAN)

  • 장현만;류수림;선우명훈
    • 전자공학회논문지C
    • /
    • 제36C권6호
    • /
    • pp.18-26
    • /
    • 1999
  • 본 논문에서는 무선 LAN 표준안 IEEE 802.11의 직접대역확산(Direct Sequence Spread Spectrum) 물리계층을 지원하는 기저대역 모뎀 ASIC 칩의 아키텍쳐와 설계에 대해 기술한다. 구현된 모뎀 칩은 크게 송신부와 수신부로 구성되어 있으며, CRC 부호화/복호화기, 차동 부호화/복호화기, 주파수 옵셋 보상기(frequency offset compensator) 및 타이밍 복구 회로를 포함한다. 구현된 모뎀 칩은 4, 2 및 1Mbps의 다양한 데이타 전송률을 지원하고, DBPSK와 DQPSK의 변조방식을 사용한다. 구현한 모뎀 아키텍쳐는 $SAMSUNG^{TM}$ $0.6{\mu}m$ 게이트 어레이 라이브러리(gate array library)를 사용하여 논리합성을 수행하였으며, 칩의 전체 게이트 수는 53,355개이다. 칩의 동작 주파수는 44MHz이며, 칩의 패키지는 100-pin QFP이고, 전력소모는 44MHz에서 1.2watt이다. 구현된 모뎀 아키텍쳐는 상용화된 HSP3824 칩 보다 우수한 BER성능을 나타낸다.

  • PDF

제조 공정의 개선을 통한 백색 LED 칩의 성능 개선 (The Improvement for Performance of White LED chip using Improved Fabrication Process)

  • 류장렬
    • 한국산학기술학회논문지
    • /
    • 제13권1호
    • /
    • pp.329-332
    • /
    • 2012
  • LED는 저 전력, 긴 수명, 고 휘도, 빠른 응답, 친환경적인 특성의 여러 장점을 갖고 있기 때문에 청색과 녹색 LED는 교통신호, 옥외 디스플레이, 백색 LED는 LCD 후면광 등의 응용 제품에 사용되고 있다. 여기서 LED의 성능을 향상하기 위하여 출력전력과 소자의 신뢰성을 높이고, 동작전압을 낮추어야 LED 칩의 고효율화가 이루어져야 하는데, 이는 에피택셜층, 표면요철, 패턴이 있는 사파이어 기판, 칩 설계의 최적화, 특수 공정의 개선 등의 기술이 우수해야 한다. 본 연구에서는 측면 에칭 기술과 절연층 삽입기술을 이용하여 사파이어 에피 웨이퍼 위에 GaN-기반 백색 LED 칩을 제작하여 그 성능을 조사하였다. LED 칩의 성능을 개선하기 위한 최적화 설계와 CBL(current blocking layer) 삽입 기술의 개선된 공정을 통하여 LED 칩 성능의 향상을 확인할 수 있었으며, 출력 전력은 광 출력 7cd, 순방향 인가전압 3.2V의 값을 얻었다. 현재의 LCD 후면광원으로 사용되고 있는 LED 칩의 출력에 비하여 성능이 개선되었으며, 의료기기 및 LCD LED TV의 후면광원으로 사용할 수 있을 것으로 기대된다.

DC 모터 제어용 SoC 설계 (Design SoC for DC motor control)

  • 윤기돈;오성남;김갑일;손영익
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2003년도 학술회의 논문집 정보 및 제어부문 B
    • /
    • pp.411-413
    • /
    • 2003
  • 본 논문에서는 ARM922T Core와 주변장치를 설계할 수 있는 100만 게이트의 FPGA를 내장한 알데라(Altera)사의 엑스칼리버(Excalibur)를 이용하여 DC모터 제어용 SoC를 설계하였다. SoC란 System on Chip의 약자로 하나의 칩 안에 프로세서와 다양한 목적의 주변장치들을 집적하는 것을 말한다. 모터를 구동하기 위한 PWM신호 생성기를 하드웨어 설계언어(Hardware Description Language)로 구현하고 시뮬레이션을 통해 설계모듈을 검증하였다. 이렇게 검증한 PWM 생성기 모듈과 ARM922T Core를 합성하여 SoC를 설계하였다. PWM 생성기 모들을 구성하는 내부의 각 분분을 VerilogHDL로 코딩하여 심볼로 만들어 통합하는 방식으로 설계를 하였으며 실제 모터를 구동하기 위해서 프로세서가 동작할 수 있도록 C언어로 프로그램하여 함께 칩에 다운로드하여 테스트를 하였다. SoC를 기반으로한 시스템 설계의 장점은 시스템이 간단해지고 고속의 동작이 가능하며 회로의 검증 및 다양한 시뮬레이션이 용이하다는데 있다.

  • PDF

MPEG 오디오 복호기용 하이브리드 필터의 VHDL 설계 및 C 언어 인터페이스에 의한 기능 검증 (VHDL Design of Hybrid Filter Bank for MPEG Audio Decoder and Verification using C-to-VHDL Interface)

  • 국일호;박종진;박원태;조원경
    • 대한전자공학회논문지TE
    • /
    • 제37권5호
    • /
    • pp.56-61
    • /
    • 2000
  • 반도체 공정 기술의 발달은 기하 급수적인 집적도의 증가를 가져오고, 이는 한 칩에 시스템을 모두 집적시키는 시스템 온 칩(SoC : System on Chip) 설계가 가능해지고, 이에 따른 설계 방법의 변화를 요구하고 있다. Soc 설계는 시스템에서 설계 사양(Specification)의 정의가 중요한 요소가 되고 있다. 본 논문에서는 MPEG 오디오 복호기에서 사용되는 IMDCT를 시스템 수준의 실행 가능한 설계 사양(Executable Specification)에 의해 설계하였다.

  • PDF

LTCC 적층 기술을 이용한 이중대역 칩 안테나의 설계 (Design of Dual-Band Chip Antenna using LTCC Multilayer Technology)

  • 김영두;원충호;이홍민
    • 대한전자공학회논문지TC
    • /
    • 제42권3호
    • /
    • pp.19-24
    • /
    • 2005
  • 본 논문에서는 GPS/K-PCS 대역의 무선 이동 단말기 응용을 위한 LTCC 소형 칩 안테나의 모의실험과 제작, 측정 결과를 나타내었다. 설계된 LTCC 칩 안테나의 전체 크기는 $9mm\times15mm\times1.2mm$ 이다. 이중 대역 동작 특성을 위해 적층된 상부 미엔더 방사 패치는 하부 미엔더 방사 소자에 0.3mm의 높이를 갖는 비아홀을 통해 연결되었다. 하부의 미엔더 방사 소자는 GPS 대역에 중심 주파수가 일치하도록 설계되었으며, 상부의 미엔더 방사 페치는 K-PCS 중심 주파수에 일치하도록 설계 변수가 결정되었다. 제안된 안테나의 공진 주파수와 주파수 비는 미엔더 방사 패치의 실효 공진 길이와 비아홀의 높이 설계 변수에 의해 결정될 수 있었다. 제작된 안테나의 제반 특성으로부터 본 논문에서 제안된 안테나는 다중대역에서 동작하는 소형 칩 안테나로 응용될 수 있을 것이다.