• 제목/요약/키워드: 중간기

검색결과 1,208건 처리시간 0.028초

FPGA를 이용한 CDMA 디지털 트랜시버의 구현 (Implementation of CDMA Digital Transceiver using the FPGA)

  • 이창희;이영훈
    • 한국컴퓨터정보학회논문지
    • /
    • 제7권4호
    • /
    • pp.115-120
    • /
    • 2002
  • 본 논문은 Field Programmable Gate Array (FPGA)와 디지털 신호처리 소자를 이용한 IS-95 CDMA신호 처리기 FPGA와 고속의 ADC/DAC를 이용한 기저대역과 중간주파수(IF)의 디지털 변환기 그리고 주파수 상·하향 변환기를 구현하였다. IS-95 CDMA 채널 처리기는 짧은 PN 코드 발생기와 왈쉬 코드 발생기로 파일롯 채널의 신호를 발생시킨다. 디지털 IF는 FPGA, 디지털 송·수신 신호처리 소자와 고속의 ADC/DAC로 구성하였다. 주파수 상·하향 변환기는 필터, 믹서, 디지털 감쇠기와 PLL로 구성되어 중간주파수(IF)와 RF 주파수를 변환하였다. 이 구현된 시스템은 IS-95 CDMA 기지국 장비 등에 장착할 수 있다.

  • PDF

JPEG2000 이산웨이블릿변환의 컨볼루션기반 non-cascaded 아키텍처를 위한 pipelined parallel 최적화 설계 (A Pipelined Parallel Optimized Design for Convolution-based Non-Cascaded Architecture of JPEG2000 DWT)

  • 이승권;공진흥
    • 대한전자공학회논문지SD
    • /
    • 제46권7호
    • /
    • pp.29-38
    • /
    • 2009
  • 본 연구에서는 실시간 이산웨이블릿변환을 위한 컨볼루션기반 non-cascaded 구조를 구현하고자 병렬곱셈기-중간버퍼-병렬누적기의 고성능 병렬파이프라인 연산회로를 설계하였다. 이산웨이블릿변환의 컨볼루션 곱셈연산은 필터계수의 대칭성과 업/다운 샘플링이 고려된 최적화를 통해서 1/4정도로 감소시킬 수 있으며, 화상데이터와 다수 필터계수들 간의 곱셈과정을 LUT기반의 병렬계수 DA 곱셈기 구조로 구현하면 3$\sim$5배 고속연산처리가 가능하게 된다. 또한 컨볼루션의 곱셈결과를 중간버퍼에 저장하여 누적가산 과정에서 재사용하면 전체 곱셈연산량을 1/2로 감소시켜 연산전력을 절약시킬 수 있다. 중간버퍼는 화상데이터와 필터계수들의 곱셈결과값들을 컨볼루션의 누적가산 과정을 위해 정렬시켜 저장하게 되는데, 이때 병렬누적가산기의 고속 순차검색을 위해 정렬된 병렬저장이 이루어지도록 버퍼관리 구조를 설계한다. 컨볼루션의 병렬곱셈기와 병렬누적가산기는 중간버퍼를 이용한 파이프라인을 구성하게 되는데, 파이프라인 연산처리 효율을 높이기 위해 병렬곱셈기의 연산처리 성능에 맞추어 누적가산기 및 중간버퍼의 병렬화 구조가 결정된다. 설계된 고성능 이산웨이블릿변환기의 성능을 검증하기 위해서 0.18um 라이브러리를 이용한 후반부 설계를 하였으며, 90MHz에서 SVGA(800$\sim$600)영상을 30fps로 실시간 처리함을 확인하였다.

중간층 증착에 의한 CrAlN 코팅의 기계적 물성 및 내열성 향상에 관한 연구 (Enhanced Mechanical Properties and Thermal Stability of CrAlN Coatings by Interlayer Deposition)

  • 김회근;라정현;송면규;이상율
    • 한국표면공학회:학술대회논문집
    • /
    • 한국표면공학회 2016년도 추계학술대회 논문집
    • /
    • pp.100-100
    • /
    • 2016
  • 물리기상증착방법 (Physical vapor deposition)에 의하여 합성된 천이금속 질화물 박막은 경도, 내마모성 등 절삭공구의 성능을 향상시키며, Ti-Al-N, Ti-Zr-N, Zr-Al-N, Cr-Si-N 등의 3원계 경질 박막에 대한 연구가 지속적으로 이루어지고 있다. 이중에서도 CrAlN 코팅은 높은 경도, 낮은 표면 조도 등의 우수한 기계적 특성 이외에 고온에서 안정한 합금상 형성으로 인하여 우수한 내열성을 보유하여 공구 코팅으로의 적용 가능성이 크다. 그러나 최근 공구사용 환경의 가혹화로 인하여 코팅의 내마모성 및 내열성 등의 물성 향상을 통한 공구의 수명 향상이 필요시 되고 있으며, 코팅에 적합한 중간층을 합성함으로써 공구 코팅으로의 적용 가능성을 높이는 연구들이 진행되고 있다. 본 연구에서는 CrAlN 코팅의 물성을 향상시키기 위해 CrAlN 코팅과 WC-Co 6wt.% 모재 사이에 CrN, CrZrN, CrN/CrZrSiN 등의 다양한 중간층을 합성하였으며, 중간층을 포함한 모든 코팅의 두께는 $3{\mu}m$ 로 제어하였다. 합성된 코팅의 미세조직, 경도 및 탄성계수, 내모성을 분석하기 위해 field emission scanning electron microscopy(FE-SEM), nano-indentation, ball-on-disk 마모시험기 및 ${\alpha}-step$을 사용하였다. 코팅의 내열성을 확인하기 위해 코팅을 furnace에 넣어 공기중에서 500, 600, 700, 800, 900, $1,000^{\circ}C$로 30분 동안 annealing 한 후에 nano-indentation을 사용하여 경도를 측정하였다. CrAlN 코팅을 나노 인덴테이션으로 분석한 결과, 모든 코팅의 경도(35.5-36.2 GPa)와 탄성계수(424.3-429.2 GPa)는 중간층의 종류에 상관없이 비슷한 값을 보인 것으로 확인됐다. 그러나, 코팅의 마찰계수는 중간층의 종류에 따라 다른 값을 보였으며, CrN/CrZrSiN 중간층을 증착한 CrAlN 코팅의 마찰계수는 0.34로 CrZrN 중간층을 증착한 CrAlN 코팅의 마찰계수(0.41)에 비해 낮은 값을 보였다. 또한, 코팅의 마모율 및 마모폭도 비슷한 경향을 보인 것으로 보아, CrN/CrZrSiN 중간층을 합성한 CrAlN 코팅의 내마모성이 상대적으로 우수한 것으로 판단된다. 이것은 중간층의 H/E ratio가 코팅의 내마모성에 미치는 영향에 의한 결과로 사료된다. H/E ratio는 파단시의 최대 탄성 변형율로써, 모재/중간층/코팅의 H/E ratio 구배에 따라 코팅 내의 응력의 완화 정도가 변하게 된다. WC 모재 (H/E=0.040)와 CrAlN 코팅(H/E=0.089) 사이에서 CrN, CrZrSiN 중간층의 H/E ratio 는 각각 0.076, 0.083 으로 모재/중간층/코팅의 H/E ratio 구배가 점차 증가함을 확인 할 수 있었고, 일정 응력이 지속적으로 가해지면서 진행되는 마모시험중에 CrN과 CrZrSiN 중간층이 WC와 CrAlN 코팅 사이에서 코팅 내부의 응력구배를 완화시키는 역할을 함으로써 CrAlN 코팅의 내마모성이 향상된 것으로 판단된다. 모든 코팅을 열처리 후 경도 분석결과, CrN/CrZrSiN 중간층을 증착한 CrAlN 코팅은 $1,000^{\circ}C$까지 약 28GPa의 높은 경도를 유지한 것으로 확인 되었고, 이는 CrZrSiN 중간층 내에 존재하는 $SiN_x$ 비정질상의 우수한 내산화성에 의한 결과로 판단된다.

  • PDF

얇은 금속 중간층이 포함된 광섬유-평면도파로 결합기 (Fiber-to-planar waveguide coupler with a thin metal intermediate layer)

  • 김광택;윤대성;손경락
    • 한국광학회지
    • /
    • 제14권4호
    • /
    • pp.355-358
    • /
    • 2003
  • 얇은 금속 중간층이 있는 광섬유-평면도파로 결합기의 편광 및 파장 선택적 결합특성에 관한 실험 결과를 보고한다. 금속 박막층의 두께와 최상부층의 굴절률이 소자의 특성에 미치는 영향을 측정하고 그 결과를 설명하였다. 제안된 소자는 편광기, 광변조기 및 광센서 등의 다양한 응용 가능성을 보였다.

ATM 교환기의 가치평가

  • 오완근;박정민
    • 한국기술혁신학회:학술대회논문집
    • /
    • 한국기술혁신학회 2000년도 춘계학술대회
    • /
    • pp.174-193
    • /
    • 2000
  • 본 논문은 초고속 통신망 구축의 핵인 ATM 교환기가 1998-2010년 동안에 국가에 미치는 효과를 경제적 가치와 비경제적 가치로 나누어 평가한 것이다. 경제적 가치는 낙관, 비관 및 중간의 3가지 시나리오에 입각하여 측정한 결과, 명시적 생산유발효과가 약 4조원∼약5조원, 타산업 생산성 증대 효과 등의 묵시적 경제효과는 약 4조원∼약 6조원에 달할 것으로 예상된다. 이에 따라 총 경제적 효과는 약 8조원∼약 11조원으로 추정되었다. 한편 비경제적 가치는 약 18조원∼약31조원에 이를 것으로 나타났다. 따라서 비경제적 효과가 경제적 효과보다 2배 이상 큰 것으로 나타났다. 이유는 ATM 교환기가 중간재 성격을 띄고 있는 기술이기 때문으로 평가된다. 이 결과는 소비재의 경우 경제적 가치가 비경제적 가치보다 크다는 민완기 외(2000)와 설성수 외(2000b)와 대비되는 것이다. 또한 1999년말 경제적 가치는 매우 작은 것으로 나타났는데 이는 시장상황변화에 따라 기술개발효과가 줄었기 때문이다. 이것은 기술예측의 중요성을 말해주고 있다.

  • PDF

자바 언어를 위한 중간 언어 번역기 (Intermediate Language Translator for Jave Language)

  • 정지훈;박진기;이양선
    • 한국멀티미디어학회:학술대회논문집
    • /
    • 한국멀티미디어학회 2003년도 추계학술발표대회(하)
    • /
    • pp.537-540
    • /
    • 2003
  • 자바와 .NET 언어는 프로그래머들이 프로그램을 개발하는데 가장 널리 사용되고 있는 언어이다. 프로그래머가 작성한 자바 프로그램은 JVM 플랫폼에서는 실행이 되지만 .NET 플랫폼에서 실행이 되지 않고, 반대로 C#과 같은 .NET 언어로 작성한 프로그램은 .NET 플랫폼에서는 실행이 되지만 JVM 플랫폼에서 실행이 되지 않는다. 그러므로 자바 프로그래머는 .NET 플랫폼 환경에 맞추어 프로그래밍하지 못하고, .NET 프로그래머는 JVM 플랫폼 환경에 맞추어 프로그래밍하지 못하는 단점이 있다. 본 논문에서 연구한 Bytecode-to-MSIL 번역기는 위의 단점을 해결한 것이다. 먼저 자바로 작성된 프로그램을 컴파일하여 생성된 클래스 파일(*.class)로부터 Oolong 역어셈블러를 이용하여 Oolong 코드를 추출한다. 추출된 Oolong 코드를 본 논문에서 연구한 Bytecode-to-MSIL 번역기로 .NET의 중간언어인 MSIL 코드로 변환하여 .NET 어셈블러로 실행파일을 만들어 자바 언어로 구현된 프로그램이 .NET 환경에서도 실행될 수 있도록 한다. 따라서, 자바 프로그래머나 .NET 프로그래머는 JVM 이나 .NET 플랫폼 환경에 관계없이 프로그램을 작성하여 실행시킬 수 있다.

  • PDF

게이트 레벨 디지털 회로의 기술방법 및 시뮬레이션 (A Description Technique and It's Simulation of Gate Level Digital Circuits)

  • 권승학;이명호
    • 한국컴퓨터정보학회논문지
    • /
    • 제4권4호
    • /
    • pp.57-68
    • /
    • 1999
  • 본 논문은 게이트 레벨 디지털 시스템의 동작기술과 그 동작결과를 검증 할 수 있는 시뮬레이터를 작성하는데 목적을 두고 있다. 기술언어로부터 목적코드를 얻기 위하여 번역기를 구성한 바 이의 구현을 위하여 UNIX의 YACC를 이용하였으며 중간 목적 파일을 번역기와 시뮬레이터의 중간과정으로 삼아 응용범위를 넓힐 수 있도록 하였다. 시뮬레이션 대상으로 전가산기와 3진 계수기를 사용하였다.

  • PDF

배우자 지지 및 인지적 정서조절전략이 중년기 직장 남성의 은퇴불안에 미치는 영향 (The Effect of Spouse Support and Cognitive Strategy for Emotional Regulation on Retirement Anxiety of Middle Aged Men)

  • 옥상미;전혜성
    • 디지털융복합연구
    • /
    • 제14권12호
    • /
    • pp.599-605
    • /
    • 2016
  • 본 연구는 퇴직을 앞둔 중년기 직장 남성을 대상으로 배우자 지지 및 인지적 정서조절전략이 은퇴불안에 미치는 영향을 확인하기 위하여 실시되었다. 이에 배우자 지지 및 인지적 정서조절전략을 독립변인으로 은퇴불안을 종속변인으로 설정하였다. 이를 위해 서울시, 경기도, 강원도, 충청도, 경상도 등 주요 5개 도시에서 근무하는 중년기 직장 남성들을 대상으로 설문조사를 실시하여 응답이 불충분한 설문을 제외하고 총 313부의 자료가 분석에 사용하였다. 다중회귀분석을 사용하여 검증한 주요 연구결과는 다음과 같다. 첫째, 배우자지지 수준은 중간보다 낮았으나 정서조절전략은 중간수준 보다 다소 높았고, 은퇴불안은 중간보다 다소 낮은 수준이었다. 둘째, 배우자 지지는 은퇴불안에 유의미한 부적 영향요인으로 은퇴불안을 낮추는데 기여한다. 셋째, 인지적 정서조절전략은 은퇴불안에 유의한 변인으로 확인되지 않았다. 결론적으로, 중년기 직장 남성의 은퇴불안을 감소시키기 위해서는 배우자 지지를 강화시키는 실천적 접근이 필요함을 알 수 있다.

LLVM 기반의 임베디드 시스템 성능 분석기의 연구 (A Study of LLVM-based Embedded System Performance Analyzer)

  • 조두산
    • 문화기술의 융합
    • /
    • 제8권1호
    • /
    • pp.577-582
    • /
    • 2022
  • 새로운 임베디드 시스템을 개발할 때 응용 프로그램과 에뮬레이터, 그리고 컴파일러를 동시에 개발한다. 모든 시스템 구성요소의 성능을 최적으로 개발하기 위해서는 응용 프로그램 개발시 부분 최적화를 동시에 진행하여야 한다. 이를 위하여 소스 레벨 성능 분석기를 개발하면 응용 프로그램 소스 코드를 모듈별로 성능 평가하여 최적화하는 것이 가능하다. 일반적으로 응용 프로그램의 성능은 반복문에서 결정된다. 소스코드를 중간표현 (Intermediate Representation) 코드 생성기를 이용하여 변환하고, 변환된 중간 표현 단계의 명령어들로 실행시간을 분석 할 수 있다. 실행시간 성능 평가 결과를 바탕으로 응용 프로그램 코드를 개선하면 최종적으로 개발된 통합 플랫폼에서 더 나은 결과물을 얻을 수 있다. 본 연구에서는 새로운 임베디드 시스템의 개발중에 응용 프로그램을 동시 개발하는 과정에서 사용 가능한 소스 레벨 성능 분석기에 대하여 기술하고 있다. 성능 분석기를 사용하면 최종 임베디드 시스템의 성능을 보다 빠르게 최적화하는 것이 가능하게 된다.