• Title/Summary/Keyword: 정수기

Search Result 1,076, Processing Time 0.025 seconds

Study for Demand and Valuing of Residential Water and Policy Suggestion (생활용수 수요 및 가치분석을 통한 정책제언)

  • Park, Doo-Ho;Park, Yoon-Shin;Lee, Gwang-Man
    • Proceedings of the Korea Water Resources Association Conference
    • /
    • 2006.05a
    • /
    • pp.275-280
    • /
    • 2006
  • 7대 특.광역시의 시민 1,000명을 대상으로 생활용수의 수요패턴과 서비스 개선에 대한 지불의사를 추정하였다. 생활수준의 향상으로 정수기나 먹는 샘물을 이용하는 가구가 증가하고 있다. 수도요금에 대해서는 일반적으로 큰 부담을 갖고 있지 않으며 요금 상승시 강한 절수 의지를 보였다. 수돗물이 정수기나 먹는 샘물처럼 안전하다면 소비자는 현재보다 약 16%$(153/m^3)$의 수도요금을 추가적으로 지불할 의사가 있는 것으로 추정되었다. 최근 상수도 수요패턴의 변화는 정부가 더 이상 일방적으로 정책을 수립하는 것이 아니라 수요자의 소비 행태 등의 철저한 분석결과를 정책에 반영함으로써 보다 효율적인 상수도 정책이 수립될 수 있을 것이다.

  • PDF

Motor Parameter Measurement for High Performance Vector Control of an induction Motor (유도전동기의 고성능 벡터 제어를 위한 유도전동기 정수 측정)

  • Han, Sang-Soo
    • Journal of the Institute of Electronics and Information Engineers
    • /
    • v.52 no.8
    • /
    • pp.126-131
    • /
    • 2015
  • The accuracy of motor parameter measurement is necessary to improve the performance of vector control of an induction motor. The rotor time constant affects the performance of controller and also the resistance and leakage inductance of stator are very important design parameters of current and speed controller. In this paper a new modified motor parameter measurement methods for high performance speed control of vector control of an induction motor are proposed.

CTQ derived using the new Module device convergence and QFD can be mounted on the dominance Products : Focusing on the sparkling water purifier Case (시장지배제품에 장착 가능한 새로운 Module장치 융합 및 QFD를 활용한 CTQ 도출 : 탄산수 정수기 사례를 중심으로)

  • Song, In-Cheol;Hwang, Dong-Ryong;Lee, Seung-Hee
    • Journal of Digital Convergence
    • /
    • v.13 no.5
    • /
    • pp.195-204
    • /
    • 2015
  • This paper CTQ(Critical to Quality) to draw, aim to derive a key quality factor reflects the customer's requirements by utilizing the QFD technique for sparkling water purifier device that combines the new module. Tasting participants, consumers and New Module device intended for developers who develop and conduct a survey and FGI (Focus Group Interview) VOC(Voice of Customer) to draw, drawn by the EC through the developer VOC and EC (Engineering Characteristic) and charts the relationship between the phases was prepared HOQ(House of Quality). Sparkling water purifier through the HOQ chart certain taste, sound, running water, CO2 cylinder replacement cycle, we obtain results that element is an important quality factors such as ease of use. These factors are closely related to each component regulators and Module device (mixing) associated with the taste of water, booster pumps, and deliver results that the solenoid is considered the most critical part.

Development of Water Reuse System using Mixed Integer Programming (혼합정수계획법을 이용한 처리수 재이용 모형의 개발)

  • Chung, Gun-Hui;Kim, Joong-Hoon;Kim, Tae-Woong
    • Proceedings of the Korea Water Resources Association Conference
    • /
    • 2009.05a
    • /
    • pp.292-296
    • /
    • 2009
  • 우리나라의 용수공급체계는 주로 여름에 집중된 강우를 댐이나 저수지에 저류하였다가 연중고르게 사용자들에게 공급하는 방법을 취하고 있다. 이때 도시지역의 생활용수는 갈수기에도 가장먼저 공급되어져야하는 우선순위를 가지는 반면, 농업용수는 가장 우선적으로 그 사용을 제한받는다. 하지만, 도시화로 인해 도시의 하수처리장 배출수량은 지속적으로 증가하고 있으며, 그 처리수의 대부분은 하천으로 방류되어 유실되고 있다. 방류수 수질기준에 맞추어 방류되는 처리수는 대량방류로 인해 자주 하천에 수질문제를 야기하기도 한다. 그러나 실제로 하수처리장의 처리수는 갈수기에 매우 유용하게 사용될 수 있는 수원 중 하나이다. 그러므로 그 처리수의 재이용에 관한 연구를 적절히 수행한다면, 갈수기에도 농업용수사용의 제한을 최소화할 수 있을 것이다. 그러므로 본 연구에서는 처리수 재이용 모형을 혼합정수계획법으로 개발하고, 하수처리장 처리수의 농업용수나 공공용수로의 사용을 제안하였다. 개발된 처리수 재이용 모형에서는 하천으로 방류되던 처리수를 농업용수나 공공용수로 재사용하는 시스템을 구축한다는 가정 하에, 그 공사비를 최소화하는 것을 목적으로 하였다. 또한 관말의 최소유지압력 등 수리학적인 제약조건을 만족시키도록 설계하였으며, 이 때문에 야기되는 비선형성을 선형화하여 계산시간이 짧은 동시에 전역해에 가까운 해를 찾을 수 있도록 하였다. 개발된 모형은 가상의 처리수 재이용 모형에 적용되어 시스템의 설계자에게 갈수기 용수공급의 최적 대안을 제시해 줄 수 있는 가능성을 보였다.

  • PDF

Integer Programming Approach to Line Optimization of Multiple Surface Mounters (정수계획법에 의한 다수 표면실장기의 라인 최적화)

  • Kim Kyung-Min;Park Tae-Hyoung
    • The Journal of the Korea Contents Association
    • /
    • v.6 no.4
    • /
    • pp.46-54
    • /
    • 2006
  • We propose an optimization method for PCB assembly lines including multiple surface mounters. To increase the productivity of PCB assembly line, the component allocation, feeder assignment, and assembly sequence of each surface mounter should be optimized. The optimization Problem is formulated as an integer programming problem. We divide the overall problem into two hierarchical sub-problems: forward-path problem and backward-path problem. The clustering algorithm and branch-and-bound algorithm are applied to solve the forward-path problem. The assignment algorithm and connection algorithm are applied to solve the backward-path problem. Simulation results are presented to verify the usefulness of the proposed method.

  • PDF

Optimal Design for Heterogeneous Adder Organization Using Integer Linear Programming (정수 선형 프로그래밍을 이용한 혼합 가산기 구조의 최적 설계)

  • Lee, Deok-Young;Lee, Jeong-Gun;Lee, Jeong-A;Rhee, Sang-Min
    • Journal of KIISE:Computer Systems and Theory
    • /
    • v.34 no.8
    • /
    • pp.327-336
    • /
    • 2007
  • Lots of effort toward design optimizations have been paid for a cost-effective system design in various ways from a transistor level to RTL designs. In this paper, we propose a bit level optimization of an adder design for expanding its design space. For the bit-level optimization, a heterogeneous adder organization utilizing a mixture of carry propagation schemes is proposed to design a delay-area efficient adder which were not available in an ordinary design space. Then, we develop an optimization method based on Integer Linear Programming to search the expanded design space of the heterogeneous adder. The novelty of the Proposed architecture and optimization method is introducing a bit level reconstruction/recombination of IPs which have same functionality but different speed and area characteristics for producing more find-grained delay-area optimization.

Design of 26GHz Variable-N Frequency Divider for RF PLL (RF PLL용 26GHz 가변 정수형 주파수분할기의 설계)

  • Kim, Ho-Gil;Chai, Sang-Hoon
    • Journal of the Institute of Electronics and Information Engineers
    • /
    • v.49 no.9
    • /
    • pp.270-275
    • /
    • 2012
  • This paper describes design of a variable-N frequency synthesizer for RF PLL with $0.13{\mu}m$ silicon CMOS technology being used as an application of the UWB system like MBOA. To get good performance of speed and noise super dynamic circuits was used, and to get variable-N division ratio MOSFET switching circuits was used. Especially to solve narrow bandwidth problem of the dynamic circuits load resistance value of unit divider block was varied. Simulation results of the designed circuit shows very fast and wide operation characteristics as 5~26GHz frequency range.

A High-speed Fuzzy Controller with Integer Operations on GUI Environments (GUI 환경에서의 정수형 연산만을 사용한 고속 퍼지제어기)

  • Kim, Jong-Hyuk;Son, Ki-Sung;Lee, Byung-Kwon;Lee, Sang-Gu
    • Journal of the Korean Institute of Intelligent Systems
    • /
    • v.12 no.4
    • /
    • pp.373-378
    • /
    • 2002
  • In fuzzy inferencing, most of conventional fuzzy controllers have problems of speed down in floating point operations of fuzzy membership functions in (0,1) as compared with integer operations. Therefore, in this paper, we propose a high-speed fuzzy controller with only integer operations. In this, for fast fuzzy computations, we use a scan line conversion algorithm to convert lines of each fuzzy linguistic term to the set of the closest integer pixels. We also implement a GUI (Graphic User Interface) application program for the convenient environments to modify and input fuzzy membership functions.

High-speed Integer Operations in the Fuzzy Consequent Part (퍼지 후건부의 고속 정수연산)

  • Chae, Sang-Won;Lee, Sang-Gu
    • Proceedings of the Korean Information Science Society Conference
    • /
    • 2005.11b
    • /
    • pp.802-804
    • /
    • 2005
  • 지능 시스템에 사용되는 퍼지 데이터를 고속으로 처리하기 위한 퍼지 제어시스템의 중요한 문제점들 중의 하나는 퍼지 추론 및 비퍼지화 단계에서의 수행속도의 개선이다. 특히 후건부의 계산 및 비퍼지화 단계에서의 고속 연산이 더욱 중요하다. 따라서 본 논문에서는 퍼지 제어기의 속도향상을 위해 후건부 단계에서 [0,1]의 실수 연산을 하지 않고, 퍼지 소속함수의 값을 정수형 격자 (400×30)에 매핑시켜 고속의 정수 덧셈 연산만으로 수행할 수 있는 알고리듬을 제안한다.

  • PDF