• 제목/요약/키워드: 정상상태성능

검색결과 734건 처리시간 0.028초

핫스팟 상황 하에서 출력 버퍼형 axa 스위치로 구성된 다단 연결망의 성능분석 (Performance Evaluation of a Multistage Interconnection Network with Buffered axa Switches under Hot-spot Environment)

  • 김정윤;신태지;양명국
    • 한국정보과학회:학술대회논문집
    • /
    • 한국정보과학회 2005년도 가을 학술발표논문집 Vol.32 No.2 (1)
    • /
    • pp.166-168
    • /
    • 2005
  • 본 논문에서는, axa 출력 버퍼 스위치로 구성된 핫스팟이 발생된 상황 하에서 다단 연결 망(Multistage interconnection Network, MIN)의 성능 예측 모형을 제안하였다. 제안한 성능 예측 오형은 먼저 네트워크 내부 임의 스위치 입력 단에 유입되는 데이터 패킷이 스위치 내부에서 전송되는 유형을 확률적으로 분석하여 설계하였다. 성능분석 모형은 스위치에 장착된 버퍼의 개수와 무관하게 버퍼를 장착한 axa 스위치의 성능, 네트워크 정상상태 처리율(Normalized Throughput, NT)과 네트워크 지연시간(Network Delay)의 예측이 가능하고, 나아가서 이들로 구성진 모든 종류의 다단 연결망 성능 분석에 적용이 용이하다. 제안한 수학적 성능 분석 연구의 실효성 검증을 위하여 병행된 시뮬레이션 결과는 상호 미세한 오차 범위 내에서 모형의 예측 데이터와 일치하는 결과를 보여 분석 모형의 타당성을 입증하였다.

  • PDF

버퍼를 장착한 a$\times$b 스위치들로 구성된 Hat-tree 망의 성능분석 (Evaluation of a Fat-tree Network with Buffered a$\times$b Switches)

  • 신태지;설춘룡;신종균;양명국
    • 한국정보과학회:학술대회논문집
    • /
    • 한국정보과학회 2003년도 봄 학술발표논문집 Vol.30 No.1 (C)
    • /
    • pp.256-258
    • /
    • 2003
  • 본 논문에서는, a$\times$b 출력 버퍼 스위치로 구성된 fat-tree 망의 성능 예측 모형을 제안하고, 스위치에 장착된 버퍼의 개수 증가에 따를 성능 향상 추이를 분석하였다. 제안한 성능 예측 모형은 먼저 네트웍 내부 임의 스위치 입력 단에 유입되는 데이터 패킷이 스위치 내부에서 전송되는 유형을 확률적으로 분석하여 수립되었다. 성능분석 모형은 스위치에 장착된 버퍼의 개수와 무관하게 버퍼를 장착한 a$\times$b 스위치의 성능, 네트웍 정상상태 처리율(Steady state Throughput, ST)과 네트웍 지연시간(Network Delay)을 간단한 확률식으로 구할 수 있다. 제안한 수학적 성능 분석 연구의 실효성 검증을 위하여 병행된 시뮬레이션 결과는 상호 미세한 오차 범위 내에서 오형의 예측 데이터와 일치하는 결과를 보여 분석 모형의 타당성을 입증하였다.

  • PDF

계통연계형 인버터의 전류제어기법 성능 비교 (Performance comparison study of current control methods for grid connected inverters)

  • 정호령;이재석
    • 전기전자학회논문지
    • /
    • 제24권3호
    • /
    • pp.877-882
    • /
    • 2020
  • 본 논문에서는 계통연계형 인버터(Grid-connected inverter, GCI) 시스템을 위한 전류 제어 방법들의 성능 비교 연구를 제시한다. GCI 시스템을 위해 다양한 전류 제어 방법이 개발되었으며 각 제어기마다 장점과 한계를 가지고 있다. 본 논문에서는 GCI 전류 제어기들의 정상 상태 및 과도 상태에서의 동적 성능을 비교 분석한다. 제안한 전향보상기법(Command feedforward control, CFFC) 및 외란제거제어(Disturbance rejection control, DRC)가 모든 GCI 전류 제어기에 적용 전과 후의 성능을 비교 분석하였다. 제안된 CFFC와 DRC 제어 알고리즘을 주파수 영역에서 분석하고 성능 검증을 위해 각 GCI 전류 제어 방법들의 시뮬레이션 및 실험 모델을 개발하였다.

우선순위를 고려한 BCMP 큐잉 네트워크를 이용한 컴퓨터 시스템의 성능 분석 (Analysis of Performance for Computer System using BCMP Queueing Net work with Priority Levels)

  • 박동준;이상훈;정상근
    • 한국정보처리학회논문지
    • /
    • 제3권1호
    • /
    • pp.191-199
    • /
    • 1996
  • 본 연구에서는 두개 이상의 프로세서로 구성된 컴퓨터 시스템을 순환 형태의 모델 로 가정하여 우선순위를 고려한 BCMP 큐잉 네트워크 이론을 적용하여 성능 분석을 하였다. 터미날, 프로세서, I/O장치 등을 포함하는 컴퓨터 시스템에서 멀티프로그래밍 레벨을 최적화 하여 최대 처리율을 구하여 이 상태에서 성능을 비교하였고, 이러한 상태 에서 최적의 서버 수와 터미날의 수를 구하여, 두개 이상의 프로세서로 구성된 멀티프로 세싱 시스템의 상태와 m 개의 멀티프로그래밍 레벨을 동시에 가지고 있는 시스템을 각 서버에 우선순위를 고려하여 분석하였다. 각각의 서버를 터미날, 프로세서, I/O 장치 등의 특성에 맞는 서버의 형태를 적용하고, 각 서버가 갖는 서비스 확률 분포에 따라 분석하였다. 우선순위를 고려하여 컴퓨터 시스템을 모델링 하여 최적의 상태를 제시하여 성능 분석을 해서 부하가 많은 상태에서 컴퓨터의 효율을 높이고자 하였다.

  • PDF

초기 수렴 검출 기능을 갖는 동시 MCMA-DD 등화기 (A Concurrent MCMA-DD Equalizer with Initial Convergence Detection)

  • 김철민;최익현;오길남;최수철
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2005년도 추계종합학술대회
    • /
    • pp.477-480
    • /
    • 2005
  • CMA-DD기법은 CMA의 정상상태 성능개선을 위해 제안되었으며, 모드간 전환시점에 따라 성능이 결정된다. CMA-DD의 문제점을 개선하기 위해 Castro등은 동시 등화기를 제안하여 모드 전환시점에 따른 성능의 민감성을 완화시켰다. 그러나 동시 동작 알고리즘은 등화기가 완전히 수렴에 도달한 후에도 동시 동작을 계속한다는 문제점을 갖는다. 동시 동작 알고리즘을 개선하기 위해 본 논문에서는 변형된 CMA(Modified CMA)와 DD모드를 결합한 동시 MCMA-DD등화기를 제안한다. 제안한 등화기는 기존의 기법보다 수렴속도와 정상상태의 성능이 개선되었다. 또한 두 모드의 전환 시점을 등화기 출력에 잔류하는 심볼간 간섭 양을 이용하여 최적의 전환 시점을 결정하였다.

  • PDF

다중 모듈러스 자기복원 등화의 오차 역동성 증강에 따른 수렴 특성 분석 (Convergence Property Analysis of Multiple Modulus Self-Recovering Equalization According to Error Dynamics Boosting)

  • 오길남
    • 한국산학기술학회논문지
    • /
    • 제17권1호
    • /
    • pp.15-20
    • /
    • 2016
  • 기존의 다중 모듈러스 기반 자기복원 등화 유형은 등화 초기에 적용되지 못하고 정상상태 성능 개선에 활용되었다. 본 논문에서는 다중 모듈러스를 원하는 응답으로 하는 유형의 자기복원 등화에서, 오차를 증강하여 오차의 역동성을 확장함으로써 초기 수렴 성능을 개선하고, 그 특성을 분석하였다. 제안 방법에서 오차 증강은 등화기 출력에 대한 심볼 판정에 비례하여 이루어진다. 아울러 제안 방법은 오차 역동성의 확장으로 인한 초기 수렴 기능을 갖기 때문에, 초기 수렴속도와 정상상태 오차 레벨에서 우수한 성능을 보인다. 특히 제안 방법은 등화의 전 과정을 하나의 알고리즘으로 진행하므로 기존의 다른 동작 모드로의 전환이나 선택 방법, 또는 다른 알고리즘과의 동시 동작 등이 불필요하다. 다중경로 전파와 부가 잡음이 있는 채널 조건하에서 이루어진 고차 신호점에 대한 자기복원 등화의 성능 분석 시뮬레이션을 통해 제안 방법의 유용성을 검증하였다.

QE-MMA 적응 등화 알고리즘에서 양자화기 비트수와 Stepsize에 의한 성능 평가 (A Performance Evaluation of QE-MMA Adaptive Equalization Algorithm based on Quantizer-bit Number and Stepsize)

  • 임승각
    • 한국인터넷방송통신학회논문지
    • /
    • 제21권1호
    • /
    • pp.55-60
    • /
    • 2021
  • 본 논문은 시분산 채널에서 발생되는 비선형 찌그러짐에 의한 부호간 간섭을 줄일 수 있는 QE-MMA 적응 등화알고리즘에서 양자화 비트수와 stepsize에 의한 성능 평가에 관한 것이다. QE-MMA는 송신 신호 고차 통계치와 오차신호 부호만을 이용하는 SE-MMA에서 오차 신호의 크기를 power-of-two 연산을 적용하여 탭 계수 갱신 시 필요한 승산과 가산을 천이와 가산만으로 대체하여 H/W 응용을 용이하도록 제안되었다. 그러나 QE-MMA에서 오차의 부호를 얻기 위한 오차 신호의 발생 시 stepsize와 양자화기 비트수에 의해 적응 등화 성능이 상이하게 되며, 이를 시뮬레이션으로 확인하였다. 시뮬레이션 결과 QE-MMA 적응 알고리즘의 성능에서 정상 상태에 도달하기 위한 수렴 속도는 stepsize에 의해 결정되며 정상 상태 이후의 잔여량은 양자화 비트수에 의해 결정됨을 확인하였다.

교류 발전기용 하이브리드 자동 전압 조정기 개발 (Development of Hybrid AVR for Alternator)

  • 양근호
    • 융합신호처리학회논문지
    • /
    • 제16권4호
    • /
    • pp.182-188
    • /
    • 2015
  • 아날로그 AVR은 부하의 변동에 따라 전압이 비정상상태가 되었다가 다시 정상상태로 돌아가는데 걸리는 시간이 빠른 장점이 있다. 하지만 아날로그 AVR은 부하 변동에 따른 전압변동이 크다는 문제가 있다. 디지털 AVR의 전압변동률은 매우 안정적이지만, 불안정상태에서 안정한 정상상태로 회복하는데 걸리는 시간인 시정수가 아날로그 AVR에 비해 매우 길다. 따라서 부하변동이 매우 큰 상황에서 불안정한 출력성능을 나타낸다. 본 논문에서는 두 AVR의 혼합된 형태를 가지며 빠른 시정수와 안정된 전압조정 능력을 갖는 하이브리드 AVR을 제안한다. 개발된 하이브리드 AVR의 경우 부하에 따른 전압 변동이 1[%] 이내로 안정적이며, 전압 안정률도 개선되었다. 또한 아날로그 AVR 수준의 빠른 시정수를 나타내었다. 따라서 본 연구를 통해서 개발된 하이브리드 AVR은 산업현장에서 다양한 용도의 전원공급장치로 활용될 수 있다.

중수증류공정의 정상 및 비정상상태 거동해석 (Analysis of Steady and Unsteady State Behavior in Behavior Water Distillation Process)

  • Kim, Kwang-Rag;Chung, Hong-Suck;Sung, Ki-Woung;Kim, Yong-Eak;Lee, Kun-Jae
    • Nuclear Engineering and Technology
    • /
    • 제18권2호
    • /
    • pp.107-116
    • /
    • 1986
  • 새로이 개발된 망상구조 충전탑에서의 중수증류성능해석 및 설계를 위한 정상 및 비정상상태 모델을 수립하였다. 정상상태 모델은 MESH 방정식에 각단의 압력강하를 고려하여 설정하고, Equation Tearing방법으로 그 해를 구하여 중수중류탄내의 농도, 온도 및 압력구배를 얻었다. 비정상상태 거동해석을 위하여 Cohen의 이상단 모델을 수정한 평형단 전이모델을 세웠으며, 그 모델식의 해석적 해를 구함으로써 시간에 따른 중수 농축과정을 예측할 수 있게 되었다. 설정된 모델들은 전환류 중수증류탑에서의 실험결과와 매우 잘 일치하였으며 개발된 충전물임이 높은 이론단수에 낮은 압력강하, 저체류량을 갖는 우수한 중수농축용 충전물임이 확인되었다.

  • PDF

Nakagami-m 페이딩 채널에서 FSMC 모델에 의한 무선 통신시스템의 성능 분석 (Performance Analysis of Wireless Communication System with FSMC Model in Nakagami-m Fading Channel)

  • 조용범;노재성;조성준
    • 한국정보통신학회논문지
    • /
    • 제8권5호
    • /
    • pp.1010-1019
    • /
    • 2004
  • 본 논문에서는 Nakagami-m 페이딩 채널을 Finite-State Markov Channel (FSMC)로 모델링하고, 채널 상태 변화에 따른 통신 시스템의 성능을 분석하였다. 고려한 FSMC 모델에서는 수신 신호의 신호 대 잡음 전력비를 유한개의 구간으로 나눠 각각의 구간을 Markov 체인의 상태로 대응한다. 각 상태는 무기억 이진 대칭 통신로로 가정하고, 한 상태에서 다른 상태로의 천이는 Markov 천이를 따른다고 가정한다. 수치 해석을 통해 각 상태에 있어서의 평균 심볼 오율, 정상 상태 확률 그리고 상태 천이 확률을 구하여 FSMC 모델을 구성하였고, 상태 천이 지수를 변경함으로써 여러 페이딩 환경을 FSMC 모델로 나타낼 수 있음을 확인하였다. 상태 천이 지수가 클 경우인 빠른 페이딩 채널에서는 채널이 i.i.d. 특성을 나타내게 되며, 상태 천이 지수가 작을 경우인 느린 페이딩 채널은 인접한 상태로의 천이만 발생하는 간단한 FSMC 모델로 표현될 수 있음을 확인하였다. 마지막으로 제안한 FSMC 모델의 응용 예로써, 여러 채널 환경에서 랜덤 에러 정정 부호의 부호화 이득의 차이를 컴퓨터 시뮬레이션을 통해 비교, 분석하였다.