• 제목/요약/키워드: 전자셀

검색결과 1,133건 처리시간 0.025초

하향링크의 오수신 확률을 최소화하는 무선 중계기 위치 결정 (Relay Deployment Strategy for Minimizing Outage Probability of Downlink Cellular Systems)

  • 김정수
    • 전기전자학회논문지
    • /
    • 제13권4호
    • /
    • pp.75-81
    • /
    • 2009
  • 차세대 셀룰러 시스템은 중계기를 이용한 다중 홉 전송을 사용함으로써 신호의 전달 거리가 감소하고 이를 통한 전송률을 증대시킨다. 그러나 다중 홉 전송을 이용한 전달 거리 감소는 외부 셀 입장에서 간섭량의 증가를 의미하기 때문에 중계기의 위치는 셀룰러 시스템 성능에 영향을 줄 수 있다. 본 논문에서는 중계기의 전송 전력과 위치에 따른 간섭량의 변화를 고려하여 최대의 전송률을 내기 위한 중계기 위치를 결정한다. 중계기 위치 결정을 위한 조건은 수학적인 모델로 분석되었고 모의실험 결과를 통해서 그 성능을 검증하였다. 본 논문의 분석에 따르면 하나의 셀의 평균 오수신 확률을 최소화 시킬 수 있는 중계기 설치 지점과 중계기 전송 전력이 존재하며, 주파수 재사용에 따른 셀들 간 간섭이 심각하지 않은 상황에서 중계기는 평균 오수신 확률을 감소시켜줌으로써 셀 용량 증대에 기여하였다. 반면 셀간 간섭이 심각한 경우 중계기의 사용은 오히려 해당 셀의 오수신 확률을 증가시키므로 지양해야 한다는 결론에 도달하였다.

  • PDF

3차원 SONOS 낸드 플래쉬 메모리 셀 적용을 위한 String 형태의 폴리실리콘 박막형 트랜지스터의 특성 연구 (A Study on Poly-Si TFT characteristics with string structure for 3D SONOS NAND Flash Memory Cell)

  • 최채형;최득성;정승현
    • 마이크로전자및패키징학회지
    • /
    • 제24권3호
    • /
    • pp.7-11
    • /
    • 2017
  • 본 논문은 3차원 낸드 플래쉬 기억 소자에 적용을 위해 소노스(SONOS) 형태로 기억 저장 절연막을 채용하고 채널로 폴리실리콘을 사용한 박막형 트랜지스터에 대해 연구하였다. 셀의 source/drain에는 불순물을 주입 하지 않았고, 셀 양 끝단에는 선택 트랜지스터를 배치하였다. 셀의 채널과 선택 트랜지스터의 source/drain 불순물 농도 변화에 대한 평가를 진행하여 공정 최적화를 하였다. 선택 트랜지스터의 농도 증가 시 채널 전류의 상승 및 삭제특성이 개선됨을 확인 하였는데 이는 GIDL에 의한 홀 생성이 증가하였기 때문이다. 최적화된 공정 변수에 대해 삭제와 쓰기 후 문턱전압의 프로그램 윈도우는 대략 2.5V를 얻었다. 터널 산화막 공정 온도에 대한 평가 결과 온도 증가 시 swing 및 신뢰성 항목인 bake 결과가 개선됨을 확인하였다.

메모리 소자의 셀 커패시턴스에 미치는 공정 파라미터 해석 (Analysis of Process Parameters on Cell Capacitances of Memory Devices)

  • 정윤근;강성준;정양희
    • 한국전자통신학회논문지
    • /
    • 제12권5호
    • /
    • pp.791-796
    • /
    • 2017
  • 본 연구에서는 DRAM 커패시터의 유전막 박막화를 위한 Load Lock(L/L) LPCVD 시스템을 이용한 적층형 커패시터의 제조 공정이 셀 커패시턴스에 미치는 영향을 조사하였다. 그 결과 기존의 non-L/L 장치에 비하여 약 $6{\AA}$의 산화막 유효두께를 낮춤으로 커패시턴스로 환산 시 약 3-4 fF의 차이가 나타남을 확인할 수 있었다. 또한 절연막으로써 질화막 두께의 측정 범위가 정상적인 관리 범위의 분포임에도 불구하고 Cs는 계산치보다 약 3~6 fF 정도 낮은 것으로 확인되었다. 이는 node poly FI CD가 spec 상한치로 관리되어 셀 표면적의 감소를 초래하였고 이는 약 2fF의 Cs 저하를 나타내었다. 따라서 안정적인 Cs의 확보를 위해서는 절연막의 두께 및 CD 관리를 spec 중심값의 10 % 이내로 관리할 필요가 있음을 확인하였다.

시뮬레이션 효율을 향상시킨 시뮬레이션 기반의 아날로그 셀 합성 (A Simulation-Based Analog Cell Synthesis with Improved Simulation Efficiency)

  • 송병근;곽규달
    • 전자공학회논문지C
    • /
    • 제36C권10호
    • /
    • pp.8-16
    • /
    • 1999
  • 본 연구에서는 시뮬레이션 효율을 향상시킨 시뮬레이션 기반의 아날로그 셀 합성기법을 제안한다. 아날로그 셀을 계층적으로 합성하기 위하여 시뮬레이션 기반으로 전류미러, 차동입력단 등 각각의 부회로(sub circuit) 생성기들을 개발하였다. 이 부회로 생성기들을 모듈화 시키고 계층화시킴으로써 OTA(operational transconductance amplifier)나 2단(2-stage) OP-AMP, 비교기(comparator)등 일반적인 아날로그 셀들의 합성을 위하여 사용될 수 있게 하였다. 시뮬레이션 기반의 합성 시간을 줄이기 위하여 2단계 탐색 기법 (2-stage searching scheme)과 시뮬레이션 데이터 재사용기법(simulation data reusing scheme)을 제안하여 적용하였다 아날로그 셀(OTA) 합성 시 301.05sec에서 56.52sec로 최고 81.2%의 합성 시간을 줄이므로 시뮬레이션 기반의 회로 합성시 긴 합성시간의 문제를 해결하였다. 개발한 합성기는 SPICE의 모델 파라미터외에 추가적인 물리적 파라미터들을 필요로 하지 않으며 공정이나 SPICE 모델 레벨(level)에 독립적이기 때문에 새로운 공정에 적용할 때 필요한 준비 시간이 최소화되었다. 본 논문에서는 OTA와 2단 OP-AMP를 각각 합성하여 제안하는 합성기법의 유용성을 입증하였다.

  • PDF

이종 네트워크 하향링크의 셀간 간섭 조정 및 사용자 스케줄링을 위한 저복잡도 알고리즘 (A Low-Complexity Algorithm for Inter-Cell Interference Coordination and User Scheduling in Downlink Heterogeneous Networks)

  • 박진현;이재홍
    • 전자공학회논문지
    • /
    • 제51권6호
    • /
    • pp.9-17
    • /
    • 2014
  • 이종 네트워크(HetNet)란 매크로셀 내에 소형셀이 혼재한 네트워크이다. 이종 네트워크에서는 대형셀로부터 소형셀 사용자에게 미치는 간섭이 소형셀 사용자의 성능을 열화시키는 주 원인 중 하나이며, 이 간섭을 줄이기 위해 향상된 셀간 간섭 조정기법(eICIC)이 필요하다. 기존의 eICIC 관련 연구에서는 프레임별 채널 변화를 거의 고려하지 않고 네트워크의 장기 처리율을 최대화하는 데 치중되어 성능 향상이 제한적이었다. 이 논문에서는 네트워크 전체 효용을 최대화하기 위해 매 프레임마다 동적으로 셀간 간섭을 제어하고 사용자를 스케줄링하며, 전수검색보다 계산 복잡도가 낮은 새로운 알고리즘을 제안한다. 제안된 알고리즘이 기존 알고리즘보다 네트워크 전체 처리율을 향상시키며, 사용자의 수가 많을 때 사용자간 공평성을 향상시킴을 컴퓨터 모의실험을 통해 보인다.

셀 분할 알고리즘과 확장 칼만 필터를 이용한 쿼드로터 복귀 실외 위치 추정 (Outdoor Localization for Returning of Quad-rotor using Cell Divide Algorithm and Extended Kalman Filter)

  • 김기정;김윤기;최승환;이장명
    • 전기전자학회논문지
    • /
    • 제17권4호
    • /
    • pp.440-445
    • /
    • 2013
  • 본 논문은 쿼드로터의 최단거리 복귀 시 위치인식을 위해 확장칼만필터를(EKF) 이용한 저가형 GPS/INS 융합시스템과 셀 분할 알고리즘이 결합된 위치추정시스템을 제안한다. 연구에서는 저가형 GPS가 가지는 위치오차와 INS가 가지는 가속도 값의 계속적인 적분으로 인한 누적 오차를 줄이기 위해 확장칼만필터를 이용하여 GPS/INS 융합시스템을 구성한다. 또한 쿼드로터는 원점 복귀 명령 시 최단거리의 경로 지점에 대한 위치 경로 측정이 가능하기 때문에 위치 경로를 기준으로 셀 분할 알고리즘을 적용하여 GPS/INS 결합 데이터 중 실제 위치와 근접한 데이터를 결정함으로써 위치오차를 더욱 줄인다. 본 논문에서 제안하는 기법의 성능은 실외에서 쿼드로터 복귀 중 GPS, GPS/INS 결합, 셀 분할 알고리즘 적용 각각의 실험 결과를 비교함으로써 평가된다.

플렉시블 솔라셀과 Cds셀을 이용한 다중 가시광 수신기 (Multiple Visible Light Receiver Using A Flexible Solar Cell and Cds Cells)

  • 이성호
    • 전기전자학회논문지
    • /
    • 제22권2호
    • /
    • pp.432-439
    • /
    • 2018
  • 본 논문에서는 플렉시블 솔라셀의 수광면을 원통형으로 만들어 수평면상에서 균일한 수광패턴을 가지는 전방향 가시광 검출기를 개발하였다. 이 솔라셀 광검출기는 서로 다른 위치에서 입사하는 여러 개의 신호광을 동시에 검출하며, 수신부의 ASK복조기에 전력을 공급한다. 실험에서는 시분할 전송 방식을 사용하여 서로 다른 방향으로부터 입사하는 3개 신호광을 솔라셀 광검출기로 수신하였다. 각 신호광은 40 kHz의 캐리어를 사용하여 ASK 변조하였으며, 시분할 전송에 필요한 동기펄스는 실내의 조명램프에 포함된 120 Hz의 AC 신호를 Cds셀로 검출하여 같은 주기로 생성하였다. 이러한 수신구조는 가시광통신에서 $N{\times}1$ 광연결을 구성하는 데에 적합하다.

스텁을 갖는 PBG 셀로 구현한 마이크로스트립 PBG 구조 및 듀플렉서 (Design of Microstrip PBG structure and Duplexer using PBG Cell with Stub)

  • 장미영;기철식;박익모;임한조;김태일;이정일
    • 대한전자공학회논문지TC
    • /
    • 제38권12호
    • /
    • pp.39-48
    • /
    • 2001
  • 본 논문에서는 마이크로스트립 라인에 포토닉 밴드갭(photonic bandgap: PBG) 구조를 구현할 경우 저지대역 내에 형성되는 통과대역의 부분대역폭(fractional bandwidth)을 효과적으로 조절할 수 있는 PBG 구조의 설계에 관하여 연구하였다. 이 구조는 결함을 갖는 통상적 PSG 구조의 기본 PSG 셀(cell)에 스텁(stub)을 더하여 구현한 것으로 PBG 셀에 첨가된 스텁 길이가 증가함에 따라 스컷(skirt) 특성이 현저하게 개선됨을 볼 수 있었다. 이때 차단주파수(cutoff- frequency), 저지대역 및 통과대역의 중심주피수는 저주파 쪽으로 이동하였고 통과대역폭은 감소하였다. 이러한 결과는 PBG 셀에 스텁을 활용함으로써 저지대역 내에 형성되는 통과대역의 부분대역폭을 효과적으로 조절할 수 있음을 보여준다. 또한 스텁을 갖는 PBG 구조를 응용하여 우수한 스컷 특성을 갖는 듀플렉서를 설계할 수 있음도 보였다.

  • PDF

무선 ATM에서 COS 예약에 의한 순방향 핸드오버 (Forward Handover According to COS Reservation in Wireless ATM)

  • 노승환;기장근;박성균;최관수
    • 대한전자공학회논문지TC
    • /
    • 제37권4호
    • /
    • pp.44-51
    • /
    • 2000
  • 무선 ATM은 이동 멀티미디어 단말기에 광대역 서비스를 제공할 수 있는 차세대 기술이다. 본 논문에서는 핸드오버 발생시 다시 새로운 셀에서 인접하는 셀로 핸드오버가 발생하는 경우를 대비하여 새로운 셀 내에 경로 재설정 COS에 관한 정보를 보관시켜 실제 핸드오버 발생시 COS를 찾는 시간을 감소시킴으로써 핸드오버 지연시간을 감소시키는 고속의 순방향 핸드오버 방식을 제안하였다. 또한 제안된 핸드오버 절차는 in-band 시그널링에 의해 셀의 순서를 보장한다. 제안된 알고리즘에 따라 핸드오버 지연시간이 시뮬레이션에 의해 분석되었으며, COS를 예약하지 않는 기존의 방식에 의한 핸드오버 지연시간과 비교하였다.

  • PDF

온 칩 셀 특성을 위한 위상 오차 축적 기법 (Phase Error Accumulation Methodology for On-chip Cell Characterization)

  • 강창수;임인호
    • 전자공학회논문지 IE
    • /
    • 제48권2호
    • /
    • pp.6-11
    • /
    • 2011
  • 본 논문은 나노 구조에서 ASIC 표준 라이브러리 셀의 특성에 대하여 전파지연시간 측정의 새로운 설계 방법을 제시하였다. 라이브러리 셀((NOR, AND, XOR 등)에 대한 정확한 시간 정보를 제공함으로서 ASIC 설계 흐름 공정의 시간적 분석을 증진시킬 수 있다. 이러한 분석은 기술 공정에서 반도체 파운드리 팀에게 유용하게 사용할 수 있다. CMOS 소자의 전파지연시간과 SPICE 시뮬레이션 은 트랜지스터 파라미터의 정확도를 예측할 수 있다. 위상오차 축적방법 물리적 실험은 반도체 제조공정($0.11{\mu}m$, GL130SB)으로 실현하였다. 표준 셀 라이브러리에서 전파지연시간은 $10^{-12}$초 단위까지 정확성을 측정할 수 있었다. VLSI STPE를 위한 솔루션은 배치, 시뮬레이션, 그리고 검증에 사용할 수 있다.