• Title/Summary/Keyword: 전압 이득

Search Result 546, Processing Time 0.026 seconds

Comparison of the Voltage Stress and Voltage Gain of the Switched Trans Z-source Inverters (스위치드 변압기 Z-소스 인버터의 전압 스트레스와 전압이득 비교)

  • Kim, Se-Jin;Jung, Young-Gook;Lim, Young-Cheol
    • Proceedings of the KIPE Conference
    • /
    • 2013.07a
    • /
    • pp.376-377
    • /
    • 2013
  • 본 연구에서는 양방향 인덕터 대신 단방향 변압기 셀을 이용한 Switched Trans Z-source inverter, Switched Trans Quasi Z-source inverter, Switched Trans-inductor Quasi Z-source inverter의 전압 이득 및 스트레스를 비교하였다.

  • PDF

New Start-up Method and Controller Design for Three-Phase Current-fed DC/DC Converter with Active Clamp for Fuel Cells (연료전지용 3상 전류형 능동 클램프 DC/DC 컨버터의 기동 방법 제안 및 제어기의 설계)

  • Cha, Han-Ju;Choi, Soon-Ho
    • Proceedings of the KIEE Conference
    • /
    • 2008.10c
    • /
    • pp.194-196
    • /
    • 2008
  • 이 논문에서는 연료전지용 3상 전류형 능동 클램프 DC/DC 컨버터의 기동 방법을 제안하고, 정상상태에서 컨버터의 출력 전압 및 입력 전류 제어기를 설계하였다. 3상 전류형 능동 클램프 DC/DC 컨버터는 가동시 클램프 전압과 출력 전압의 차로 인해 스위치 및 변압기 전선에 큰 단락 전류가 흐르는 단점이 있다. 그러므로 가동시 입력 인덕터에 2차 권선을 감아 플라이백방식을 이용하여 출력 전압을 확립시키는 방법을 제안하였다. 정상 상태에서 출력 전압 및 입력 전류 제어를 위해 두 개의 종속 연결 PI 제어기를 설계하였다. 전압 제어 이득의 시정수가 전류 제어 이득의 시정수보다 크게 함으로써 제어기의 안정도를 향상시켰다. 시뮬레이션을 통해 기동 방법을 확인하였다. 500w급 컨버터를 제작하였고, 실험을 통해 설계한 제어기의 성능을 확인하였다.

  • PDF

Steady state Operatong Characteristics (PWM Buck-Boost AC-AC 컨버터의 정상상태 동작특성)

  • 최남섭
    • Proceedings of the Korean Institute of Information and Commucation Sciences Conference
    • /
    • 2002.11a
    • /
    • pp.430-434
    • /
    • 2002
  • Recently, lot of researchers pay attention to custom power equipments for power quality improvement, especially, voltage stabilization equipment using PWM AC-AC converter. In this paper, voltage regulation system with PWM Buck-Boost AC-AC converter is proposed and then the system is modelled and analyzed by using of Circuit DQ transformation whereby steady state characteristics such as equations for voltage gain and power factor are obtained. The equations become guide line for system design by showing the effect on system operations. Finally, some experiment will show validity of analysis.

  • PDF

A Design of Frequency Tuning Analog Active Element with Voltage-control (전압조절 방식을 이용한 주파수 튜닝 아날로그 능동소자 설계)

  • Lee, Geun-Ho;Kim, Seok;Song, Young-Jin
    • Proceedings of the IEEK Conference
    • /
    • 2000.09a
    • /
    • pp.983-986
    • /
    • 2000
  • 본 논문에서는 저전압(2V) 동작이 가능하도록 완전차동 구조의 아날로그 능동소자에 전압조절을 위한 튜닝 회로를 추가한 능동소자를 제안하였다. 아날로그 능동소자는 이득특성에 영향을 주는 트랜스컨덕턴스값을 증가시키기 위해 CMOS 상보형 캐스코드 방식을 이용하여 구성되었다. 0.25㎛ CMOS n-well 공정 파라미터를 이용한 HSPICE 시뮬레이션 결과, 제안된 아날로그 능동소자는 비우성극점의 제거로 안정성이 향상되었으며, 2V 공급전압하에서 42dB의 이득값과 200MHz의 단위 이득주파수 특성을 나타내었다. 소비전력값은 0.32mW를 나타내었다.

  • PDF

A new LLC Resonant Converter with Auxiliary Resonant Circuit for High Voltage-Gain (추가 공진회로를 이용한 LLC 공진형 컨버터의 전압 이득 보상 기법)

  • Kim, Dongkwan;Moon, Sangcheol;Yeon, Cheolo;Moon, Gunwoo
    • Proceedings of the KIPE Conference
    • /
    • 2014.07a
    • /
    • pp.193-194
    • /
    • 2014
  • 본 논문에서는 LLC 공진형 컨버터에 공진 회로를 추가함으로써 높은 자화 인덕턴스를 가지고 전원장치의 hold-up 동작 시 전압 이득 보상을 해주는 회로를 제안한다. 제안된 컨버터는 높은 자화 인덕턴스로 인해 1차측 도통 손실을 감소시킬 수 있으며, 공진회로를 통해 특정 주파수에서 높은 전압 이득을 얻을 수 있어 hold-up 조건을 만족 시킬 수 있다. 본 논문에서는 제안하는 회로의 동작을 이론적으로 해석하고 적절한 설계방법을 제시하여 실험결과를 통해 회로의 동작을 검증한다.

  • PDF

High Gain 24-GHz CMOS Low Noise Amplifier (고 이득 24-GHz CMOS 저 잡음 증폭기)

  • Sung, Myeong-U;Rastegar, Habib;Choi, Geun-Ho;Kim, Shin-Gon;Kurbanov, Murod;Chandrasekar, Pushpa;Kil, Keun-Pil;Ryu, Jee-Youl;Noh, Seok-Ho;Yoon, Min
    • Proceedings of the Korean Institute of Information and Commucation Sciences Conference
    • /
    • 2016.05a
    • /
    • pp.702-703
    • /
    • 2016
  • 본 논문은 차량 단거리 레이더용 고 이득 24-GHz CMOS 저 잡음 증폭기를 제안한다. 이러한 회로는 1.8볼트 전원에서 동작하며, 저 전압 전원 공급에서도 높은 전압 이득과 낮은 잡음지수를 가지도록 설계하였다. 제안한 회로는 TSMC $0.13-{\mu}m$ 혼성신호/고주파 CMOS 공정($f_T/f_{MAX}=120/140GHz$)으로 설계되어 있다. 제안한 회로는 최근 발표된 연구결과에 비해 높은 전압이득 및 낮은 잡음지수 특성을 보였다.

  • PDF

Gain Scheduling of PFC Boost Converter for Improving PF and THD (PFC 부스트 컨버터의 역률 및 고조파 왜율 개선을 위한 이득 조정 기법)

  • Kim, Hyoung-Suk;Seong, Hyun-Wook;Lee, Jae-Bum;Moon, Gun-Woo;Youn, Myung-Joong
    • Proceedings of the KIPE Conference
    • /
    • 2011.07a
    • /
    • pp.380-381
    • /
    • 2011
  • 본 논문에서는 PFC 부스트 컨버터의 역률 및 고조파 왜율 개선을 위한 전류 제어기 이득 조정 기법을 제안한다. PFC단은 입력 전압의 변화에 따라 인덕터 전류의 크기가 달라져 부스트 인덕터의 인덕턴스가 변화하게 되어 전류 루프의 주파수 특성이 변화하게 된다. 이러한 현상으로 인한 전류 루프의 이득 변화를 분석하였다. 이를 기반으로 입력 전압에 따라 전류 제어기의 이득을 조정해 줌으로써, 충분한 위상마진을 확보함과 동시에 PF와 THD 성능을 개선한다. TI사의 TMS320F28027 MCU를 이용한 실험을 통해 제안된 기법의 유용성을 검증한다.

  • PDF

Design of A Low-voltage 3V CMOS Programmable Gain Amplifier (저전압 3V CMOS 프로그래머블 이득 증폭기 설계)

  • Song, Je-Ho;Bang, Jun-Ho;Yu, Jae-Young
    • Proceedings of the KAIS Fall Conference
    • /
    • 2011.05a
    • /
    • pp.358-361
    • /
    • 2011
  • 본 논문에서는 ADSL용 아날로그 Front-end의 수신단과 송신단에 활용하기 위한 저전압 특성의 3V CMOS 프로그램머블 증폭기(PGA)를 설계하였다. 설계된 수신단의 PGA는 1.1MHz로 연속시간 저역통과 필터와 연결하여 0dB에서 30dB까지 이득을 조정해주며, 송신단의 PGA는 138kHz의 저역필터와 연결하여 -15dB에서 0dB까지의 이득을 조정할 수 있다. 모든 PGA의 이득은 디지털 로직과 메인 컨트롤러에 의해서 프로그램될 수 있도록 설계하였다. 설계된 PGA는 $0.35{\mu}m$ CMOS 파라미터를 이용하여 Hspice 시뮬레이션으로 그 특성을 확인하였다.

  • PDF

Design of the 1.9-GHz CMOS Ring Voltage Controlled Oscillator using VCO-gain-controlled delay cell (이득 제어 지연 단을 이용한 1.9-GHz 저 위상잡음 CMOS 링 전압 제어 발진기의 설계)

  • Han, Yun-Tack;Kim, Won;Yoon, Kwang-Sub
    • Journal of the Institute of Electronics Engineers of Korea SD
    • /
    • v.46 no.4
    • /
    • pp.72-78
    • /
    • 2009
  • This paper proposes a low phase noise ring voltage controlled oscillator(VCO) with a standard $0.13{\mu}m$ CMOS process for PLL circuit using the VCO-gain-controlled Delay cell. The proposed Delay cell architecture with a active resistor using a MOS transistor. This method can reduced a VCO gain so that improve phase noise. And, Delay cell consist of Wide-Swing Cascode current mirror, Positive Latch and Symmetric load for low phase noise. The measurement results demonstrate that the phase noise is -119dBc/Hz at 1MHz offset from 1.9GHz. The VCO gain and power dissipation are 440MHz/V and 9mW, respectively.

Design of High-Gain OP AMP Input Stage Using GaAs MESFETs (갈륨비소 MESFET를 이용한 고이득 연산 증폭기의 입력단 설계)

  • 김학선;김은노;이형재
    • The Journal of Korean Institute of Communications and Information Sciences
    • /
    • v.17 no.1
    • /
    • pp.68-79
    • /
    • 1992
  • In the high speed analog system satellite communication system, video signal processing and optical fiber interface circuits, GaAs high gain operational amplifier is advantageous due to obtain a high gain because of its low transconductance and other drawbacks, such as low frequency dispersion and process variation. Therefore in this paper, a circuit techniques for improving the voltage gain for GaAs MESFET amplifier is presented. Also, various types of existing current mirror and current mirror proposed are compared.To obtain the high differential gain, bootstrap gain enhancement technique is used and common mode feedback is employed in differential amplifier.The simulation results show that gain is higher than that of basic amplifier about 18.6dB, and stability and frequency performance of differential amplifier are much improved.

  • PDF