• 제목/요약/키워드: 전류 오차보상

검색결과 96건 처리시간 0.02초

병렬 오차 증폭기 구조를 이용하여 과도응답특성을 개선한 On-chip LDO 레귤레이터 설계 (Design of a On-chip LDO regulator with enhanced transient response characteristics by parallel error amplifiers)

  • 손현식;이민지;김남태;송한정
    • 한국산학기술학회논문지
    • /
    • 제16권9호
    • /
    • pp.6247-6253
    • /
    • 2015
  • 본 논문은 병렬 오차 증폭기 구조를 적용하여 과도응답특성 개선한 LDO 레귤레이터를 제안한다. 제안하는 LDO 레귤레이터는 고 이득, 좁은 주파수 대역의 오차증폭기 (E/A1)와, 저 이득, 넓은 주파수 대역의 오차증폭기 (E/A2)로 이루어지며, 두 오차증폭기를 병렬 구조로 설계해서 과도응답특성을 개선한다. 또한 슬루율을 높여주는 회로를 추가하여 회로의 과도응답특성을 개선하였다. 극점 불할 기법을 사용하여 외부 보상 커패시터를 온 칩 화하여 IC 칩 면적을 줄여 휴대기기 응용에 있어서도 적합하게 설계 하였다. 제안된 LDO 레귤레이터는 매그나칩/하이닉스 $0.18{\mu}m$ CMOS 공정을 사용하여 회로설계 하였고 칩은 $500{\mu}m{\times}150{\mu}m$ 크기로 레이아웃을 실시하였다. 모의실험을 한 결과, 2.7 V ~ 3.3 V의 입력 전압을 받아서 2.5 V의 전압을 출력하고 최대 100 mA의 부하 전류를 출력한다. 레귤레이션 특성은 100 mA ~ 0 mA에서 26.1 mV의 전압변동과 510 ns의 정착시간을 확인하였으며, 0 mA에서 100 mA의 부하 변동 시 42.8 mV의 전압 변동과 408 ns의 정착 시간을 확인하였다.

Automotive Piezo-Resistive Type Pressure Sensor 신호 처리 아날로그 전단부 IC 설계 (A Design of Signal Processing Analog Front-End IC for Automotive Piezo-Resistive Type Pressure Sensor)

  • 조성훈;이동수;최진욱;최승원;박상현;이주리;이강윤
    • 전자공학회논문지
    • /
    • 제51권8호
    • /
    • pp.38-48
    • /
    • 2014
  • 본 논문은 Piezo Resistive Type(PRT) 압력 센서용 신호 처리 아날로그 전단부 IC 설계를 주제로 한다. 센서의 출력 전압을 개선을 하기 위해 센서의 전류를 보상하는 Gauge Factor Calibration 회로, 같은 센서와의 오차가 있더라도 적용이 가능하도록 설계한 Programmable Gain Amplifier (PGA), 클록 생성기에서 발생하는 EMI를 감소시키기 위한 확산 스펙트럼 클록 생성기, 압력 센서의 분해능을 향상시키기 위한 10Bit ADC와 14Bit DAC 그리고 기존 아날로그 방식으로 처리하던 방식과는 달리 디지털 신호처리 방식을 이용한 Calibration Microcontroller (CMC)를 설계하였다. $0.35{\mu}m$ CMOS Process를 이용하여 설계 하였으며, 설계된 IC의 공급 전압은 5V와 3.3V의 전원 분리를 통하여 아날로그 회로는 5V를 사용하고 디지털 회로는 LDO로부터 3.3V를 공급 받도록 구성하였다. Gauge Factor Calibration 회로는 3.75uA부터 120uA까지 보상이 가능하며 PGA는 30dB부터 45dB까지 제어가 가능하고 확산 스펙트럼 클록 생성기는 2.13dB에서 -5.94dB로의 EMI를 감소시킬 수 있다. 공급전압에 대한 ASIC 보호 회로는 800mV부터 6.4V를 제외한 나머지 전압은 차단이 가능하고 14Bit DAC는 0.305mV의 해상도를 가지고 있다. 총 전류 5.32mA를 소모하고 있으며, Die 크기는 $1.94mm{\times}1.94mm$의 면적을 갖는다.

유도전동기의 강건한 저속 제어를 위한 단위각 보상 벡터 제어 (The Vector Control with Compensating Unit Angle for the Robust Low Speed Control of Induction Motor)

  • 원영진;박진홍
    • 전자공학회논문지T
    • /
    • 제35T권1호
    • /
    • pp.90-98
    • /
    • 1998
  • 본 논문은 유도전동기를 저속에서 강건하게 제어할 수 있도록 개선된 벡터 제어에 관한 연구이다. 유도전동 기가 정격 속도의 10% 이하인 저속에서 구동될 경우 고조파에 의하여 발생하는 단위 벡터각 오차를 보상하는 알고리즘을 제안하였다. 또한 저속 및 과도상태에서 회전자 파라미터 변화에 대하여 강건하게 운전하도록 회전 자 시정수에 동조하는 알고리즘을 제시하였다. 제안한 벡터 제어를 이용하여 자속과 토오크 리플을 감소시킴으로써 저속에서 안정된 출력특성을 얻을 수 있었다. 입출력이 정현적인 상태일 때, 제안한 벡터 제어와 직접 벡터 제어 및 간접 벡터 제어의 저속 특성을 비교 분석하였고, 고조파가 함유된 상태에서 각각의 제어 특성을 비교 분석하였다. 그리고 회전자 시정수의 추종 성능은 시뮬레이션으로 확인하였다. 전체 제어 시스템을 실제의 하드웨어로 구현하고, 제안한 벡터 제어와 직접 벡터 제어를 비교 분석하였다. 두 제어 기법을 저속에서 실험 한 결과, 정상상태에서 직접 벡터를 기준으로 할 경우 토오크 리플이 45% 개선된 특성을 얻었다. 또한 자속 전류 리플은 0.2 p.u. 감소하였고, 토오크 전류 리플은 0.6 p.u. 감소함을 확인하였다. 그리고 회전자 시정수의 변화에 대하여 동조됨을 확인하였다. 따라서 저속에서 제안한 벡터 제어의 타당성과 강건성을 입증하였다.

  • PDF

900MHz 대역 RFID 수동형 태그 전치부 설계 및 구현 (900MHz RFID Passive Tag Frontend Design and Implementation)

  • 황지훈;오종화;김현웅;이동근;노형환;성영락;오하령;박준석
    • 한국통신학회논문지
    • /
    • 제35권7B호
    • /
    • pp.1081-1090
    • /
    • 2010
  • 본 논문에서는 900MHz 대역 RFID 수동형 태그 전치부를 설계 및 구현하고 측정을 통해 검증하였다. 문턱전압(threshold voltage) 제거 회로 구조의 전압 체배기, 전류를 이용한 복조 회로, 온도 및 공정 보상회로를 포함한 EPC Global Class-1 Generation-2 UHF RFID 프로토콜에 만족하는 클록 발생기 구조로 주요 블록을 설계하였으며, 전력차단 회로를 추가하여 동작의 안정성에 중점을 두었다. PWM(Pulse Width Modulation)을 이용한 변조기 구조로 입력단의 용량성 임피던스 부하 변조 방식을 이용하여 변조 동작을 검증하였다. 성능 검증을 위해 평가 보드에 CPLD(Complex Programmable Logic Device)를 삽입하여 디지털 신호 처리부의 기능을 통해 기본적인 태그 명령을 처리할 수 있도록 하여 설계된 태그 칩과 더불어 전체 태그 동작을 검증하였다. 삼성 0.18um CMOS 공정을 이용하여 설계하였고, 인식거리는 1.5m내에 안정적인 동작이 가능하다. 15~100% 변조율의 신호를 복조하며, 온도 및 공정에 변화에 대해 9.6% 이하의 오차를 가진 클록을 생성하였으며, 1m 거리에서 평균 소모전력은 약 71um이다.

저 전력 버퍼 회로를 이용한 무선 모바일 용 스텝다운 DC-DC 변환기 (Design of the High Efficiency DC-DC Converter Using Low Power Buffer and On-chip)

  • 조대웅;김석진;박승찬;임동균;장경운;윤광섭
    • 대한전자공학회논문지SD
    • /
    • 제45권9호
    • /
    • pp.1-7
    • /
    • 2008
  • 본 논문은 0.35$\mu$m CMOS 공정으로 설계된 무선 모바일 시스템의 전력구동을 위한 3.3V 입력 1.8V 출력의 스텝다운 전압모드 DC-DC 변환기를 제안한다. 제안된 커패시터 멀티플라이어 기법은 오차보정중폭기의 보상회로 블록의 크기를 30%까지 줄여서 칩 안에 집적화 하였다. 이를 통하여 회로의 안정성을 향상시키기 위해서 칩 외부에 위치되었던 수동소자들이 없어지게 되었다. 또한 저 전력 버퍼를 이용해서 기존의 DC-DC 변환기보다 효율을 평균 3%정도 향상 시켰다. 제안한 변환기는 측정 결과, 부하전류 200mA에서 1.17%의 미만의 출력전압 리플을 가지며 최대 83.9%의 전력효율을 가진다.

단상 DC/AC 인버터 시스템의 부하변동을 고려한 외란 관측기 기반 제어기 (A Disturbance Observer-Based Robust Controller Against Load Variations in a Single Phase DC/AC Inverter System)

  • 김성종;정유석;손영익
    • 전자공학회논문지SC
    • /
    • 제44권4호통권316호
    • /
    • pp.21-26
    • /
    • 2007
  • 본 논문에서는 광범위하게 적용되고 있는 단상 인버터 시스템에 대한 강인성을 향상시키기 위해 외란관측기 기반의 PI-제어기 설계 방법을 제안한다. 출력 단에 모터나 정류기와 같은 가변부하가 존재할 경우, 인버터의 출력 전압은 변동하기 쉬우며 바람직하지 않은 과도현상을 보일 수 있다. 본 논문에서는 가변부하에 의해 발생하는 출력 전압의 변화를 시스템의 외란에 의한 결과를 간주하여 부하 전류와 시스템의 불학실성에 의한 오차 (파라미터 변화나 잘못된 모델링과 같은)를 보상하는 외란관측기 기반 제어기를 설계한다. Matlab Simuink의 SimPowerSystem을 이용하여 단상 인버터 시스템에 대한 외란관측기 기반 제어기의 성능을 입증한다.