• Title/Summary/Keyword: 전류 모드

Search Result 826, Processing Time 0.026 seconds

음극 크기에 따라 가상 음극발진기를 이용한 고출력 마이크로파 발생 및 진단

  • 정민우;최명철;최성혁;조광섭;서윤호;최은하;엄환섭;신희명
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2000.02a
    • /
    • pp.179-179
    • /
    • 2000
  • 음극의 크기에 따라 발생된 전자빔 전류가 도파관 영역에서 공간 전하 한계 전류를 초과할 경우 형성되는 가상 음극 (Virtual Cathode)을 이용한 축 방향으로의 고출력 마이크로파 발생 및 진단에 관한 연구를 수행하였다. 먼저 실험에 앞서 전산모사를 통해 결과를 예측하고 실험을 통해 확인하는 순으로 하였다. 전산 모사는 2-1/2차원 Partical-In-Cell(PIC) 코드인 "MAGIC"을 사용하여 축 방향으로 진행하는 새로운 개념의 가상 음극발진기를 모사하고, 정확한 경과를 얻기 위해 강렬한 상대론적 전자빔 발생 장치인 "천둥"( 최대 전압 600kV, 최대 전류 70KA, 60ns)을 사용하여 전산 모사에 넣어줄 전류값을 얻었다. 음극의 반지름이 2.5cm 일 때 전파되는 최대 출력이 약 800MW인 마이크로파가 발생되었고, 이때 출력변환 효율이 약 30%임을 전산모사를 통하여 알 수 있었다. 또한 전파하는 전기장의 축방향 성분(Ez)의 반지름 방향에 대한 분포 특성을 통하여 주된 전파 모드가 TM01와 그 상위모드의 조합으로 이루어졌음을 알았고 이때 기대되는 동작 진동수는 5~7 GHz임을 전산 모사 결과로부터 알 수 있었다. 실험을 통해서도 음극의 크기가 2.5cm 때, 최대 출력이 약 520MW인 마이크로파를 발생하였고, 이 때 출력 변환 효율은 약 8%이고, 방전 사진을 통해서 주된 동작 모드가 TM01와 그 상위모드의 조합으로 이루어졌음을 알았고, 이때 주된 출력 진동수는 5~6 GHz임을 알 수 있었다.는 5~6 GHz임을 알 수 있었다.

  • PDF

Design of Tapped-Inductor Boost Converter Operating in Continuous Conduction Mode (전류연속 모드로 동작하는 탭인덕터 부스트 컨버터의 설계)

  • Kang, Jeong-il;Han, Sang-Kyoo;Han, Jonghee
    • Proceedings of the KIPE Conference
    • /
    • 2013.11a
    • /
    • pp.1-2
    • /
    • 2013
  • 본 논문에서는 전류연속 모드로 동작하는 탭인덕터 부스트 컨버터 회로소자의 주요 전류 및 전압 스트레스에 관한 수식을 유도하고, 최적설계를 도출할 수 있는 실용적인 설계기준을 제안하며, 실험을 통해 설계의 유효성을 검증한다.

  • PDF

The Speed Regulator of DC Motor Using the Parallel Loop System (병렬 루프 시스템을 이용한 직류 전동기의 속도 제어기에 관한 연구)

  • 이성백;이종규;원영진;김영수
    • The Proceedings of the Korean Institute of Illuminating and Electrical Installation Engineers
    • /
    • v.5 no.4
    • /
    • pp.60-68
    • /
    • 1991
  • 마이크로프로세서를 이용한 전동기 제어 시스템에서 속도는 연속되는 두 펄스 사이의 시간을 정하는 방법(T기법)과 단위 시간당 펄스 발생기로부터 나온 펄스의 수를 계수하는 방법(M기법)을 이용하여 측정 할 수 있다. 전류 모드와 속도 모드로 구성된 병렬 루프 시스템(parallel loop system)에서의 제어 모드는 속도 모드로 천이되고, 속도 오차가 허용 오차 보다 크다면 제어 모드는 전류모드로 천이 된다. 본 논문은, DC 전동기의 제어 시스템에 마이크로프로세서를 사용함으로써 고속 응답 속도 제어(regulating) 시스템을 새로운 제어 방법으로 실현하였다.

  • PDF

Study on the novel high performance using 3-level PWM inverter (3-레벨 인버터에 의한 UPS의 출력파형 개선에 관한 연구)

  • Park, Sung-Jun;Kim, Jong-Dal;Shon, Mu-Heon;Kim, Gyu-Seob;Lee, Yil-Chun
    • Proceedings of the KIEE Conference
    • /
    • 2000.07e
    • /
    • pp.167-170
    • /
    • 2000
  • 동일 스위칭 주파수하에서 PWM 인버터의 출력 파형에 발생하는 고조파성분을 억제하기 위해서는 3 레벨 PWM 전력회로가 우수하다. 따라서 본 연구에서는 단상 PWM 인버터의 전력회로를 기존의 풀브릿지 방식과 하프 브릿지 방식의 전력회로를 적절히 변형함으로써 출력전압이 3 레벨로 나타나는 전력회로를 제안하였다. 또한 전동기 기동시와 같은 순시적으로 정격전류 이상의 전류를 요구할 시 제어모드의 변화로 일정전류모드로 출력전압을 제어하고, 정격전류 이하의 전류에서는 부하번동에 따른 편자현상을 보상하기 위해 Deadbeat전류제어기를 구성하였다.

  • PDF

An analog circuited bypass current sensing method for average current control (아날로그 회로로 구현가능한 평균전류제어 저손실 Bypass센싱 방법)

  • Kim, Seok-Hee;Lee, Hwa-Seok;Park, Joung-Hu
    • Proceedings of the KIPE Conference
    • /
    • 2013.07a
    • /
    • pp.254-255
    • /
    • 2013
  • 본 논문에서는 저항센서와 바이패스 스위치를 이용한 평균 전류 모드 제어의 부스트 컨버터 저손실을 측정하는 방법을 제안한다. 일반적으로 저항을 이용한 전류센싱 방법은 손실을 가지며 이는 전체 시스템의 효율을 감소시키게 된다. 제안된 전류 측정 기법은 저항센서에 병렬로 바이패스 스위치를 적용하여 전류센서에서 발생되는 손실을 바이패스 스위치를 통해 손실을 최소화 할 수 있다. 본 논문에서는 50W급 평균 전류 모드 부스트 컨버터를 제작하여 바이패스 스위치를 통한 효율 개선을 아날로그 회로로 구현하여 검증하였다.

  • PDF

Performance improvement of an indirect current control technique under nonlinear load conditions (비선형 부하 적용 시 간접전류제어 기법의 성능 개선)

  • Lee, Byoung-Seoup;Kang, Duk-Hong;Lee, Kyo-Beum;Choi, Se-Wan;Choi, Woo-Jin
    • Proceedings of the KIPE Conference
    • /
    • 2010.11a
    • /
    • pp.269-270
    • /
    • 2010
  • 본 논문에서는 간접전류제어 기반 계통연계 시스템의 비선형 부하에 의한 출력왜곡 보상기법을 제안한다. 계통사고 발생 시 시스템은 비선형 부하에 지속적인 전력을 공급하기 위하여 의도적인 단독운전을 한다. 이때, 비선형 부하에 의한 출력전류 왜곡과 모드전환 시 전압의 과도상태는 시스템에 심각한 영향을 미칠 수 있다. 제안하는 간접전류제어 기법은 모드전환 시 전압의 과도상태가 없어 안전한 의도적인 단독운전이 가능하며 전류왜곡 보상기법을 추가하여 출력전류의 품질을 개선한다. 2kW급 시뮬레이션을 통해 제안하는 제어기법의 타당성을 입증한다.

  • PDF

A Design of an Adder and a Multiplier on $GF(2^2)$ Using T-gate (T-gate를 이용한 $GF(2^2)$상의 가산기 및 승산기 설계)

  • Yoon, Byoung-Hee;Choi, Young-Hee;Kim, Heung-Soo
    • Journal of IKEEE
    • /
    • v.7 no.1 s.12
    • /
    • pp.56-62
    • /
    • 2003
  • In this paper, we designed a adder and a multiplier using current mode T-gate on $GF(2^2)$. The T-gate is consisted of current mirror and pass transistor, the designed 4-valued T-gate used adder and multiplier on $GF(2^2)$. We designed its under 1.5um CMOS standard technology. The unit current of the circuits is 15㎂, and power supply is 3.3V VDD. The proposed current mode CMOS operator have a advantage of module by T-gate`s arrangement, and so we easily implement multi-valued operator.

  • PDF

Implementation of Ternary Valued Adder and Multiplier Using Current Mode CMOS (전류모드 CMOS에 의한 3치 가산기 및 승산기의 구현)

  • Seong, Hyeon-Kyeong
    • Journal of the Korea Institute of Information and Communication Engineering
    • /
    • v.13 no.9
    • /
    • pp.1837-1844
    • /
    • 2009
  • In this paper, the circuit of 2 variable ternary adder and multiplier circuit using current mode CMOS are implemented. The presented ternary adder circuit and multiplier circuit using current mode CMOS are driven the voltage levels. We show the characteristics of operation for these circuits simulated by HSpice. These circuits are simulated under $0.18{\mu}m$ CMOS standard technology, $5{\mu}A$ unit current in $0.54{\mu}m/0.18{\mu}m$ ratio of NMOS length and width, and $0.54{\mu}m/0.18{\mu}m$ ratio of PMOS length and width, and 2.5V VDD voltage, MOS model Level 47 using HSpice. The simulation results show the satisfying current characteristics. The simulation results of current mode ternary adder circuit and multiplier circuit show the propagation delay time $1.2{\mu}s$, operating speed 300KHz, and consumer power 1.08mW.

Design of a Tripple-Mode DC-DC Buck Converter (3중 모드 DC-DC 벅 변환기 설계)

  • Yu, Seong-Mok;Park, Joon-Ho;Park, Jong-Tae;Yu, Chong-Gun
    • Journal of IKEEE
    • /
    • v.15 no.2
    • /
    • pp.134-142
    • /
    • 2011
  • This paper describes a tripple-mode high-efficiency DC-DC buck converter. The DC-DC buck converter operate in PWM(Pulse Width Modulation) mode at moderate to heavy loads(100mA~500mA), in PFM(Pulse Frequency Modulation)at light loads(1mA~100mA), and in LDO(Low Drop Out) mode at the sleep mode(<1mA). In PFM mode DPSS(Dynamic Partial Shutdown Strategy) is also employed to increase the efficiency at light loads. The triple-mode converter can thus achieve high efficiencies over wide load current range. The proposed DC-DC converter is designed in a CMOS 0.18um technology. It has a maximum power efficiency of 96.4% and maximum output current of 500mA. The input and output voltages are 3.3V and 2.5V, respectively. The chip size is 1.15mm ${\times}$ 1.10mm including pads.

CMOS Gigahertz Low Power Optical Preamplier Design (CMOS 저잡음 기가비트급 광전단 증폭기 설계)

  • Whang, Yong-Hee;Kang, Jin-Koo
    • Journal of IKEEE
    • /
    • v.7 no.1 s.12
    • /
    • pp.72-79
    • /
    • 2003
  • Classical designs of optical transimpedance preamplifier for p-i-n photodiode receiver circuits generally employ common source transimpedance input stages. In this paper, we explore the design of a class of current-mode optical transimpedance preamplifier based upon common gate input stages. A feature of current-mode optical transimpedance preamplifier is high gain and high bandwidth. The bandwidth of the transimpedance preamplifier can also be increased by the capacitive peaking technique. In this paper we included the development and application of a circuit analysis technique based on the minimum noise. We develop a general formulation of the technique, illustrate its use on a number of circuit examples, and apply it to the design and optimization of the low-noise transimpedance amplifier. Using the noise minimization method and the capacitive peaking technique we designed a transimpedance preamplifier with low noise, high-speed current-mode transimpedance preamplifier with a 1.57GHz bandwidth, and a 2.34K transimpedance gain, a 470nA input noise current. The proposed preamplifier consumes 16.84mW from a 3.3V power supply.

  • PDF