• 제목/요약/키워드: 전류 모드

검색결과 826건 처리시간 0.024초

유전체층 위의 완전도체띠 격자구조에 의한 TE 산란에 관한 연구 (A Study on TE Scattering by a Conductive Strip Grating Over a Dielectric Layer)

  • 윤의중
    • 한국산학기술학회논문지
    • /
    • 제16권6호
    • /
    • pp.4158-4163
    • /
    • 2015
  • 본 논문에서는 유전체층 위의 완전도체띠 격자구조에 의한 TE(transverse electric)산란 문제를 전자파 수치해석 방법으로 알려진 FGMM(fourier-Galerkin moment method) 및 PMM(point matching method)을 이용하여 해석하였다. 산란전자계는 Floquet 모드함수의 급수로 전개하였고, 경계조건은 미지의 계수를 구하기 위하여 적용하였으며, 완전도체의 경계조건은 접선성분의 전계와 스트립위에 유도되는 전류와의 관계를 이용하였다. 도체띠의 폭과 주기, 유전층의 비유전율과 두께 및 입사각에 대해 정규화된 기하광학적 반사 및 투과전력을 계산하였다. 전반적으로 유전체층의 비유전율이 증가할수록 기하광학적 정규화된 반사전력이 증가하였다. 본 논문의 정확도를 검증하기 위하여 FGMM의 수치결과들은 PMM을 이용한 수치계산 결과들과 비교하여 매우 잘 일치하였다.

자기-바이어스 슈퍼 MOS 복합회로를 이용한 공정 검출회로 (A Process Detection Circuit using Self-biased Super MOS composit Circuit)

  • 서범수;조현묵
    • 융합신호처리학회논문지
    • /
    • 제7권2호
    • /
    • pp.81-86
    • /
    • 2006
  • 본 논문에서는 새로운 개념의 공정 검출 회로를 제안하였다. 제안된 공정 검출 회로는 장채널 트랜지스터와 최소의 배선폭을 갖는 단채널 트랜지스터 사이의 공정변수의 차이를 비교한다. 이 회로는 공정 변이에 따라 발생하는 캐리어 이동도의 차이를 이용하여 이에 비례하는 차동 전류를 생성해 낸다. 이 방법에서는 고 이득 연산증폭기를 사용한 궤환 회로를 구현함으로써 두 개의 트랜지스터의 드레인 전압이 같아지도록 유지한다. 또한, 본 논문은 제안한 자기-바이어스 슈퍼 MOS 복합회로를 이용하여 고 이득 자기-바이어스 rail-to-rail 연산증폭기를 설계하는 새로운 방법을 소개한다. 설계된 연산증폭기의 이득은 단상의 $0.2V{\sim}1.6V$ 공통모드 범위에서 100dB 이상으로 측정되었다 최종적으로, 제안한 공정 검출 회로는 차동 VCO 회로에 직접 적용하였으며, 설계된 VCO 회로를 통해서 공정 검출 회로가 공정 코너들을 성공적으로 보상하고 광범위한 동작 영역에서 안정된 동작을 수행함을 확인할 수 있었다.

  • PDF

데드 타임 제어기를 이용한 웨어러블 AMOLED 디스플레이용 DC-DC 부스트 변환기 (DC-DC Boost Converter Using Dead Time Controller for Wearable AMOLED Display)

  • 김찬유;김태운;최호용
    • 전기전자학회논문지
    • /
    • 제23권3호
    • /
    • pp.1104-1107
    • /
    • 2019
  • 본 논문에서는 데드 타임을 줄여 전력 효율을 높이기 위해 데드 타임 제어기를 이용한 웨어러블 AMOLED 디스플레이용 DC-DC 부스트 변환기를 제안한다. 또한, 본 변환기에서는 경부하에서 전력 효율을 높이고 출력 전압 리플을 감소시키기 위해 PWM-SPWM (set-time variable pulse width modulation) 듀얼 모드를 이용한다. 제안하는 회로는 $0.18{\mu}m$ BCDMOS 공정을 이용하여 시뮬레이션을 한 결과 1 mA~70 mA의 부하 전류 범위에서 39%~96%의 전력 효율과 2 mV의 리플 전압을 가졌다. 본 회로의 전력 효율은 PWM-SPWM 방식보다 최대 2% 상승하였고, PWM 방식보다 최대 8% 상승하였다.

PTWS를 적용한 웨어러블 AMOLED용 고집적화 3-채널 DC-DC 변환기 설계 (Design of Highly Integrated 3-Channel DC-DC Converter Using PTWS for Wearable AMOLED)

  • 전승기;이희진;최호용
    • 전기전자학회논문지
    • /
    • 제23권3호
    • /
    • pp.1061-1067
    • /
    • 2019
  • 본 논문에서는 PTWS 방식을 이용한 고집적화된 AMOLED용 3-채널 DC-DC 변환기의 설계한다. 양의 전압 $V_{POS}$는 경부하에서 효율을 제고하기 위해 SPWM 듀얼모드와 PTWS 방식을 적용한 부스트 변환기로 설계한다. 음의 전압 $V_{NEG}$는 전력 손실을 줄이기 위해 PSM 방식을 적용한 0.5x 인버팅 차지펌프를 이용해 설계하고, 추가적인 전압 $V_{AVDD}$는 LDO를 이용하여 설계한다. 제안된 DC-DC 변환기는 $0.18{\mu}m$ BCDMOS 공정을 사용하여 시뮬레이션을 한 결과 부하전류 1mA~70mA에서 전력효율 56.9%~90.2%를 가지고, 양의 전압 $V_{POS}$에서 최대 5mV의 출력 리플을 가졌다.

대역폭 증가 기법을 사용한 저전력 전압 제어 발진기 (A Low Power Voltage Controlled Oscillator with Bandwidth Extension Scheme)

  • 이원영;이계민
    • 한국전자통신학회논문지
    • /
    • 제16권1호
    • /
    • pp.69-74
    • /
    • 2021
  • 본 논문은 저항과 캐패시터로 구성된 필터를 사용한 저전력 전압 제어 발진기를 소개하고 있다. 제안하는 전압 제어 발진기는 5단의 전류모드 버퍼로 구성되어 있으며, 각 버퍼 셀마다 저항-캐패시터 필터가 입력단과 출력단 사이에 연결되어 있다. 필터는 버퍼 셀 회로에 영점을 추가하게 되며, 영점은 회로 발진 조건을 고주파 대역으로 이동시킴으로써 낮은 전력 소모에도 높은 출력 주파수를 낼 수 있게 한다. 제안하는 회로는 0.18 ㎛ CMOS 공정으로 설계되었다. 소모 전력은 2.7 GHz 에서 9.83 mW를 소모한다. 기존 회로와 전력 효율을 비교했을 때, 기존 회로는 4.79 pJ/Hz이고 제안하는 회로는 3.64 pJ/Hz로 기존 회로 대비 전력 소모량을 24 % 감소시켰다.

접지된 2중 유전체층 사이의 저항띠 격자에 대해 FGMM을 적용한 TE 산란 해 (Solution of TE Scattering Applying FGMM for Resistive Strip Grating Between a Grounded Double Dielectric Layer)

  • 윤의중
    • 한국인터넷방송통신학회논문지
    • /
    • 제23권3호
    • /
    • pp.71-76
    • /
    • 2023
  • 본 논문에서는 접지된 2중 유전체층 사이의 저항띠 격자구조에 의한 TE(transverse electric) 산란문제를 전자파 수치해석 방법으로 알려진 FGMM(fourier galerkin moment method)를 이용하여 해석하였다. 경계조건들은 미지의 계수를 구하기 위하여 이용하였고 산란 전자계는 Floquet 모드 함수의 급수로 전개하였으며, 저항띠의 해석을 위해 저항 경계조건을 적용하였다. 전반적으로 저항율이 작으면 저항띠에 유도되는 전류밀도의 크기가 증가하였고, 반사전력도 증가하였다. 균일 저항율을 가지는 경우, 유전체층의 비유전율이 증가하거나 또는 유전체 층의 두께가 증가할수록 반사전력은 감소하였다. 본 논문에서 제안된 구조에 대한 수치결과들은 기존 논문의 수치해석 결과들과 비교하여 매우 잘 일치하였다.

2 kW 출력을 갖는 영전압 스위칭 위상 천이 풀 브리지 컨버터 설계 (ZVS Phase Shift Full Bridge Converter Design with 2kW Output)

  • 황규일;김일송
    • 예술인문사회 융합 멀티미디어 논문지
    • /
    • 제8권11호
    • /
    • pp.523-530
    • /
    • 2018
  • 전력 변환 시스템의 고효율, 고전력 밀도를 위한 많은 연구가 활발하게 되어 왔다. 스위칭 주파수를 높임으로써 컨버터의 소형화 및 경량화를 꾀할 수 있으나 스위칭 주파수를 높이게 되면 스위칭 손실이 증가하게 된다. 따라서 스위칭 손실을 저감하기 위한 기법이 적용되어야 한다. 본 연구에서는 이 중 부가적인 회로 없이 변압기의 누설 인덕턴스와 스위치의 출력 커패시터를 이용하여 영전압 스위칭이 가능한 영전압 스위칭(Zero-Voltage Switching) 위상천이(Phase Shift) 풀 브리지 컨버터를 이용하여, 영전압 위상천이 풀 브리지 컨버터의 동작원리를 해석하고 2kW의 출력을 갖는 영전압 스위칭 풀 브리지 컨버터를 설계한다. 각 모드별 동작을 스위치 도통 상태와 전압 전류 파형으로 분석하였다. 분석 결과, 영전압 스위칭이 도통 스위치들의 각 쌍 사이의 위상 변화에 의해 최대 효율을 달성하는 것을 확인하였다. 제안된 영전압 위상천이 풀 브리지 컨버터 설계를 검증하기 위해 컴퓨터 시뮬레이션 툴인 PowerSIM사의 PSIM을 이용하여 설계된 2kW 출력 전력을 갖는 영전압 스위칭 위상천이 풀 브리지 컨버터의 성능을 확인하였고, 실험을 통해 연구의 타당성을 입증하였다.

FGMM을 이용한 2중 유전체층 사이의 저항띠 격자구조에 의한 TE 산란 해 (Solution of TE Scattering by a Resistive Strip Grating Between a Double Dielectric Layer Using FGMM)

  • 윤의중
    • 문화기술의 융합
    • /
    • 제9권3호
    • /
    • pp.619-624
    • /
    • 2023
  • 본 논문에서는 2중 유전체층 사이의 저항띠 격자구조에 의한 TE(transverse electric) 산란 문제를 전자파 수치해석 방법으로 알려진 FGMM(fourier galerkin moment method)를 이용하여 해석하였다. 경계조건들은 미지의 계수를 구하기 위하여 이용하였고, 산란 전자계는 Floquet 모드 함수의 급수로 전개하였고, 저항띠의 해석을 위해 저항 경계조건을 적용하였다. 2중 유전체층의 문제를 취급하기 위하여 유전체층들의 두께와 비유전율을 동일한 값을 가지는 경우에 대해서만 수치계산하였다. 전반적으로, 저항띠 균일 저항율이 증가하면 저항띠에 유도되는 전류밀도는 감소하였고 반사 전력은 감소하였으며, 상대적으로 투과전력은 증가하였다. 본 논문에서 제안된 구조에 대한 수치결과들은 기존 논문의 수치해석 방법인 PMM의 결과들과 비교하여 매우 잘 일치하였다.

FGMM을 이용한 2중 유전체층 사이의 저항띠 격자구조에 의한 TM 산란 해 (Solution of E-polarized Scattering by a Resistive Strip Grating Between a Double Dielectric Layer Using FGMM)

  • 윤의중
    • 문화기술의 융합
    • /
    • 제9권3호
    • /
    • pp.641-646
    • /
    • 2023
  • 본 논문에서는 2중 유전체층 사이의 저항띠 격자구조에 의한 TM(transverse magnetic) 산란 문제를 전자파 수치해석 방법으로 알려진 FGMM(fourier galerkin moment method)를 이용하여 해석하였다. 경계조건들은 미지의 계수를 구하기 위하여 이용하였고, 산란 전자계는 Floquet 모드 함수의 급수로 전개하였고, 저항띠의 해석을 위해 저항 경계조건을 적용하였다. 전반적으로, 저항띠의 균일저항율이 증가하면 저항띠에 유도되는 전류밀도의 크기는 감소하였고 반사 전력은 감소하였으며, 상대적으로 투과전력은 증가하였다. 또한 유전체 층의 두께가 증가할수록 반사전력은 증가하였고 상대적으로 투과전력은 상대적으로 감소하였다. 본 논문에서 제안된 구조에 대한 수치결과들은 기존 논문의 수치해석 방법인 PMM의 결과들과 비교하여 매우 잘 일치하였다.

구형 빔 패턴 형성을 위한 다층 이차원 원형 도체 배열을 갖는 새로운 방사 구조에 대한 연구 (The Study on New Radiating Structure with Multi-Layered Two-Dimensional Metallic Disk Array for Shaping flat-Topped Element Pattern)

  • 엄순영;스코벨레프;전순익;최재익;박한규
    • 한국전자파학회논문지
    • /
    • 제13권7호
    • /
    • pp.667-678
    • /
    • 2002
  • 본 논문에서는 구형 빔 패턴 형성을 위한 다층 이차원 원형 도체 배열을 갖는 새로운 방사 구조를 제안하였다. 새로운 방사 구조는 방사 원형 도파관 위에 유한하게 적층된 원형 도체 배열 소자들이 무한적, 주기적 평면 배열 구조를 갖는다. 이론적 해석은 rigid full-wave 해석 방법으로 배열 구조의 각 영역에서의 전자장에 대한 모드 전개식과 원형 도체상의 전류에 대한 모드 전개식에 바탕을 두고 상세히 수행되었으며, 함수의 직교성, 모드 정합 방법, 경계조건 그리고 Galerkin 방법을 사용하여 선형 대수 방정식 시스템을 유도하였다. 또한, Gauss 소거법을 사용하여 배열 특성 계산에 필요한 미지의 진폭 계수들을 얻었다. 제안된 알고리듬은 Ka대역에서 $\pm$20$^{\circ}$의 빔 폭을 갖는 구형 빔 패턴 형성을 위한 배열 설계에 사용되었으며, 일반적인 응용을 위해 파장으로 정규화된 최적화 설계 변수들을 제시하였다. 시뮬레이션 결과와 실험 결과들을 서로 비교하기 위해, 대칭적으로 19개의 방사 소자를 갖는 Ka 대역 실험 시제품을 제작하였다. 방사 원형 도파관 개구면 위에 적층된 원형 도체 배열 구조는 얇은 필름상에 이온-빔 증착 방법을 사용하여 구현되었다. 계산된 단위소자 패턴들과 시제품의 측정된 단위소자 패턴들은 빔 스캔 범위 내에서 거의 일치함을 보여주었으며, 사이드 로브 레벨과 그레이팅 로브 레벨에 대한 결과 분석도 이루어졌다 또한, 정 방향에서 다층 원형 도체 구조에 의해 생길 수 있는 blindness 현상에 대하여 언급하였다. 제작된 시제품의 입력 VSWR은 1.14 보다 작았으며, 29.0 GHz, 29.5 GHz 그리고 30 GHz에서 측정된 이득은 각각 10.2 dB, 10.0 dB 그리고 10.7 dB 였다. 실험 및 시뮬레이션 결과들은 제안된 다층 원형 도체 배열 구조가 효율적인 구형 빔 패턴을 형성할 수 있음을 보여 주었다.능성을 시도하였고, 그 결과는 다음과 같다. 1. Cholesterol을 제거한 cheese의 제조에서 최적조건은 균질압력 1200psi(70kg$cm^2$), 균질온도 $70^{\circ}$, $\beta$-cyclodextrin 첨가량 2%였으며, 이때 우유의 cholesterol의 제거율이 86.05%로 가장 높게 나타났다. 2. Cholesterol을 제거한 cheese들의 수율은 모두 12.53%(control 10.54%) 이상으로 균질 처리가 cheese의 수율을 18.88%이상 향상시키는 것으로 나타났다. 3. 유지방 함량 23.80%인 control 치즈의 cholesterol 함량은 81.47mg/100g이었고, 균질압력 1200psi(91kg/$cm^2$)에 $\beta$-cyclodextrin 2%를 첨가한 cheese에서는 cholesterol 함량이 20.15mg/100g으로 cholesterol 제거율이 75.27%로 가장 높게 나타났다. 4. Meltability는 균질압력 1200psi(91kg/$cm^2$)에 $\beta$-cyclodextrin 1과 2%로 처리한 치즈에서 2.25cm(control 3.34cm)로 가장 낮았으며, 균질압력이 증가할수록 meltability가 감소하여 치즈의 품질을 저하시켰다. 5. Control 치즈의 stretchability는 30cm 이상 늘어나 가장 양호한 수치인 5점을 나타낸 반면, cholesterol을 제거한 cheese에서는 5~10cm 사이를 나타내어 2점으로 stretchability가 저하된 것을 볼 수 있었다. 6. Oiling off는 균질압력 1200psi(91kg/$cm^2$)에 $\beta$-cyclodextrin 1과 2%로 처리한 치즈에서