• Title/Summary/Keyword: 전류의 특성

Search Result 5,553, Processing Time 0.049 seconds

Poly-Si 형성조건에 따른 Polyoxide의 전기적 특성

  • Jo, Deok-Ho;Lee, Gyeong-Su;Nam, Gi-Su
    • ETRI Journal
    • /
    • v.11 no.4
    • /
    • pp.119-127
    • /
    • 1989
  • 다결정 실리콘 위에 열산화 방법을 통해 형성된 산화막(polyoxide)은 기억소자에서의 capscitor 절연막이나, EPROM(Erasable Programmable Read Only Memory)과 EEPROM(Electrically EPROM) 소자의 tunneling 산화막으로 사용된다. 이러한 polyoxide 절연막은 낮은 누설전류, 높은 절연파괴전기장, 높은 절연파괴 전류밀도등의 특성을 가져야 한다. 본 논문에서는 ployoxide의 형성조건에 따른 polyoxide의 전기적인 특성에 대하여 연구하였다.

  • PDF

Cold Cathode 및 Pirani gauge Tube의 제작 및 특성조사

  • 오병훈;박미영;인상렬
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 1999.07a
    • /
    • pp.43-43
    • /
    • 1999
  • Cold Cathode 및 Pirani Gauge Tube를 시험 제작하고 그 특성들을 조사하였다. 제작된 Cold Cathode Tube의 특성을 조사하기 위해 진공도에 따른 Anode 전압 및 방전 전류의 변화를 측정하였는데 기존의 제품들의 결과들과 비교.분석하여 개선 가능성을 제시하였다. 또한 20$\mu\textrm{m}$ 굵기의 백금선을 filament로 하는 Pirani gauge Tube를 제작하여 진공도에 따른 저항의 변화를 측정하였고 그 결과를 기존의 제품들의 결과와 비교하였다. 특히 본 연구에서는 시험 제작된 Cold Cathode 및 Pirani gauge Tube의 시험 결과를 토대로 국내 개발의 가능성을 논의하고 Gauge Controller의 설계방향 등을 제시할 것이다.

  • PDF

The Modeling of Boost Converter Controller for Dynamic Characteristics of PEM FC (연료전지 동특성 개선을 위한 Boost 컨버터 제어기 모델링)

  • Lee, H.G.;Han, K.H.;Kim, N.Y.;Baek, S.H.
    • Proceedings of the KIEE Conference
    • /
    • 2008.07a
    • /
    • pp.1148-1149
    • /
    • 2008
  • 본 논문에서는 연료전지 동특성 개선을 위한 Boost컨버터 제어기를 모델링하였다. 전류형 DC/DC컨버터 회로에 PI제어기를 채용하여 전류 loop의 이득과 부하의 변화에 대한 동적응답이 가능하록 충분히 높게 하여, 폐루프 대역폭이 증가하도록 설계하였으며, 전압 loop의 이득은 전원으로서 연료전지의 느린 동특성을 고려하여 설계되었다.

  • PDF

Electrical Properties of MOS Capacitors Irradiated with $CO^{60}-\gamma$ Ray ($CO^{60}-\gamma$선이 조사된 MOS Capacitors에서의 전기적 특성)

  • 권순석;박흥우;임기조;류부형;강성화
    • Journal of the Korean Vacuum Society
    • /
    • v.4 no.4
    • /
    • pp.402-406
    • /
    • 1995
  • MOS(금속 산화막 반도체 접합) 소자가 방사선에 노출되면, 산화막재에 양의 공간전하가 생성되고 Si-SiO2 계면에 계면준위가 생성된다. MOS 커패시터의 방사선 조사효과를 방사선 피폭량과 산화막의 두께를 달리하는 시편에서 정전용량과 전류변화를 측정하여 고찰하였다. 정전용량-바이어스 전압 특성 실험결과로부터 플렛밴드 전압 및 계면상태밀도를 계산하였다. 또한 전압-전류 특성은 방사선 조사로 산화막내에 생성된 양의 공간전하와 Si-SiO2 계면에 포획된 전하에 의해서 설명이 가능하였다.

  • PDF

Studies on PTC Properties of Carbon Black-Filled HDPE Conductive Composites Containing Elastomer (엘라스토머를 함유한 Carbon Black-Filled HDPE 전도성 복합재료의 PTC 특성 연구)

  • 서민강;김학용;이덕래;박수진
    • Proceedings of the Korean Fiber Society Conference
    • /
    • 2001.10a
    • /
    • pp.320-323
    • /
    • 2001
  • 일반적으로 고분자 재료는 그 자체로는 전기가 통하지 않는 전기절연체이나 여기에 카본블랙, 카본파이버, 금속분말 등 전도성을 가지는 입자들을 가지고 도핑할 경우 전기가 통하는 반도체 특성을 지니는 재료로 변화를 한다. 특히, 전기ㆍ전자재료 분야에서 이러한 특성을 이용한 재료 중 하나인 PTC 소자는 나노 크기를 가지는 카본 블랙과 고분자 재료의 복합화를 바탕으로 하여 과전류에 의한 발열의 감지 및 전류를 차단함으로서 회로를 보호하는 소자를 말하는 것으로서 현재 그 수요량이 급격히 증대하고 있는 기능성 재료중 하나이다. (중략)

  • PDF

양자 시뮬레이션을 통한 나노 CNT 소자에서의 p-n 접합 특성 연구

  • Lee, Yeo-Reum;Choe, Won-Cheol
    • Proceeding of EDISON Challenge
    • /
    • 2013.04a
    • /
    • pp.246-249
    • /
    • 2013
  • EDISON 나노물리 사이트에 탑재된 탄소나노튜브 FET 소자 시뮬레이션 툴을 이용하여 나노 CNT 소자에서의 p-n접합이 갖는 특성을 살펴보았다. 순방향 바이어스에서는 일반적인 p-n접합과 유사한 특성을 보이나 그 원리는 다름을 알 수 있었으며, 역방향 바이어스에서는 밴드 대 밴드 터널링에 의한 전류가 발생함을 확인하였다. 또한 이러한 역방향 바이어스 하의 전류가 도핑농도에 따라 변함을 확인하여 실제 CNT 소자의 도핑농도를 예측해볼 수 있는 가능성을 확인하였다.

  • PDF

A Characteristic Improvement for the Parallel Operation of Z-source Inverters (Z-소스 인버터의 병렬운전 특성 개선)

  • Kim, Yoon-Ho;Lee, Woog-Young;Seo, Kang-Moon
    • Journal of the Korean Institute of Illuminating and Electrical Installation Engineers
    • /
    • v.21 no.3
    • /
    • pp.56-61
    • /
    • 2007
  • In this paper, a circulating current reduction approach for the parallel operation of fuelcell systems with Z-source inverters is investigated. The carrier phase shifted SPWM(Sinusoidal Pulse Width Modulation) is used as a modulation method since it has an advantage in reducing output current harmonics. However, when this technique is applied to the parallel operation of Z-source inverters, it additionally produces circulating currents. A coupled circulating current reactor is used to reduce circulating current generated by the parallel operation of Z-source inverters and to reduce output current harmonics. The proposed circulating current reduction approach using coupled circulating current reactors is verified through simulation and experiment.

New Discrete-time Small Signal Model of Average Current Mode Control for Current Response Prediction (평균전류모드제어의 전류응답예측을 위한 새로운 이산시간 소신호 모델)

  • Jung Young-Seok
    • The Transactions of the Korean Institute of Power Electronics
    • /
    • v.10 no.3
    • /
    • pp.219-225
    • /
    • 2005
  • In this paper, a new discrete-time small signal model of an average current mode control is proposed to predict the inductor current responses. Compared to the peak current mode control, the analysis of the average current mode control is difficult because of its presence of an compensation network. By utilizing sampler model, a new discrete-time small signal model is derived and used to predict the behaviors of an inductor current of average current mode control employing generalized compensation networks. In order to show the usefulness of the proposed model, prediction results of the proposed model are compared to those of the circuit level simulator, PSIM and experiment.

Calculation of Critical Current for High Temperature Superconducting Coil (HTS-코일의 임계전류 계산)

  • Li, Zhu-Yong;Ma, Yong-Hu;Ryu, Kyung-Woo;Park, Kwon-Bae;Oh, Il-Sung
    • Proceedings of the KIEE Conference
    • /
    • 2008.07a
    • /
    • pp.766-767
    • /
    • 2008
  • 임계온도가 높아 시스템응용에서 매우 안정한 장점을 지닌 고온초전도(HTS)도체를 이용한 HTS-SMES(Superconducting Magnetic Energy Storage)장치에 대하여 많은 연구가 진행되고 있다[1]-[2]. 이런 HTS-SMES 장치의 고가성, 복잡성 등 원인에 기인하여 운전에 앞서 장치의 임계전류, 자속유동손실 및 충.방전시 불가피하게 발생되는 교류손실 등과 같은 기본적인 특성들이 선행하여 연구되어야 한다. 따라서 본 연구에서는 600 kJ급 HTS-SMES코일에 대한 자장분석을 기반으로 코일의 임계전류밀도 분포를 계산하였고 최소 임계전류밀도에 근거하여 코일의 임계전류를 결정하였다. 그 주요 결과를 요약하면 코일에서 자장과 임계전류밀도 분포는 코일의 형상에 무관하게 같은 분포 경향을 보여주며 최소 임계전류밀도는 코일의 top과 bottom의 중심에 위치하며, model코일에서 임계전류의 계산값과 측정값이 비교적 잘 일치하였기 때문에 600 kJ급 HTS-SMES코일도 잘 일치할 것으로 사료된다. 또한 SMES코일을 20 K에서 운전한다고 가정하면 코일 임계전류의 ${\sim}60%$, 4.2 K에서는 ${\sim}40%$에서 각각 운전하게 될 것으로 예측된다.

  • PDF

Influence of Pulsed Current and Plating Thickness on Formation of Micro-cracks in Hard Chromium Plating. (펄스 전원 및 도금 두께가 경질 크롬 도금의 마이크로 크랙 발생에 미치는 영향)

  • Jeong, Eun-Cheol;Son, Gyeong-Sik;Kim, Yong-Hwan;Jeong, Won-Seop
    • Proceedings of the Korean Institute of Surface Engineering Conference
    • /
    • 2016.11a
    • /
    • pp.169-169
    • /
    • 2016
  • 크롬산 용액에 황산을 촉매로 하여 Sargent에 의해 개발된 크롬도금은 경도, 내식성, 내마모성 등의 특성이 우수하다. 이로 인해 장식용 박막 도금뿐만 아니라 경질의 후막 도금층을 형성이 가능함으로써 기계 부품류를 비롯한 산업 전반에 걸쳐 폭넓게 적용되고 있다. 이러한 크롬도금이 적용된 소재부품에 대해 장수명화와 더불어 가혹한 환경에서의 사용요구가 점차 증가하고 있으며, 이를 위해서는 보다 더 우수한 내식성과 기계적 물성을 확보해야할 필요성이 높다. 한편 경질 크롬 도금의 내식성과 관련해 도금 과정에서 발생하는 마이크로 크랙에 의해 제품의 내식성의 한계를 나타내게 된다. 본 연구에서는 내식성이 우수할 뿐만 아니라 표면 경도가 우수한 도금층을 얻기 위해 도금 전류 조건으로 펄스 전류를 적용하는 방안을 시도한 것으로 펄스전류를 적용하여 경질크롬도금 시 크랙 발생에 미치는 영향을 조사하였다. 도금욕은 일반적인 경질크롬도금에 사용되는 Sargent 욕을 이용하였고, duty ratio를 조절하여 전류 조건 변화에 따른 단면 내 크랙의 수 변화를 관찰하여 최적의 전류 조건을 도출하였다. 그리고 도출된 전류 조건을 이용해 도금 두께에 따른 크랙 수 변화를 관찰하였고, 이때의 경도를 측정하였다. 또한 XRD 분석을 통해 도금 전류 조건 및 시간 변화에 따른 결정구조 변화를 확인하였다. 실험결과 펄스 전류를 적용하는 경우, 기존 직류 적용 시에 비해 크랙 발생을 현저하게 감소시킬 수 있었으며, 사실상 크랙프리(Crack free) 도금이 가능하였다. 또한 크랙의 감소와 함께 경도 저하가 나타나게 되나 펄스 전류 인자의 최적화에 따라 이러한 경도 저하 현상의 최소화가 가능하였다.

  • PDF