• Title/Summary/Keyword: 전력 변환기

Search Result 1,226, Processing Time 0.027 seconds

Impacts of Impedance Overlap and Line Filter Design in Two-Stage Dc-to-Dc Power Conversion System (2단 직류-직류 전력 변환 시스템에서 임피던스 오버랩의 영향과 라인 필터 설계)

  • Kim, Hansang;Kim, Yeonjung;Choi, Byungcho
    • Proceedings of the KIPE Conference
    • /
    • 2016.07a
    • /
    • pp.247-248
    • /
    • 2016
  • 본 논문에서는 2단 직류-직류 전력 변환기에서 앞단과 뒷단의 전력 변환기 사이에 삽입된 라인 필터에 의해 발생하는 임피던스 오버랩이 전력 변환기에 미치는 영향을 파악한다. 그리고 본 논문은 전력 변환기가 우수한 특성을 가지도록 하는 간단하고 현실적인 라인 필터 설계 방법을 제시한다. 실험을 통하여 전력 변환기가 목표한 특성을 나타내는지를 검증한다.

  • PDF

Phase-Shift Full-Bridge DC-DC Converter using the One-Chip Micom (단일칩 마이컴을 이용한 위상변위 방식 풀브리지 직류-직류 전력변환기)

  • Jeong, Gang-Youl
    • Journal of IKEEE
    • /
    • v.25 no.3
    • /
    • pp.517-527
    • /
    • 2021
  • This paper presents the phase-shift full-bridge DC-DC converter using the one-chip micom. The proposed converter primary is the full-bridge power topology that operates with the unipolar pulse-width modulation (PWM) by the phase-shift method, and the secondary is the full-bridge full-wave rectifier composed of four diodes. The control of proposed converter is performed by the one-chip micom and its MOSFET switches are driven by the bootstrap circuit. Thus the total system of proposed converter is simple. The proposed converter achieves high-efficiency using the resonant circuit and blocking capacitor. In this paper, first, the power-circuit operation of proposed converter is explained according to each operation mode. And the power-circuit design method of proposed converter is shown, and the software control algorithm on the micom and the feedback and switch drive circuits operating the proposed converter are described, briefly. Then, the operation characteristics of proposed converter are validated through the experimental results of a designed and implemented prototype converter by the shown design and implementation method in this paper. The highest efficiency in the results was about 92%.

전력계통용 파워일렉트로닉스 기기

  • 대한전기협회
    • JOURNAL OF ELECTRICAL WORLD
    • /
    • s.277
    • /
    • pp.69-77
    • /
    • 2000
  • 최근 전력설비 운용상의 여러 가지 과제에 대한 유망한 해결책으로서 파워일렉트로닉스 기기를 사용한 FACTS(Flexible AC Transmission System)가 주목을 받고 있다. 그 중에서도 자려식 변환기를 사용한 FACTS기기는 계통의 유효전력$\cdot$무효전력을 계통의 상태에 의존하지 않고 자유롭게 제어할 수 있어, 계통운용의 유연성을 비약적으로 확대할 수 있는 가능성이 있다. 미쓰비시전기는 전력기기간 계통에서의 자려식 변환기 응용의 파이어니어로서 1991년 간사이전력(주) 태산개폐소에 80Mvar SVG(전지형 무효전력발생장치)를 납품하였으며 또한 자원에너지청의 ''연계강화기술개발'' 보조사업으로 도쿄전력(주)을 비롯하여 전력회사 각사, 전원개발(주)와 (재)전력중앙연구소의 지도 하에 3단자 BTB(Back to Back) 실증시스템용으로 세계 최초의 6인치 GTO(Gate Turn-off Thyristor)를 사용한 53MVA의 자려식 변환기를 제작납품하여 수백MVA 클래스의 자려식변환기 제작기술을 확립하였다. 또한 최근에는 동사가 개발한 신소자 GCT(Gate Commutated Turn-off Thyristor)는 지금까지 대용량 자려식 변환기의 커다란 과제였던 운전손실을 반감할 수 있을 것으로 기대되고 있다. 한편 배전 분야에서는 전압변동, 고조파, 순간전압강하 등의 과제가 증가하고 있어, 미쓰비시전기는 이에 응할 수 있는 파워일렉트로닉스 기기로서 콤팩트 SVG(Static Var Generator), SSTS(Solid-state Transfer Switch), 액티브필너를 다수 납품하여 전력품질문제 해결에 공헌하고 있다.

  • PDF

Hybrid DC-DC Converter For Power Efficiency Improvement Operating Over a Wide Load Power (넓은 부하전력에서 동작하는 전력 효율 향상을 위한 하이브리드 DC-DC 컨버터)

  • Woo, Ki-Chan;Mok, Jin-Won;Kim, Tae-Woo;Hwang, Seon-Kwang;Yang, Byung-Do
    • Journal of the Korea Institute of Information and Communication Engineering
    • /
    • v.20 no.9
    • /
    • pp.1763-1770
    • /
    • 2016
  • This paper proposed hybrid converter to operate over a wide output load power. The switched-capacitor converter has a high efficiency at low load power and a low efficiency at high load power. On the contrary, the buck converter has a high efficiency at high load power and a low efficiency at low load power. The proposed hybrid converter has combination of the switched-capacitor converter and the buck converter. The switched-capacitor operates at low load power and buck converter operates at high load power, so that the hybrid converter is improved power efficiency at wide output load power. The hybrid converter was implemented with a $0.18{\mu}m$ CMOS process. The hybrid converter has a range of the load power between $50{\mu}W$and 100mW. The maximum power efficiencies are 93% and 77% at the buck converter and the switched-capacitor converter, respectively.

Design of a Boradband Power Divider by Distributed Network Synthesis (분포정수 회로합성에 의한 광대역 전력분배기 설계)

  • Kim, Nam-Tae
    • Journal of the Korea Academia-Industrial cooperation Society
    • /
    • v.9 no.5
    • /
    • pp.1134-1138
    • /
    • 2008
  • In this paper, the synthesis of distributed impedance transformers is presented that is essential for power divider design, whereby a broadband power divider is designed. Transfer functions of distributed transformers are synthesized with Chebyshev approximation, and their element values are calculated for various minimum insertion losses(MIL) and ripples. Desired performance of transformers is obtained by optimizing MIL's and ripples of a transfer function. As an application example, a four-way power divider is designed that operates over 2 to 8GHz frequency range. Experimental results are shown to approach the design performance, so transformer design by distributed network synthesis proves to be useful to power divider design.

Selective Switching Method to Improve Performance of Cooling Effect for Power Converter (전력 변환기의 방열 성능 극대화를 위한 선택적 스위칭 기법)

  • Kim, Minkook;Choi, Sewan
    • Proceedings of the KIPE Conference
    • /
    • 2015.07a
    • /
    • pp.197-198
    • /
    • 2015
  • 본 논문에서는 전력 변환기의 방열 능력 극대화를 위한 선택적 스위칭 기법을 제안한다. 제안하는 선택적 스위칭 기법은 전력 변환기의 온도에 따라 IGBT의 스위칭 기법을 달리함으로써 스위칭 손실을 줄일 수 있었으며, 온도가 높아지면 출력 전력을 감소시키던 기존 기법과 달리 출력을 유지하면서도 방열판의 온도를 효과적으로 낮출 수 있다. 제안된 선택적 스위칭기법은 시뮬레이션 및 실험 결과를 통해 타당성이 검증되었다.

  • PDF

A 10-bit 1-MHz Cyclic A/D Converter with Time Interleaving Architecture and Digital Error Correction (시분할 구조와 디지털 에러 보상을 사용한 10비트 1MHz 사이클릭 아날로그-디지털 변환기)

  • 성준제;김수환
    • Proceedings of the IEEK Conference
    • /
    • 1998.10a
    • /
    • pp.715-718
    • /
    • 1998
  • 본 논문에서는 시분할 구조와 1.5bit 디지털 에러보상을 사용하여 작은 면적을 갖는 저 전압, 저전력 10bit 1㎒ 사이클릭 A/D 변환기를 제안하였다. 제안된 사이클릭 A/D 변환기는 시분할 구조를 사용함으로서 변환속도의 향상과 저 전력 특성을 가질 수 있었으며 1.5bit 디지털 에러 보상을 사용함으로서 10bit의 고해상도와 저 전력 특성을 구현할 수 있었다. 제안된 사이클릭 A/D 변환기는 0.6㎛ CMOS Nwell 공정 parameter로 simulation 하였으며 layout 결과 칩면적은 1.1㎜×0.8㎜ 이며 이는 비슷한 성능을 갖는 다른 A/D 변환기에 비하여 매우 작은 크기이다. 제안된 사이클릭 A/D 변환기는 3V의 전원전압에 1.6㎽의 전력소모를 갖는다. Matlab simulation 결과 INL, DNL은 각각 0.6LSB, 0.7LSB 이하의 값을 보였다.

  • PDF

Study on High Efficiency Power Converter for Fuel Cell Power Generation (연료전지발전용 고효율 계통연계 전력변환기 연구)

  • Ju, Young-Ah;Jeong, Jong-Kyou;Shim, Myong-Bo;Han, Byung-Moon;Cha, Han-Ju
    • Proceedings of the KIEE Conference
    • /
    • 2008.11a
    • /
    • pp.95-97
    • /
    • 2008
  • 본 논문에서는 연료전지발전용 고효율 계통 연계용 전력변환기를 제안한다. 제안하는 전력변환기는 3상 전류형 능동클램프 DC/DC 컨버터와 계통연계용 인버터로 구성되어 있다. 제안하는 전력변환기의 동작을 분석하기 위해 연료전지의 출력을 모의하는 모델과 제안하는 전력변환기의 모델을 PSCAD/EMTDC를 이용하여 개발하였다. 개발한 시뮬레이션모델을 이용한 분석을 토대로 실험에 의한 검증이 가능한 하드웨어장치의 기본 설계를 실시하였다. 제안하는 전력변환기는 정격출력에서 저 전압특성을 갖는 연료전지를 효율적으로 전력계통에 연계하는데 유용할 것으로 보인다.

  • PDF

Study on Power Converter for Fuel Cell Power Generation with Highly Efficient DC-DC Converter (고효율 DC-DC 컨버터와 인버터에 의한 연료전지발전용 전력변환기 연구)

  • Ju, Young-Ah;Han, Byung-Moon;Oh, Eun-Tae;Lee, Jun-Young
    • Proceedings of the KIEE Conference
    • /
    • 2009.04b
    • /
    • pp.209-211
    • /
    • 2009
  • 본 논문에서는 고효율 DC-DC 컨버터와 인버터에 의한 연료전지발전용 전력변환기를 제안한다. 제안하는 전력변환기는 Boost Converter와 LLC공진 컨버터의 2 stage 조합으로 구성되어 있다. 제안하는 전력변환기의 동작을 분석하기 위해 PSCAD/EMTDC를 이용하여 연료전지의 출력 동특성을 나타내는 모델과 제안하는 전력변환기의 모델을 개발하였다. 시뮬레이션모델의 검증을 위해 하드웨어장치를 구성하여 실험을 실시하였다. 제안하는 전력변환기는 정격출력에서 저전압특성을 갖는 연료전지를 전력계통에 고효율로 연계하는데 유용할 것으로 보인다.

  • PDF

Design of a Low power Analog-to-Digital Converter with 8bit 10MS/s (8비트 10MS/s 저전력 아날로그-디지털 변환기 설계)

  • 손주호;이근호;설남오;김동용
    • The Journal of the Acoustical Society of Korea
    • /
    • v.17 no.7
    • /
    • pp.74-78
    • /
    • 1998
  • 본 논문에서는 고속의 변환속도를 갖는 파이프라인드 방식과 저전력 특성을 갖는 축차 비교 방식 구조를 혼용하여 고속, 저전력 아날로그-디지털 변환기를 설계하였다. 제안 된 구조는 축차 비교 방식의 변환에서 비교기를 파이프라인드 구조로 연결하여 홀드된 주기 에 비교기의 기준 전위를 전 비교기의 출력값에 의해 변환하도록 하여 고속 동작이 가능하 도록 하였다. 제안된 구조에 의해 8비트 아날로그 디지털 변환기를 0.8㎛ CMOS공정으로 HSPICE를 이용하여 시뮬레이션한 결과, INL/DNL은 각각 ±0.5/±1이었으며, 100kHz 사인 입력 신호를 10MS/s로 샘플링 하여 DFT측정 결과 SNR은 41dB를 얻을 수 있었다. 10MS/s의 변환 속도에서 전력 소모는 4.14mW로 측정되었다.

  • PDF