• 제목/요약/키워드: 전계효과 트랜지스터

검색결과 230건 처리시간 0.03초

Growth and Characterization of Catalyst-Free InAs Nanowires on Si (111) by MBE

  • 황정우;박동우;하재두;안흥배;김진수;김종수;노삼규;김영헌;이상준
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2012년도 제43회 하계 정기 학술대회 초록집
    • /
    • pp.353-353
    • /
    • 2012
  • InAs nanowires (NWs)는 나노소자스케일의 전자소자나 광전자소자를 위한 기본 단위(building block)로 사용될 수 있고, 1차원적 나노구조를 가지면서 나타나는 특별한 전기적, 광학적 특성으로 인해 전계효과 트랜지스터, 레이저, 광발광 다이오드, 가스 검출 센서 등의 많은 응용소자로 활용을 위한 연구가 진행되 있으며 주로 실리콘, 갈륨비소 기판 위에 금속유기기상 증착(MOCVD) 또는 분자선 증착 (MBE)을 이용하여 선택적 수직배열 성장 조절을 위한 연구와 특성 평가 연구가 주로 이뤄지고 있다. 본 연구에서는 InAs NWs를 MBE 장치를 이용하여 Si(111) 기판 위에 Au와 같은 촉매를 사용하지 않고 Si과 InAs의 큰 격자 불일치로 인하여 성장되는 Volmer-weber 성장 모드를 이용 하였다. InAs NW 성장모드는 Si ($5.4309{\AA}$)과 InAs ($6.0584{\AA}$) 사이에 큰 격자상수 차이를 이용하게 되는데 촉매를 사용하여 성장하는 일반적인 이종 화합물 반도체 성장 모드와 달리 액상상태가 존재하지 않고 바로 In과 As이 Si 기판 위를 이동하여 수직방향으로 성장이 이루어지는 vaporsolid(VS) 모드이다. InAs NW V-S 성장 모드는 Si 기판과의 격자 상수차에 의한 스트레스를 이용해야 하므로 Si기판 위에 존재하는 native oxide는 완벽히 제거되어야 한다. InAs NW 최적 성장 조건을 찾기위해 V/III raitio, 성장 온도, 기판표면처리 등의 성장 변수를 변화 시켜가며 실험을 수행하였다. Native oxide를 제거하기 위하여 HF와 buffered oxide etchant (BOE)를 사용하였다. InAs NWs 성장조건은 Indium flux를 고정 시키고 V/III ratio는 50~400까지 변화를 주었다. V/III ratio를 200으로 고정을 시키고 성장온도를 $375{\sim}470^{\circ}C$에서 성장 하였다. 이 때 InAs NWs는 $430^{\circ}C$에서 가장 높은 밀도와 aspect ratio를 얻을 수 있었다. Arsenic flux에 대해서는 많을 수록 좋은 aspect ratio를 얻을 수 있었다. 하지만 InAs 구조의 절대 부피는 거의 같다는 것을 확인 할 수 있었고 이는 온도와 V/III ratio가 Indium adatom의 surface migration length에 대하여 중요한 요소로 작용되는 것을 알 수 있었다.

  • PDF

고밀도 플라즈마에 의한 $CeO_2$ 박막의 식각 메커니즘 연구 (A Study on the etching mechanism of $CeO_2$ thin film by high density plasma)

  • 오창석;김창일
    • 대한전자공학회논문지SD
    • /
    • 제38권12호
    • /
    • pp.8-13
    • /
    • 2001
  • $CeO_2$ 박막은 강유전체 메모리 디바이스 응용을 위한 금속-강유전체-절연체-실리콘 전계효과 트랜지스터 구조에서의 강유전체 박막과 실리콘 기판 사이의 완충층으로서 제안되어지고 있다. 본 논문에서는 $CeO_2$ 박막을 유도 결합 플라즈마를 이용하여 $Cl_2$/Ar 가스 혼합비에 따라 식각하였다. 식각 특성을 알아보기 위한 실험조건으로는 RF 전력 600 W, dc 바이어스 전압 -200 V, 반응로 압력 15 mTorr로 고정하였고 $Cl_2$($Cl_2$+Ar) 가스 혼합비를 변화시키면서 실험하였다. $Cl_2$/($Cl_2$+Ar) 가스 혼합비가 0.2일때 $CeO_2$ 박막의 식각속도는 230 ${\AA}$/min으로 가장 높았으며 또한 $YMnO_3$에 대한 $CeO_2$의 선택비는 1.83이였다. 식각된 $CeO_2$ 박막의 표면반응은 XPS와 SIMS를 통해서 분석하였다. XPS 분석 결과 $CeO_2$ 박막의 표면에 Ce와 Cl의 화학적 반응에 의해 CeCl 결합이 존재함을 확인하였고, 또한 SIMS 분석 결과로 CeCl 결합을 확인하였다. $CeO_2$ 박막의 식각은 Cl 라디칼의 화학적 반응의 도움을 받으며 Ce 원자는 Cl과 반응을 하여 CeCl과 같은 혼합물로 $CeO_2$ 박막 표면에 존재하며 이들 CeCl 혼합물은 Ar 이온들의 충격에 의해 물리적으로 식각 되어진다.

  • PDF

고전압과 고전력 응용을 위한 $Al_{0.3}Ga_0.7N/GaN$ 이종접합 전계효과 트랜지스터의 제작 및 특성에 관한 연구 (Studies on Fabrication and Characteristics of $Al_{0.3}Ga_0.7N/GaN$ Heterojunction Field Effect Transistors for High-Voltage and High-Power Applications)

  • 김종욱;이재승;김창석;정두찬;이재학;신진호
    • 대한전자공학회논문지SD
    • /
    • 제38권8호
    • /
    • pp.13-19
    • /
    • 2001
  • 분자선 결정 성장법을 이용하여 성장된 서로 다른 장벽층의 두께를 갖는 $Al_{0.3}Ga_{0.7}N$ heterojunction field effect transistors (HFETs) 를 제작하여 그 특성을 비교, 관찰하였다. $Al_{0.3}Ga_{0.7}N$층의 두께에 따른 특성의 비교로부터 최적의 2 차원 전자개스 (2 dimensional electron gas) 를 가질 수 있는 $Al_{0.3}Ga_{0.7}N$/GaN HFET 소자 구조를 얻을 수 있었다. $L_g=0.6$ ${\mu}m$$W_g=34\;{\mu}m$ $Al_{0.3}Ga_{0.7}N$/GaN (20 nm/2 mm) HFET에서 Imax ($V_{gs}=1\;V$) 와 $G_{m,maX}$는 각각 1.155 A/mm 및 250ms/${\mu}m$ 이었으며 $F_t=13$ GHz 와 $F_{max}=48$ GHz의 우수한 고주파 특성을 얻을 수 있었고 2 inch 기판상에서 제작된 소자들은 5% 이하의 매우 균일한 DC 특성을 나타내었다. 이와 더불어 게이트-드레인 간의 간격에 따른 소자의 특성을 관찰함으로서 소자의 항복전압과 고주파 특성과의 상관관계를 고찰하였다.

  • PDF

AuCl3를 도핑하여 제작한 p형 그래핀의 도핑농도에 따른 구조적, 광학적, 및 전기적 특성 연구 (Structural, Optical, and Electrical Characterization of p-type Graphene for Various AuCl3 Doping Concentrations)

  • 김성;신동희;최석호
    • 한국진공학회지
    • /
    • 제22권5호
    • /
    • pp.270-275
    • /
    • 2013
  • 화학 기상 증착법에 의해 제작한 단층 그래핀을 300 nm $SiO_2$/Si와 석영기판 위에 전사한 후 도핑하기 위해 그래핀 표면에 $AuCl_3$ 용액의 농도를 1에서 10 mM까지 변화시키면서 스핀코팅 하였다. 도핑농도에 따른 그래핀의 특성을 여러 구조적, 광학적, 및 전기적 실험기법으로 분석한 결과, 도핑 농도가 증가함에 따라 그래핀의 p형 특성이 더욱 강해진다는 것을 라만 주파수/최고점 세기 비율, 면저항, 일함수, 및 디락점 등의 변화로 확인할 수 있었다. 특히, 그래핀 전계효과 트랜지스터의 드레인 전류-게이트 전압 곡선 측정을 통해 처음으로 도핑농도의 증가에 따라 전하 이동도를 자세히 측정한 결과, 도핑농도가 증가할 때 전자의 이동도는 크게 감소한 것에 비해 정공의 이동도는 매우 적게 변화하였다. 이 결과는 $AuCl_3$가 그래핀의 p형 도핑 불순물로서 매우 우수하다는 것을 의미하여 향후 도핑된 그래핀의 소자활용에 있어 매우 유용할 것으로 전망된다.

SWCNT 다중채널 FET용 표면 프로그램된 APTES와 OTS 패턴을 이용한 공정에 대한 연구 (Programmed APTES and OTS Patterns for the Multi-Channel FET of Single-Walled Carbon Nanotubes)

  • 김병철;김주연;안호명
    • 한국정보전자통신기술학회논문지
    • /
    • 제8권1호
    • /
    • pp.37-44
    • /
    • 2015
  • 본 논문에서 전계효과 트랜지스터 (field effect transistor; FET) 제작을 위한 표면 프로그램된 aminopropylethoxysilane(APTES)와 1-octadecyltrichlorosilane(OTS) 패턴을 이용하여 단일벽 탄소 나노튜브(single-walled carbon nanotube; SWCNT)를 실리콘 기판 위에 선택적으로 흡착시키는 공정방법을 제안하였다. 양성 표면 분자 패턴을 만들기 위해 형성된 APTES 패턴은 많은 양의 SWCNT의 흡착을 위해 제작되었고, OTS 만을 이용한 공정보다 효과적인 SWCNT 흡착이 가능하다. 산화막(silicon dioxide)이 형성된 실리콘 기판 위에 사진공정(photolithography process)을 이용하여 임의의 감광액(photoresist; PR) 패턴이 형성되었다. PR 패턴이 형성된 기판은 헥산 용매를 이용하여 1:500 (v/v)로 희석된 OTS 용액 속에 담가진다. OTS 박막이 표면 전체에 만들어지고, PR 패턴이 제거되는 과정에서 PR 위에 형성되었던 OTS 박막도 같이 제거되어, 선택적으로 형성된 OTS 박막 패턴을 얻을 수 있다. 이 기판은 다시 에탄올 용매를 이용하여 희석된 APTES 용액 속에 담가진다. APTES 박막은 OTS 박막 패턴이 없는 노출된 산화막 위에 형성된다. 마지막으로 이처럼 APTES와 OTS에 의해 표면 프로그램된 기판은 SWCNT가 분산된 다이클로로벤젠(dichlorobenzene) 용액 속에 담가진다. 결과적으로 SWCNT는 양 극성을 띠는(positive charged) APTES 박막 패턴 위에만 흡착된다. 반면 중성O TS 박막 패턴 위에는흡착되지 않는다. 이러한 표면 프로그램 방법을 사용하여 SWCNT는 원하는 영역에 자기 조립시킬 수 있다. 우리는 이 방법을 이용하여 소오스와 드레인 전극사이에 SWCNT가 멀티 채널로 구성된 다중채널 FET를 성공적으로 제작하였다.

서로 다른 위치 규칙성을 가지는 두 개의 Poly(3-hexylthiophene) 공액 고분자를 기반으로 한 고분자 복합 박막의 구조와 전기적 특성에 대한 연구 (Study on the Morphologies and Electrical Properties in Polymer Blend Thin-Films Based on Two Poly(3-hexylthiophene) Conjugated Polymers with Different Regio-regularities)

  • 정강훈;Nann Aye Mya Mya Phu;박래수;윤정우;고영운;장민철
    • Composites Research
    • /
    • 제36권5호
    • /
    • pp.349-354
    • /
    • 2023
  • Poly(3-hexylthiophene) (P3HT)는 유기 용매에서 높은 용해도를 가지고 있으면서 상대적으로 쉽게 구할 수 있는 공액 고분자 중 하나이다. 그러나, 전자소자의 활성 소재로써 전기적 특성은 실제로 응용하기에는 부족하므로 추가 개선이 필요하다. 본 연구에서는, 서로 다른 위치 규칙성 (regio-regularity)을 가지는 두 P3HT 고분자 (즉, regioregular (RR) P3HT 및 regio-random (RRa) P3HT)를 혼합하여 혼합 박막의 전하 전달 특성을 크게 향상시킬 수 있음을 보여준다. 두 P3HT 고분자 간 비율을 변화시킴으로써 혼합 박막의 구조적 및 전기적 특성을 체계적으로 조사하였으며, 원자 힘 현미경(AFM), X선 회절(XRD) 및 UV-vis 흡수분광법을 사용하여 혼합 필름의 구조 및 광전자적 특성을 평가하였다. 혼합 박막의 결정성은 RRa-P3HT 함량이 20 wt%로 증가함에 따라 증가하였으며, 이후 80%까지 증가함에 따라 감소하였다. 전하 이동도의 경향성 또한 이와 같았으며, 20 wt%의 RRa-P3HT를 포함하는 혼합 박막의 전하 이동도는 가장 높은 0.029 cm2/V·s로 측정되었고 함량이 80 wt%까지증가함에따라 0.0007 cm2/V·s 로감소하였다.

Controlling the Work Functions of Graphene by Functionalizing the Surface of $SiO_2$ Substrates with Self-assembled Monolayers

  • 조주미;김유석;차명준;이수일;정상희;송우석;김성환;전승한;박종윤
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2012년도 제43회 하계 정기 학술대회 초록집
    • /
    • pp.400-401
    • /
    • 2012
  • 그래핀(Graphene)은 열 전도도가 높고 전자 이동도(200 000 cm2V-1s-1)가 우수한 전기적 특성을 가지고 있어 전계 효과 트랜지스터(Field effect transistor; FET), 유기 전자 소자(Organic electronic device)와 광전자 소자(Optoelectronic device) 같은 반도체 소자에 응용 가능하다. 그러나 에너지 밴드 갭이 없기 때문에 소자의 전기적 특성이 제한되는 단점이 있다. 최근에는 아크 방출(Arc discharge method), 화학적 기상 증착법(Chemical vapor deposition; CVD), 이온-조사법(Ion-irradiation) 등을 이용한 이종원자(Hetero atom)도핑과 화학적 처리를 이용한 기능화(Functionalization) 등의 방법으로 그래핀을 도핑 후 에너지 밴드 갭을 형성시키는 연구 결과들이 보고된 바 있다. 그러나 이러한 방법들은 표면이 균일하지 않고, 그래핀에 많은 결함들이 발생한다는 단점이 있다. 이러한 단점을 극복하기 위해 자가조립 단층막(Self-assembled monolayers; SAMs)을 이용하여 이산화규소(Silicon oxide; SiO2) 기판을 기능화한 후 그 위에 그래핀을 전사하면 그래핀의 일함수를 쉽게 조절하여 소자의 전기적 특성을 최적화할 수 있다. SAMs는 그래핀과 SiO2 사이에 부착된 매우 얇고 안정적인 층으로 사용된 물질의 특성에 따라 운반자 농도나 도핑 유형, 디락 점(Dirac point)으로부터의 페르미 에너지 준위(Fermi energy level)를 조절할 수 있다[1-3]. 본 연구에서는 SAMs한 기판을 이용하여 그래핀의 도핑 효과를 확인하였다. CVD를 이용하여 균일한 그래핀을 합성하였고, 기판을 3-Aminopropyltriethoxysilane (APTES)와 Borane-Ammonia(Borazane)을 이용하여 각각 아민 기(Amine group; -NH2)와 보론 나이트라이드(Boron Nitride; BN)로 기능화한 후, 그 위에 합성한 그래핀을 전사하였다. 기판 위에 NH2와 BN이 SAMs 형태로 존재하는 것을 접촉각 측정(Contact angle measurement)을 통해 확인하였고, 그 결과 NH2와 BN에 의해 그래핀에 도핑 효과가 나타난 것을 라만 분광법(Raman spectroscopy)과 X-선 광전자 분광법(X-ray photoelectron spectroscopy: XPS)을 이용하여 확인하였다. 본 연구 결과는 안정적이면서 패턴이 가능하기 때문에 그래핀을 기반으로 하는 반도체 소자에 적용 가능할 것이라 예상된다.

  • PDF

효과적인 일함수 조절을 위한 그래핀-고분자의 적층 구조

  • 차명준;김유석;정민욱;송우석;정대성;이수일;안기석;박종윤
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2013년도 제44회 동계 정기학술대회 초록집
    • /
    • pp.210-210
    • /
    • 2013
  • 그래핀은 뛰어난 기계적, 화학적, 광학적, 전기적 특성을 가지고 있는 2차원 물질로, 대면적 합성법과 전사 공정을 통해 다양한 기판에서의 사용이 가능해지면서 차세대 전자 소자로 활용하기위한 활발한 연구가 이루어지고 있다. 디스플레이, 태양전지의 전극과 전계 효과 트랜지스터의 채널로 적용한 연구에서 우수한 결과들을 보이고 있다. 특히, 금속/금속 산화물 전극은 염료 감응형 태양전지와 유기 발광 다이오드 구조에서 화학적으로 불안정할 뿐 아니라 일함수가 고정되어 쇼트키 접촉이 형성되면 저항을 낮추기 어렵지만, 그래핀은 금속/금속 산화물 전극보다 화학적으로 안정하고 일함수의 조절이 가능해 옴 접촉 형성에 용이하다. 그래핀의 일함수를 조절하는 연구는 크게 공유결합과 비공유 결합을 이용한 방법이 시도된다. 공유 결합을 이용한 방법은 합성과정에서 그래핀의 구조에 내재된 결함 혹은 새로운 결함을 형성하여 다른 원소를 첨가하는 방법이다. 이러한 방법은 그래핀의 결함 영역에서 작용하기 때문에 그래핀 전자 구조의 높은 수준 조절을 위해선 그래핀 구조의 파괴가 동반된다. 반면, 비공유 결합을 이용한 방법은 전하 이동 도핑 효과를 이용해 그래핀의 전자 구조를 제어하는 방법으로, 금속/금속산화물/기능기와 그래핀의 적층으로 복합 구조를 형성하는 방법이다. 금속/금속 산화물과의 복합구조는 안정적인 p-형 도핑이 보고되었지만, n-형 도핑은 대기중의 수분, 산소 그리고 기판과의 상호작용에 의해 대기중에서 불안정해 추가적인 피막공정이 요구된다. 기능기를 이용한 적층 구조는 그래핀과 기판사이의 상호작용 혹은 그래핀 전자 구조를 다양한 기능기를 이용해 제어하는 것으로, 이극성을 가진 자기정렬 단일층(self-assembled monolayers)이 대표적인 방법이다. 공간기(spacer)의 길이나 말단기(end group)의 종류로 p-형과 n-형의 도핑 수준을 제어할 수 있지만, 흡착기(chemisorbing groups)의 반응성이 기판의 화학적, 물리적 표면상태에 의존하기때문에 기판 선택이 제약되며 전처리 공정이 요구될 수 있는 한계가 있다. 본 연구에서는 다양한 기판에 적용가능한 용액 공정을 이용해 그래핀과 고분자를 적층하였고, 안정적이고 효과적으로 일함수를 낮추는 구조를 확인하였다.

  • PDF

단백질 상호작용 네트워크에서 연결노드 추출과 그 중요도 측정 (Identifying Bridging Nodes and Their Essentiality in the Protein-Protein Interaction Networks)

  • 안명상;고정환;유재수;조완섭
    • 한국산업정보학회논문지
    • /
    • 제12권5호
    • /
    • pp.1-13
    • /
    • 2007
  • 본 연구에서는 단백질 상호작용 네트워크에서 네트워크 견고성의 핵심노드는 허브노드이지만 연결노드 또한 허브노드와 같이 매우 중요한 역할을 하고 있음을 밝혀냈다. 네트워크 견고성에 가장 큰 영향을 미치는 핵심노드는 차수가 매우 큰 허브이다. 이 연구에서 새로이 제안된 연결노드는 단백질상호 작용 네트워크에서 고밀도로 연결된 모듈들 사이에 위치하여 네트워크 견고성에 중요한 영향을 미치는 노드이다. 실제로 척도 없는 네트워크는 무작위 공격에 매우 강한 반면, 허브노드만을 제거하는 목표 공격에는 매우 취약하다. 기존에 핵심노드로 노드의 연결성을 연구한 방식과 사이 중앙성(centrality)을 기반으로 사이 중앙성(betweenness centrality)이 큰 노드가 전체 네트워크에서 핵심노드임을 연구한 방식이 있다. 그러나 노드의 연결성 즉, 차수와 사이 중앙성은 일정한 비례관계가 있어서 차수가 클수록 사이 중앙성 값이 커지기 때문에 기존의 두 연구는 큰 차이점을 갖지 못한다. 본 연구에서는 단백질 상호작용 네트워크도 척도 없는 네트워크이므로 노드의 차수와 사이 중앙성 간에 비례관계가 형성되지만, 차수가 작은 노드일수록 사이 중앙성 값이 매우 넓게 분포하고 있다는 특징에 착안하여 연결노드를 제안한다. 이 연구에서는 차수가 매우 작지만 사이 중앙성 값이 매우 큰 노드를 연결노드로 간주하여 실제 인터넷 상에서 공개된 생물 네트워크를 대상으로 견고성 분석 실험을 한다. 실험 결과 연결노드들이 생물 네트워크에서 제거되면 허브노드가 제거되는 것보다 더욱 큰 네트워크 분화가 발생하였으며, 이는 연결노드가 네트워크 견고성 측면에서 매우 중요한 요소임을 입증하는 것이다.는 $30^{\circ}C$에서 20분간 안정하였다.다.. 금속산화물반도체 전계효과 트랜지스터를 살펴보면 격자산란이 주로 표면에서 일어나기 때문에 1/f-형 잡음이 표면효과라고 말할 수 있다.이 가수분해되어 생성된 카르복실산 염(sodium carboxylate) 때문인 것으로 판단되었다.산화효과 (in vitro)가 있음이 증명되었으며, 이 항산화활성은 극성이 비교적 큰 화합물들에 의한 것임을 추정할 수 있다. 현재 쇠비름 추출물로부터 항산화활성성분을 분리하기 위한 연구가 진행 중이다.는 exp-onential phase 동안 급격한 균체성장으로 용존산소가 부족하여 NADH balance에 의해 astaxanthin 생합성 경로 중 탈수소화 단계가 저해되기 때문으로 사료되었다. 최종 세포농도는 43.3 g/L, 단위부피당 carotenoids 함량은 149.4 mg/L, astaxanthin 함량은 110.6 mg/L로서 산업적인 생산성이 있는 것으로 나타났다. 이번 연구를 통하여 개발된 변이주 B76 및 이의 대량 발효를 위한 최종조건의 정립은 향후 astaxanthin의 산업적 생산공정에 필요한 기초자료로 이용될 것으로 기대된다.색총말내에 소형의 도형, 소형의 장형 연접소포 및 DENSE CORE VESICLE의 3가지 연접소포를 가지고 있었고 출현빈도수는 촉각엽에서 가장 큰 33%이었다. 제5형 신경연접은 축색종말내에 중등도크기의 원형, 대형의 원형연접소포 및 DENSE CORE VESICLE을 포함하였고 13%의 출현빈도수로 관찰되었다. 배추횐나비의 촉각에 있는 지각신경세포가 뇌의 촉각엽으로 뻗어 들어가 위의 5가지 신경연접중 어느

  • PDF

InAlAs/InGaAs/GaAs MHEMT 소자의 항복 특성에 관한 연구 (A Study on the Breakdown in MHEMTs with InAlAs/InGaAs Heterostructure Grown on the GaAs substrate)

  • 손명식
    • 대한전자공학회논문지SD
    • /
    • 제48권11호
    • /
    • pp.1-8
    • /
    • 2011
  • 트랜지스터의 최대 출력 성능을 제한하는 요소 중 가장 중요한 하나가 항복 전압이다. GaAs 기판 위에 점진적으로 성장된 메타몰픽(Metamorphic) InAlAs/InGaAs HEMTs(MHEMT)는 InP 기판 위에 성정한 HEMT에 비해 비용 측면에서 특히 장점을 가지고 있다. 그러나 GaAs 나 InP 기반의 HEMT 소자들은 모두 우수한 마이크로파 및 밀리미터파 주파수 특성 및 이에 따른 저잡음 특성에 비해 낮은 항복전압으로 인해 파워 소자로서는 중간출력 정도의 소자로서만 사용 가능하다. 이러한 HEMT 소자의 항복 전압을 개선하기 위하여 본 논문에서는 InAlAs/$In_xGa_{1-x}As$/GaAs MHEMT 소자들의 항복 특성을 시뮬레이션하고 분석하였다. 2차원 소자 시뮬레이터의 hydrodynamic 전송 모델을 사용하여 $In_{0.52}Al_{0.48}As/In_{0.53}Ga_{0.47}As$ 이종접합 구조를 갖는 제작된 0.1-${\mu}m$ ${\Gamma}$-gate MHEMT 소자에 대하여 파라미터 보정 작업을 수행한 후 항복 특성에 영향을 주는 요소들을 분석하였다. 깊은 준위 트랩 효과를 고려한 충돌 이온화 및 게이트 전계를 분석하였고, 인듐(In) 몰 성분 변화에 따른 $In_xGa_{1-x}As$ 채널에서의 항복 특성 예측을 위한 충돌 이온화 계수를 경험적으로 제안 적용하였다.