• Title/Summary/Keyword: 저가 하드웨어

Search Result 549, Processing Time 0.024 seconds

Design and Implementation of a 128-bit Block Cypher Algorithm SEED Using Low-Cost FPGA for Embedded Systems (내장형 시스템을 위한 128-비트 블록 암호화 알고리즘 SEED의 저비용 FPGA를 이용한 설계 및 구현)

  • Yi, Kang;Park, Ye-Chul
    • Journal of KIISE:Computer Systems and Theory
    • /
    • v.31 no.7
    • /
    • pp.402-413
    • /
    • 2004
  • This paper presents an Implementation of Korean standard 128-bit block cipher SEED for the small (8 or 16-bits) embedded system using a low-cost FPGA(Field Programmable Gate Array) chip. Due to their limited computing and storage capacities most of the 8-bits/16-bits small embedded systems require a separate and dedicated cryptography processor for data encryption and decryption process which require relatively heavy computation job. So, in order to integrate the SEED with other logic circuit block in a single chip we need to invent a design which minimizes the area demand while maintaining the proper performance. But, the straight-forward mapping of the SEED specification into hardware design results in exceedingly large circuit area for a low-cost FPGA capacity. Therefore, in this paper we present a design which maximize the resource sharing and utilizing the modern FPGA features to reduce the area demand resulting in the successful implementation of the SEED plus interface logic with single low-cost FPGA. We achieved 66% area accupation by our SEED design for the XC2S100 (a Spartan-II series FPGA from Xilinx) and data throughput more than 66Mbps. This Performance is sufficient for the small scale embedded system while achieving tight area requirement.

Low-Power Operation Method of Thermal-Energy Harvesting Sensor Circuit (Thermal Energy Harvesting용 센서회로의 저전력 구동 방법)

  • Nam, Hyun Kyung;Pham, Van Khoa;Tran, Bao Son;Nguyen, Van Tien;Min, Kyeong-Sik
    • Journal of IKEEE
    • /
    • v.22 no.3
    • /
    • pp.842-845
    • /
    • 2018
  • In this paper, we propose low-power operational methods for thermal-energy-harvesting sensor circuits. Here, the amount of harvested current has been measured as low as 8uA. However the DC power consumption of the sensor circuit is known to consume much larger than 8uA. Thus, We propose the hardware-based power gating and software-based active/sleep timing control schemes, respectively, for controlling the power consumption of sensor circuit. In the hardware-based power gating scheme, if the ratio of Toff/Ton is larger than 22, the sensor can consume less than 8uA. For the software-based active/sleep control scheme, if the ratio of Tslp/Tact is larger than 3, we can suppress the current consumption below 8uA. The hardware-based and software-based schemes proposed in this paper would be helpful in various applications of energy-harvesting sensor circuits, where the power consumption is limited by an amount of harvested energy.

Development of Communication Emulate Technique in control system for Automatic Machine. (자동화 기기를 위한 제어 시스템에서의 통신 Emulate 개발)

  • 이범석;정화영
    • Proceedings of the Korea Society for Industrial Systems Conference
    • /
    • 2000.05a
    • /
    • pp.101-106
    • /
    • 2000
  • 자동화 기기 분야에서 컴퓨터의 적용 및 응용은 하드웨어 발달에 따라 매우 빠르고 민감하게 반영되어왔다. 이는 컴퓨터 하드웨어의 빠른 개발 주기에 맞춰 저 가격, 고 효율성, 높은 신뢰성, 호환성 등의 장점을 가진 PC가 현대의 컴퓨터 흐름을 주도하게 되면서 자동화 산업분야 또한 이를 적용하여 왔기 때문이다. 이에 따라, 자동화 기기 분야에서는 고 가격, 긴 개발기간 등을 필요로 했던 과거와 달리 저 가격, 짧은 개발기간, 다양한 개발환경 등을 이룰 수 있었다. 또한, 생산량 증가에만 의존하던 과거와 달리 현대에 이르러서는 시스템의 최적화, 효율의 극대화, 시스템의 안정성, 운용의 편리성, 호환성 등의 개념들이 도입되고 있는 것이다. 자동화 기기를 구성하는 요인으로는 크게 시스템의 틀을 이루는 기계부분과 이를 제어하는 제어 시스템부로 나뉠 수 있다. 제어 시스템에서는 기계부분의 동작을 제어하는 동작 제어부와 이에 관한 정보를 화면에 나타내는 GUI(Graphical User Interface)부분으로 나뉘게된다. 현재에는 이를 통합하여 하나의 하드웨어에서 제어부와 GUI를 모두 담당하는 방법이 연구 진행되고 있으나, 하드웨어를 둘로 나누거나 하나로 하여도 제어부와 GUI 사이의 통신부분은 빼놓을 수 없는 요소가 된다. 따라서, 본 논문에서는 시스템의 안정성을 위하여 두 시스템간에 송·수신되는 데이터를 추적할 수 있도록 하는 Emulate 기법을 구현 및 개발하고자 한다. 이는, 두 시스템간의 통신 데이터를 실시간으로 누적, 저장하여 사용자로 하여금 시스템의 운용상태를 분석할 수 있게 하였으며, 시스템 오류발생 시 Emulate 자료를 근거로 시스템의 운용상태를 파악할 수 있게 하였다.근 제한기능을 제공하며 각 클라이언트와 서버간의 실시간 연결 혹은 지연연결을 지원하는 독립적인 애플리케이션이다. 이러한 처방전달 메시징시스템을 구성하는 각 요소에 대해 정의하고 개념적 모델을 설계하고자 한다.에게 청구되며, 소비자에게 전송 되는 청구서는 사용자DB를 참조하여 사용자가 미리 정의한 원하는 형태로 변환되어 전달되며, 필요시 암호화 과정을 거치는 것이 가능해야 한다. 전송된 청구서는 전자우편의 경우, 암호해독이 가능한 전용 브라우저를 통해 열람 되며, 이는 다시 전용 브라우저를 통해 지불인증이 승인되어 청구 제시서버에게 전송된다. EBPP 시스템의 제어 흐름은 크게 기업이 청구 정보를 소비자에게 제시하는 흐름과 소비자의 지불 승인으로 인해 기업이 은행에 지불을 요구하는 흐름으로 구분할 수 있다. 본 논문에서는 통합 청구서버 및 정구 제시서버의 역할 및 구성 요소들에 대해 서술하고, EBPP 시스템과 연동하여야 하는 메일 서버와의 상호 작용에 대해 서술할 것이다. 본 시스템을 아직 구현이 되지 않은 관계로 시스템의 성능 등의 수치적 결과를 제시할 수 없는 상태다., 취약계층을 위한 일차의료, 의약관리), ${\circled}2$ 보건소 조직 개편 및 민간의료기관과 협력체계 확립, ${\circled}3$ 전문인력 확보 및 인력구성 조정, 그리고 ${\circled}4$ 방문보건사업의 강화 등이다., 대사(代謝)와 관계(關係)있음을 시사(示唆)해 주고 있다.ble nutrient (TDN) was highest in booting stage (59.7%); however no significant difference was foun

  • PDF

Soft-switching Type output-series forward-flyback converter (소프트 스위칭 기법을 이용한 승압형 출력-직렬 포워드-플라이백 컨버터)

  • Kim, Do-Hyun;Kim, Chan-In;Park, Joung-Hu
    • Proceedings of the KIPE Conference
    • /
    • 2011.07a
    • /
    • pp.3-4
    • /
    • 2011
  • 본 논문은 저전압 대전류의 신재생 에너지원을 고전압 저전류 계통에 연계하기 위하여 제안되었던 기존의 출력 직력형 고승압 직류-직류 포워드 플라이백 컨버터에 소프트 스위칭 기법을 적용하여 효율을 향상시킨 전력변환기 회로를 제안한다. 제안된 컨버터는 기존의 하드 스위칭 방식에 비하여 고승압, 고주파 스위칭 동작에도 불구하고 효율이 우수한 장점을 지니고 있다. 소프트 스위칭을 유지하기 위하여 스위칭 주파수는 가변되는 특징이 있다. 제안된 회로의 동작원리를 설명하고 시뮬레이션으로 확인한 후 50[W]급 하드웨어 프로토 타입을 이용하여 검증하였다.

  • PDF

A Digital Graphic Equalizer with Variable Q-factor (가변 Q-factor를 가지는 디지털 그래픽 이퀄라이저)

  • 이용희;김인철
    • Journal of Broadcast Engineering
    • /
    • v.8 no.1
    • /
    • pp.3-10
    • /
    • 2003
  • This paper proposes a variable-Q digital graphic equalizer in which each equalizer filter has different Q-factor depending on the band as well as the gain. The proposed equalizer demonstrates the symmetric frequency response over the audible frequency range. While maintaining the similar level of hardware complexity, the proposed equalizer yields an actual response that is quite close to the desired one, as compared with the conventional equalizers. Also, we investigate how the performance is affected by the center frequencies of the filters.

Hardware Optimization of AWB/AE Optical Detection Module for Low-cost Mobile Camera (저가형 모바일 카메라를 위한 AWB/AE 광학특성 검출 모듈의 최적화)

  • Park, Hyun-Sang
    • Proceedings of the KAIS Fall Conference
    • /
    • 2009.05a
    • /
    • pp.620-623
    • /
    • 2009
  • 프레임 단위로 처리하는 카메라 영상 처리 기술에는 AWB, AE, AF 등이 있으며, AF는 고가의 초점제어 장치를 필요로 하기 때문에, AWB와 AE만이 모든 카메라에 기본적으로 탑재되는 핵심기능이다. ODM은 AWB나 AE 동작을 위해서 필요한 파라미터를 프레임 단위로 계산하는 하드웨어 모듈을 지칭한다. 본 논문에서는 R, G, B 평균값으로부터 밝기값을 연산하는 수식을 단순화하고, AE ODM과 AWB ODM을 통합하여, AE와 AWB에서 필요로 하는 모든 가산/제산 연산을 단 한 개의 가산기와 제산기를 이용하여 구현되는 ODM 구조를 제안한다. 제안한 ODM 구조 최소한의 연산자만을 사용하도록 구현되기 때문에, ISP를 내장하는 저가형 이미지 센서에 적합한 특성을 가진다.

  • PDF

Area Efficient and Low Power Folding Viterbi Detrctor for EPRML Read Channels Application (EPRML 읽기 채널용 면적 효율적인 저전력 폴딩 비터비 검출기의 구현)

  • 기훈재;김성남;안현주;김수원
    • The Journal of Korean Institute of Communications and Information Sciences
    • /
    • v.26 no.6B
    • /
    • pp.767-775
    • /
    • 2001
  • 본 논문에서는 비터비 검출기의 복잡도와 전력소모를 감소시킬 수 있는 폴딩 비터비 검출기를 제안하였다. 제안된 폴딩 비터비 검출기는 상태 천이도가 대칭적인 것을 이용하여 상태는 서로 반전된 값을 갖는 것끼리 묶어지며, 확률거리의 경우 서로 부호가 반대인 값끼리 묶여진다. 제안된 폴딩 비터비 검출기를 EPRML 읽기 채널에 적용할 경우 확률거리 계산에 필요한 두 개의 가산기를 하나의 가감산기로 대체하여 기존의 GVA 알고리즘에 비해 하드웨어 복잡도를 37.4% 감소시킬 수 있었다. 또한 불필요한 전력소모의 원인이 되는 글리치 발생을 신호 재배치와 병렬 구조와 같은 상위 수준의 저전력 기법을 적용하여 억제한 결과 12.7%의 전력소모 감소를 나타내었다.

  • PDF

Block Filter Structure for Low-power/Reconfigurable Uniform Filter Banks Implementation (저전력/유연성 Uniform 필터 뱅크 구현을 위한 블록 필터 구조)

  • 장영범;양세정
    • The Journal of Korean Institute of Communications and Information Sciences
    • /
    • v.26 no.6B
    • /
    • pp.752-759
    • /
    • 2001
  • 본 논문은 필터 뱅크의 저전력 구조와 유연성 구조를 위한 구현 방법을 제안한다. 이와 같은 특성을 갖도록 하기 위하여 블록 필터를 필터 뱅크에 사용하였다. 블록 필터를 데시메이션 필터에 적용함으로써, 블록 필터의 병렬-직렬 변화기와 다운 샘플러가 상쇄됨을 보인다. 인터폴레이션 필터에서도 마찬가지로, 업 샘플러와 블록 필터의 직렬-병렬 변환기가 상쇄되어 효율적인 구조가 만들어짐을 보인다. 더 나아가, 블록 필터를 Uniform 필터 뱅크에 적용함으로써 분석 단자 합성 단의 첫 번째 채널 필터가 모든 채널에 공유될 수 있음을 보인다. 이와 같은 공유를 통하여 계산량이 현저히 감소된 필터 뱅크를 구현할 수 있었다. 또한 블록 필터 뱅크는 필터 뱅크의 차수 변환에 따른 하드웨어의 가감이 매우 용이하여 유연성을 갖는 구조임을 보인다.

  • PDF

Design and Implementation of Low-Power Management for SenOS (SenOS를 위한 저전력 기법 설계 및 구현)

  • Jeong, seong-hoon;Gwon, jae-guk;Lee, cheol-hoon
    • Proceedings of the Korea Contents Association Conference
    • /
    • 2012.05a
    • /
    • pp.31-32
    • /
    • 2012
  • 최근 스마트폰 및 태블릿의 등장으로 컴퓨터를 들고 다니는 시대가 왔다. 웨어러블 컴퓨터는 이를 뛰어넘어 컴퓨터를 몸에 부착해 활동하면서 정보를 처리한다. 이러한 웨어러블 컴퓨터는 극히 전력과 메모리 같은 하드웨어의 제약 사항을 극복하고 사용자 서비스의 QoS를 제공하기 위해 초소형이면서 저전력 기능을 갖춘 실시간 운영체제를 사용해야만 한다. 본 논문에서는 웨어러블 컴퓨터를 위한 실시간 운영체제인 SenOS을 위한 장치전력관리 기법을 설계 및 구현하였다. WPN Protocol을 이용한 통신 프로그램을 실험하여 약 25%의 전력 소모 감축효과를 확인하였다.

  • PDF

오존 이용의 변천과 장래전망

  • 대한전기협회
    • JOURNAL OF ELECTRICAL WORLD
    • /
    • s.271
    • /
    • pp.63-68
    • /
    • 1999
  • 오존(Ozone) 이용의 역사는 19세기의 음료수 살균으로 거슬러 올라간다. 그후 선택적 화학반응을 이용한 화학합성, 1970년대의 공해대책시대의 배수(排水)탈색(脫色)$\cdot$탈취(脫臭), 수질 유지로 진전되어 왔다. 최근에는 특히 여러 가지 제품의 제조프로세스 등에서 환경부하가 적고 생산성이 좋은 프로세스가 요청되고 있어, 그러한 관점에서도 분해 후 무해한 산소로 되돌아가는 산화제인 오존의 활용이 기대를 모으고 있다. 기술면에서는 오존 단독처리에 더하여 과산화수소나 자외선과의 병용에 의한 촉진산화처리, 생물처리와의 병용처리 등 반응속도의 향상, 비처리물질의 확대를 겨냥한 새로운 반응기술, 대용량$\cdot$고농도 오조나이저(Ozonizer), 클린 오조나이저 등, 적용분야의 확대를 가능케 하는 오존발생기술, 하드웨어 기술의 진보가 현저하다. 최근에는 이 최신기술과 다른 기술과의 복합에 의한 새로운 제안도 많이 나오고 있으며, 수처리를 중심으로 신(新)프로세스에 더하여, 예를 들면 펄프 표백(漂白) 프로세스와 반도체 제조프로세스 등에의 적용이 급속하게 확대되는 경향이 있어, 바야흐로 새로운 분야를 개척하게 됨으로써 고객의 요구가 다시 신기술을 일으키는 쪽으로 돌아가고 있다고 할 수 있다.

  • PDF