• Title/Summary/Keyword: 입력설계기법

Search Result 829, Processing Time 0.03 seconds

Non-Linear Deformation Analysis of NATM Tunnel using Artificial Neural Network and Computational Methods (인공신경망과 수치해석을 이용한 NATM터널의 비선형 거동 분석)

  • Lee, Jae-Ho;Kim, Young-Su;Akutagawa, Shinich;Moon, Hong-Duk;Jeon, Young-Su
    • Proceedings of the Korean Geotechical Society Conference
    • /
    • 2008.03a
    • /
    • pp.59-70
    • /
    • 2008
  • 도심지 터널의 설계, 시공 그리고 유지관리에 있어서 지반 변위 억제와 변형거동 예측은 중요하다. 국내 외 연구자들은 다양한 수치해석적인 기법과 현장 계측 결과를 이용하여 터널 시공과 관련된 변형거동 예측을 시도하였다. 하지만, 설계물성치의 산정과 지반 모델링 그리고 수치해석기법과 관련된 사용상의 어려움에 의해 아직까지 만족스러운 결과를 얻지는 못하였다. 본 논문은 수치해석적인 기법과 인공신경망을 이용하여 도심지 NATM 터널의 설계 물성치 산정과 변형거동 예측에 관한 방법을 제안하였다. 인공신경망 모델 개발을 위한 학습과 테스트과정은 데이터베이스된 수치해석결과를 이용하였다. 개발된 인공신경망 모델은 입력변수인 지반변위와 결과변수인 설계 물성치 간의 상호관계를 적절히 인식할 수 있다. 수치해석은 지반의 연화거동을 모사할 수 있는 변형률 연화모델을 적용하였다. 사례분석에 있어서 굴착 초기단계의 계측 값을 개발된 인공신경망 모델에 입력하여 설계 물성치를 계산하였으며, 수정된 설계 물성치는 수치해석을 통하여 다음 굴착단계에서의 터널 주변의 지반 변형거동을 예측하였다. 본 논문에서 제안된 방법을 토대로 시공조건이 엄밀한 도심지 터널의 설계물성치의 정량적인 평가 및 변형거동 예측이 계측이 입수된 초기 굴착단계에서 가능할 것으로 기대된다.

  • PDF

Formal Verification of Hardware Implemented in SystemC (SystemC로 구현된 하드웨어 명세의 정형 검증)

  • 김민숙;안영정;방기석;최진영
    • Proceedings of the Korean Information Science Society Conference
    • /
    • 2003.04a
    • /
    • pp.37-39
    • /
    • 2003
  • 내장형 시스템의 개발에 있어서 자원의 효율적인 활용과 정확한 설계를 위해 SystemC를 이용한 통합설계 방식이 많이 사용되고 있다. 하지만 시스템이 점점 복잡해지면서 단순한 언어차원에서의 개발 뿐 아니라 개발 이전에 시스템의 정확성을 검증해야 할 필요성이 대두되었다. 이를 위해 정형기법 및 테스팅과 같은 방법을 사용하게 되었다. 본 논문에서는 SystemC로부터 정형기법 도구인 VIS의 입력 언어인 BLIF-MV로 자동 변환하는 알고리즘을 제시하고, SystemC 코드의 자동 검증 방법을 제시하고 실제 시스템에 적용해 보았다.

  • PDF

Fuzzy Test Generation for Fault Detection in Logic Circuits. (논리회로의 고장진단을 위한 퍼지 테스트생성 기법)

  • 조재희;강성수;김용기
    • Proceedings of the Korean Institute of Intelligent Systems Conference
    • /
    • 1996.10a
    • /
    • pp.106-110
    • /
    • 1996
  • 고밀도 집적회로(VLSI)의 설계 과정에 있어 테스트(test)는 매우 중요한 과정으로서, 회로내의 결함(fault)을 찾기 위해 일련의 입력값을 넣어 그 출력값으로 고장 여부를 판단한다. 회로의 테스트를 위하여 사용되는 일련의 입력값을 테스트패턴(test pattern)이라 하며 최고 2n개의 테스트패턴이 생성될 수 있다. 그러므로 얼마나 작은 테스트패턴을 사용하여 회로의 결함 여부를 판단하느냐가 주된 관점이 된다. 기존의 테스트 패턴 생성 알고리즘인 휴리스틱(heuristic)조건에서 가장 큰 문제점은 빈번히 발생하는 백트랙(backtrack)과 이로 인한 시간과 기억장소의 낭비이다. 본 논문에서는 이러한 문제점을 보완하기 위해 퍼지 기법을 이용한 새로운 알고리즘을 제안한다. 제안된 기법에서는 고장신호 전파과정에서 여러개의 전파경로가 존재할 때, 가장 효율적인 경로를 선택하는 단계에서 퍼지 관계곱(Fuzzy Relational Product)을 이용한다. 이 퍼지 기법은 백트랙 수를 줄이고 기억장소와 시간의 낭비를 줄여 테스트 패턴 생성의 효율을 증가시킨다.

  • PDF

Performance Prediction System For Axial Fan using Data Mining (데이터마이닝을 이용한 축류팬 성능예측 시스템)

  • Kim, Myung-il;Lee, Seung-min;Kim, Yeon-ho
    • Proceedings of the Korea Information Processing Society Conference
    • /
    • 2010.04a
    • /
    • pp.1047-1050
    • /
    • 2010
  • 축류팬(axial fan)은 냉장고, 에어컨 등 가전제품 뿐 아니라, 자동차, 중장비 등에 가장 널리 사용되는 팬의 형태로 제품의 성능과 소음에 많은 영향을 미치는 요소이다. 그러나 설계, 목업(mock-up)개발, 풍동실험 등의 시간과 비용적인 면에서 비효율적인 방법을 통해 개발이 이루어지고 있다. 따라서 범용으로 사용가능한 팬 설계 프로그램과 설계 인자의 입력만으로도 성능을 예측하여 개발에 소요되는 시간과 비용을 줄일 수 있는 시스템의 개발이 필요하다. 본 연구에서는 슈퍼컴퓨터를 활용하여 축류팬 형상변수의 변화에 대한 성능과 소음을 미리 해석한 후 그 결과를 지식형 데이터베이스로 저장하고, 팬 자동설계 시스템과 결합한다. 즉, 축류팬 설계 변수를 입력하면 팬의 형상을 CAD 파일로 자동 생성할 뿐 아니라, 지식형 데이터베이스을 기반으로 하는 데이터 마이닝 기법을 이용하여 해당 모델의 성능과 소음을 예측한다.

Active Flutter Control of Wing Using Controller Order Reduction (제어기축차기법을 이용한 항공기 날개의 플러터제어)

  • 고영무;황재혁;김종선
    • Proceedings of the Korean Society for Noise and Vibration Engineering Conference
    • /
    • 1995.04a
    • /
    • pp.270-275
    • /
    • 1995
  • 본 논문에서는 3자유도를 갖는 2차원 강체날개의 플러터 속도를 향상시키는 축차 제어기를 설계하는 기법을 연구하였다. 먼저 2차원 강체날개의 운동방정식을 유도하고 플러터 해석을 수행하였다. 다음 수동계의 플러터 속도를 향상시키는 능동제어기를 설계한 후 제어기의 차수를 축차하는 기법을 적용하여 저차의 능동제어기를 구성하였다. 제어기 축차기법으로는 BACR을 사용하였으며 전차 제어기의 상태변수를 약 80%정도 줄일 수 있다. 축차된 제어기를 사용한 능동시스템과 전차 제어기를 사용한 능동시스템의 제어효과의 차이는 무시 할 수 있을 정도로 매우 작다. 따라서, BACR을 사용하여 얻은 축차된 제어기를 사용하면 상당한 계산량 감소효과와 실시간 단축효과를 얻을 수 있음을 확인하였다. 또한 동일한 돌풍입력에 대한 각각의 능동 시스템의 시간응답도 매우 양호한 결과를 얻을 수 있었으며, 전차 제어기를 사용한 능동시스템의 돌풍응답과 축차된 제어기를 사용한 능동시스템의 돌풍 응답 사이의 차이도 매우 작게 나타났다. 그러므로, 항공기 날개의 능동 플러터억제에는 BACR을 이용하여 설계한 축차된 제어기가 플러터 능동제어에 매우 유용하다고 할 수 있다. 그러나 BACR을 사용하기 위해서는 요구되는 정확도와 계산량에 대한 상호 절충과정이 반드시 필요하다.

  • PDF

A Design Technique to Reduce DDS ROM Size and Its Implementation (ROM 사이즈 저감을 위한 DDS 설계기법 및 구현)

  • Jeon, Man-Young;Lee, Haeng-Woo
    • Proceedings of the Korean Institute of Information and Commucation Sciences Conference
    • /
    • v.9 no.1
    • /
    • pp.1053-1056
    • /
    • 2005
  • This paper proposes a design technique of DDS (Direct Digital Synthesizer) to reduce the ROM size, and also describes the procedure of the implementation of the technique. Unlike other techniques suggested so far, the proposed technique is able to reduce the ROM size to a great extent with minimal hardware overheads. The frequencies of the signal synthesized by the implemented DDS accurately changed with the applied frequency control words.

  • PDF

A Design of Clustering Classification Systems using Satellite Remote Sensing Images Based on Design Patterns (디자인 패턴을 적용한 위성영상처리를 위한 군집화 분류시스템의 설계)

  • Kim, Dong-Yeon;Kim, Jin-Il
    • The KIPS Transactions:PartB
    • /
    • v.9B no.3
    • /
    • pp.319-326
    • /
    • 2002
  • In this paper, we have designed and implemented cluttering classification systems- unsupervised classifiers-for the processing of satellite remote sensing images. Implemented systems adopt various design patterns which include a factory pattern and a strategy pattern to support various satellite images'formats and to design compatible systems. The clustering systems consist of sequential clustering, K-Means clustering, ISODATA clustering and Fuzzy C-Means clustering classifiers. The systems are tested by using a Landsat TM satellite image for the classification input. As results, these clustering systems are well designed to extract sample data for the classification of satellite images of which there is no previous knowledge. The systems can be provided with real-time base clustering tools, compatibilities and components' reusabilities as well.

1V 2.56-GS/s 6-bit Flash ADC with Clock Calibration Circuit (클록 보정회로를 가진 1V 2.56-GS/s 6-bit Flash ADC)

  • Kim, Sang-Hun;Lee, Han-Yeol;Jang, Young-Chan
    • Proceedings of the Korean Institute of Information and Commucation Sciences Conference
    • /
    • 2011.10a
    • /
    • pp.436-439
    • /
    • 2011
  • 본 논문은 클록 보정회로를 가진 1V 2.56-GS/s 6-bit flash analog-to-digital converter (ADC) 제안한다. 제안하는 ADC 구조에서 아날로그 블록은 단일 T/H와 2단의 프리앰프, 그리고 비교기를 사용된다. 2단의 프리앰프와 비교기의 출력에 옵셋의 크기를 줄이기 위하여 저항 평균화 기법을 적용하였다. 디지털 블록은 quasi-gray rom base 구조를 사용한다. 3입력 voting 회로로 flash ADC에서 발생하기 쉬운 bubble error를 제거하였으며, 고속 동작을 위해 단일 클록을 사용하는 TSPC F/F로 구현한다. 제안하는 flash ADC는 클록 듀티 비를 조절할 수 있는 클록 보정회로를 사용한다. 클록 보정 회로는 비교기 클록 듀티 비를 조절하여 리셋 시간과 evaluation 시간의 비율을 최적화함으로 dynamic 특성을 확보한다. 제안한 flash ADC는 1V 90nm의 CMOS 공정에서 설계되었다. Full power bandwidth인 1.2 GHz 입력에 대하여 ADC 성능을 시뮬레이션을 통해 확인하였다. 설계된 flash ADC의 면적과 전력소모는 각각 $800{\times}400\;{\mu}m^2$와 193.02mW 이다.

  • PDF

A Method of Dictionary Search for Typographical Error (사용자 입력오류를 고려한 사전 검색 방법)

  • Jeong, Hyoung-Il;Seon, Choong-Nyoung;Seo, Jung-Yun
    • Annual Conference on Human and Language Technology
    • /
    • 2010.10a
    • /
    • pp.183-185
    • /
    • 2010
  • 디지털 기기들의 발전은 사전 검색 수요의 증가와 함께 강건한 검색 기법의 필요성도 증가시키고 있다. 기존의 사전 검색 기법들은 사용자의 입력 오류를 고려하지 않고, 검색 최적화만을 위해 설계되었다. 본 논문에서는 언어 모델 키워드와 자소 범주 키워드를 이용하여 오타에 강건한 사전 검색 방법을 제안한다. 제안된 방법은 오류가 포함된 사용자의 입력 단어에 대하여 활용 가능한 수준의 높은 성능과 검색 속도를 보여주었다.

  • PDF

Design of a Secure Keypads to prevent Smudge Attack using Fingerprint Erasing in Mobile Devices (모바일 단말기에서 지문 지우기를 활용한 스머지 공격 방지를 위한 보안 키패드 설계)

  • Hyung-Jin, Mun
    • Journal of Industrial Convergence
    • /
    • v.21 no.2
    • /
    • pp.117-123
    • /
    • 2023
  • In the fintech environment, Smart phones are mainly used for various service. User authentication technology is required to use safe services. Authentication is performed by transmitting authentication information to the server when the PIN or password is entered and touch the button completing authentication. But A post-attack is possible because the smudge which is the trace of using screen remains instead of recording attack with a camera or SSA(Shoulder Surfing Attack). To prevent smudge attacks, users must erase their fingerprints after authentication. In this study, we proposed a technique to determine whether to erase fingerprints. The proposed method performed erasing fingerprint which is the trace of touching after entering PIN and designed the security keypads that processes instead of entering completion button automatically when determined whether the fingerprint has been erased or not. This method suggests action that must erase the fingerprint when entering password. By this method, A user must erase the fingerprint to complete service request and can block smudge attack.