• 제목/요약/키워드: 입력/출력 비동기 순차 회로

검색결과 3건 처리시간 0.016초

기본 모드를 침해하는 과도 고장이 존재하는 입력/출력 비동기 순차 회로에 대한 내고장성 제어 (Fault-Tolerant Control of Input/Output Asynchronous Sequential Circuits with Transient Faults Violating Fundamental Mode)

  • 양정민;곽성우
    • 한국전자통신학회논문지
    • /
    • 제17권3호
    • /
    • pp.399-408
    • /
    • 2022
  • 본 논문에서는 기본 모드 원리를 침해하는 과도 고장이 존재하는 입력/출력 비동기 순차 회로의 내고장성 교정 제어 시스템을 제안한다. 비동기 순차 회로의 과도 천이 과정에서 발생하는 비-기본 모드 고장을 극복하기 위해서는 고장에 의한 상태 천이가 종료되는 시점을 알아야 하며, 회로를 고장 상태로부터 원래 도달해야 하는 상태와 출력 등가적인 상태로 보내기 위한 교정 동작을 구현해야 한다. 본 논문에서는 이러한 고장 탐지 및 극복을 구현할 수 있는 출력 피드백 교정 제어기의 존재 조건을 규명한다. FPGA 실험을 통해 제안된 제어 시스템의 설계 과정을 제시하고 응용 가능성을 검증한다.

직렬 결합된 복합 비동기 순차 머신을 위한 모델 정합 (Model Matching for Composite Asynchronous Sequential Machines in Cascade Connection)

  • 양정민
    • 전자공학회논문지
    • /
    • 제50권5호
    • /
    • pp.253-261
    • /
    • 2013
  • 본 논문에서는 복합 비동기 순차 머신을 제어하는 방법을 다룬다. 논문에서 고려하는 비동기 머신은 입력/상태 머신 두 개가 직렬 결합된 것으로서 선행 머신의 출력 값이 후행 머신의 입력으로 전달된다. 제어 목적은 폐루프 시스템의 입력과 출력의 정상 상태 특성을 원하는 모델의 동작과 일치시키는 모델 정합 문제를 구현하는 교정 제어기를 꾸미는 일이다. 교정 제어기는 후행 머신의 상태 피드백 정보만 전달 받기 때문에 선행 머신의 상태를 정확하게 알 수 없는 불확실성이 존재한다. 본 논문에서는 그러한 불확실성 하에서 모델 정합 교정 제어기가 존재할 조건을 구하고 설계 알고리듬을 제안한다. 또한 사례 연구를 통해서 제안된 제어기의 설계 과정을 예시한다.

출력 등가 머신을 이용한 비동기 순차 머신의 모델 정합 (Model Matching for Input/Output Asynchronous Machines Using Output Equivalent Machines)

  • 박용국;양정민
    • 전자공학회논문지
    • /
    • 제51권9호
    • /
    • pp.173-181
    • /
    • 2014
  • 본 논문은 입력/출력 비동기 순차 머신으로 모델링되는 시스템에 대한 모델 정합 제어 문제를 다룬다. 피드백 제어 기법을 이용하여 폐루프 시스템이 원하는 기준 모델의 상태 천이 특성을 가지도록 교정 제어기를 설계한다. 이전 연구에서는 제어기를 설계할 때 시스템의 상태를 관측하는 상태 관측기와 출력 피드백에 대한 burst 신호가 필요했으나 본 연구에서는 관측기와 출력 burst를 사용하지 않는 새로운 교정 제어기를 제안한다. 본 논문에서는 제어 대상 시스템의 '출력 등가 머신'을 정의하여 새로운 제어기의 존재 조건과 설계 과정을 기술한다. 또 사례 연구를 통해 모델 정합을 위한 교정 제어기의 동작 과정을 설명한다.