• 제목/요약/키워드: 이온식각

검색결과 275건 처리시간 0.023초

모드 결합을 최적화 하기 위해 수정된 결합 영역을 갖는 전기광학 폴리머 디지탈 광스위치 (Polymeric digital optical switch with a coupling region modified for optimum mode coupling)

  • 이상신;신상영
    • 한국광학회지
    • /
    • 제8권3호
    • /
    • pp.245-249
    • /
    • 1997
  • 본 논문에서는 모드 결합을 최적화하기 위해 수정된 결합 영역을 갖는 전기광학 폴리머 디지탈 광스위치를 제작하였다. 분기형 도파로는 반응이온식각 방법을 이용하여 만들었다. 그리고, 수정된 결합 영역은 두 광도파로의 분기점에서부터 광파의 진행 방향을 따라 점진적으로 도입하였으며, 소자 제작 이후에 광표백 방법을 이용하여 구현하였다. 분기 영역에서 두 도파로 간의 모드 결합이 최적화 되도록 수정된 결합 영역의 구조와 굴절률 분포를 조절함으로써, 소자의 길이가 고정되어 있는 상태에서 스위칭 성능을 향상시켰다. 측정 결과에 의하면, 구동 전압은 약 30%이상 감소되었으며 누화는 4~6 dB정도 개선되었다.

  • PDF

자장 여과 아크 이온빔 식각 공정을 이용한 WC-Co 및 SCM415 금속 소재 표면 구조 제어 연구 (Surface Modification of WC-Co and SCM415 by the Ion Bombardment Process of Filtered Vacuum Arc Plasma)

  • 이승훈;윤성환;김도근;권정대;김종국
    • 한국표면공학회지
    • /
    • 제43권2호
    • /
    • pp.80-85
    • /
    • 2010
  • The surfaces of WC-Co and SCM415 were etched to form a micro size protrusion for oil based ultra low friction applications using an ion bombardment process in a filtered vacuum arc plasma. WC-Co species showed that a self-patterned surface was available by the ion bombarding process due to the difference of sputtering yield of WC and Co. And the increasing rate of roughness was 0.6 nm/min at -600 V substrate bias voltage. The increasing rate of roughness of SCM415 species was 1.5 nm/min at -800 V, but the selfpatterning effect as shown in WC-Co was not appeared. When the SCM415 species pretreated by electrical discharge machining is etched, the increasing rate of roughness increased from 1.5 nm/min to 40 nm/min at -800 V substrate bias voltage and the uniform surface treatment was available.

각분해 X-선 광전자 분광기를 이용한 GaAs 자연 산화막의 분포연구 (Investigation on the Distribution of Native Oxide in GaAs Wafer Using Angle-resolved X-ray Photoelectron Spectroscopy)

  • 사승훈;강민구;박형호;오경희;서경수
    • 한국재료학회지
    • /
    • 제7권6호
    • /
    • pp.484-491
    • /
    • 1997
  • 본 연구에서는 비파괴적 분석 기법인 각분해 X-선 광전자 분광기(Angle-Resolved X-ray Photoelectron Spectros-copy)를 이용하여 GaAs 표면 자연 산화막의 깊이에 따른 화학적 결합 상태 및 조성 분석을 수행하였다. GaAs의 벽개면 및 Ar이온으로 식각된 면을 기준시료로 하여 각 원자의 광전자 강도(intensity)를 보정해주는 인자인 ASF(atomic sensitivity factor)의 최적값을 구하였다. 이륙각에 따라 발생되어지는 각 원소의 피이크 분해와 정확한 ASF의 보정을 통한 각 원소의 실험적인 결과를 이용하여 깊이 방향으로의 조성 분포 모델을 세웠으며, 이론적인 강도와의 상호비교로부터 표면 오염층의 구조는 표면으로부터 탄소층, Ga-oxide와 As-oxide로 이루어진 oxides층, As-As결합의 elemental As층 및 GaAs기판의 순으로 존재함을 알 수 있었다. 또한 GaAs 표면에 존재하는 오염층은 35.8$\pm$3.3 $\AA$이었다. 또한 위 결과로부터 분석깊이 영역에서 원자수의 비로써 정의되는 의미로서의 실질조성을 구하였는데 단지 특정 이륙각에 따라 일반적인 ASF로 보정된 표면조성 결과는 표면 상태를 명확히 표현해주지 못함을 확인할 수 있었다.

  • PDF

저온 산화공정에 의해 낮은 Dit를 갖는 실리콘 산화막의 제조 (Preparation of the SiO2 Films with Low-Dit by Low Temperature Oxidation Process)

  • 전법주;정일현
    • 공업화학
    • /
    • 제9권7호
    • /
    • pp.990-997
    • /
    • 1998
  • ECR 산소플라즈마를 이용하여 저온 확산법에 의해 서로 다른 종류의 기판에 마이크로파 출력, 기판의 위치 등을 실험변수로 실리콘 산화막을 제조하고, 열처리 전 후 물리 화학적 특성을 분석하여 Si/O 의 조성비, 산화막 표면의 morphology와 전기적 특성과의 관계를 살펴보았다. 마이크로파 출력이 높은 영역에서, 산화속도는 증가하지만 식각으로 인하여 표면조도가 증가하였다. 따라서 막내에 결함이 증가하고 기판자체에 걸리는 DC bias의 증가로 기상에 존재하는 산소 양이온이 다량 함유되어 산화막의 질이 저하되었다. 기판의 종류에 따라 기상에 존재하는 산소 양이온의 함량은 Si(100) $Si/SiO_2$계면에 존재하는 결함들은 줄일 수 있으나, 고정전하와 계면포획전하 밀도는 열처리와 무관하고 단지 기상에 존재하는 반응성 산소이온의 양과 기판자체 DS bias에 의존하였다. 마이크로파 출력이 300, 400 W인 실험조건에서 표면조도가 낮고, 계면결함밀도가 ${\sim}9{\times}10^{10}cm^{-2}eV^{-1}$$Si/SiO_2$계면에서 결함이 적은 양질의 산화막이 얻어졌다.

  • PDF

Side-Wall 공정을 이용한 WNx Self-Align Gate MESFET의 제작 및 특성

  • 문재경;김해천;곽명현;임종원;이재진
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 1999년도 제17회 학술발표회 논문개요집
    • /
    • pp.162-162
    • /
    • 1999
  • 초고주파 집적회로의 핵심소자로 각광을 받고 있는 GaAs MESFET(MEtal-emiconductor)은 게이트 형성 공정이 가장 중요하며, WNx 내화금속을 이용한 planar 게이트 구조의 경우 임계전압(Vth:threshold voltage)의 균일도가 우수할 뿐만 아니라 특히 Side-wall을 이용한 self-align 게이트는 소오스 저항을 줄일 수 있어 고성능의 소자 제작을 가능하게 한다.(1) 본 연구의 핵심이 되는 Side-wall을 형성하기 위하여 PECVD법에 의한 SiOx 박막을 증착하고, 건식식각법을 이용하여 SiOx side-wall을 형성하였다. 이 공정을 이용하여 소오스 저항이 낮고 임계전압의 균일도가 우수한 고성능의 self-aligned gate MESFET을 제작하였다. 3inch GaAs 기판상에 이온주입법에 의한 채널 형성, d.c. 스퍼터링법에 의한 WNx 증착, PECVD법에 의한 SiOx 증착, MERIE(Magnetic Enhanced Reactive Ion Etcing)에 의한 Side-wall 형성, LDD(Lightly Doped Drain)와 N+ 이온주입, 그리고 RTA(Rapid Thermal Annealing)를 사용하여 활성화 공정을 수행하였다. 채널은 40keV, 4312/cm2로, LDD는 50keV, 8e12/cm2로 이온주입하였고, 4000A의 SiOx를 증착한 후 2500A의 Side-wall을 형성하였다. 옴익 접촉은 AuGe/Ni/Au 합금을 이용하였고, 소자의 최종 Passivation은 SiNx 박막을 이용하였다. 제작된 소자의 전기적 특성은 hp4145B parameter analyzer를 이용한 전압-전류 측정을 통하여 평가하였다. Side-wall 형성은 0.3$\mu\textrm{m}$ 이상의 패턴크기에서 수직으로 잘 형성되었고, 본 연궁에서는 게이트 길이가 0.5$\mu\textrm{m}$인 MESFET을 제작하였다. d.c. 특성 측정 결과 Vds=2.0V에서 임계전압은 -0.78V, 트랜스컨덕턴스는 354mS/mm, 그리고 포화전류는 171mA/mm로 평가되었다. 특히 본 연구에서 개발된 트랜지스터의 게이트 전압 변화에 따른 균일한 트랜스 컨덕턴스의 특성은 RF 소자로 사용할 때 마이크로 웨이브의 왜곡특성을 없애주기 때문에 균일한 신호의 전달을 가능하게 한다. 0.5$\mu\textrm{m}$$\times$100$\mu\textrm{m}$ 게이트 MESFET을 이용한 S-parameter 측정과 Curve fitting 으로부터 차단주파수 fT는 40GHz 이상으로 평가되었고, 특히 균일한 트랜스컨덕턴스의 경향과 함께 차단주파수 역시 게이트 바이어스, 즉 소오스-드레스인 전류의 변화에 따라 균일한 값을 보였다. 본 연구에서 개발된 Side-wall 공정은 게이트 길이가 0.3$\mu\textrm{m}$까지 작은 경우에도 사용가능하며, WNx self-align gate MEESFET은 낮은 소오스저항, 균일한 임계전압 특성, 그리고 높고 균일한 트랜스 컨덕턴스 특성으로 HHP(Hend-Held Phone) 및 PCS(Personal communication System)와 같은 이동 통신용 단말기의 MMICs(Monolithic Microwave Integrates Circuits)의 제작에 활용될 것으로 기대된다.

  • PDF

ECR-PECVD 방법으로 제작된 DLC 박막의 기판 Bias 전압 효과

  • 손영호;정우철;강종석;정재인;황도원;김인수;배인호
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2000년도 제18회 학술발표회 논문개요집
    • /
    • pp.188-188
    • /
    • 2000
  • DLC (Diamond-Like Carbon) 박막은 높은 경도와 가시광선 및 적외선 영역에서의 광 투과도, 전기적 절연성, 화학적 안정성 및 저마찰.내마모 특성 등의 우수한 물리.화학적인 물성을 갖고 있기 때문에 여러 분야의 응용연구가 이루어지고 있다. 이러한 DLC 박막을 제작하는 과정에는 여러 가지가 있으나, 본 연구에서는 ECR-PECVD electron cyclotron resonance plasma enhanced chemical vapor deposition) 방법을 사용하였다. 이것은 최근에 많이 이용되고 있는 방법으로, 이온화률이 높을뿐만 아니라 상온에서도 성막이 가능하고 넓은 진공도 영역에서 플라즈마 공정이 가능한 장점이 있다. 기판으로는 4" 크기의 S(100)를 사용하였고, 박막을 제작하기 전에 진공 중에서 플라즈마 전처리를 하였다. 플라즈마 전처리는 Ar 가스를 150SCCM 주입시켜 5$\times$10-1 torr 의 진공도를 유지시키면서, ECR power를 700W로 고정하고, 기판 bias 전압을 -300 V로 하여 5분 동안 기판을 청정하였다. DLC 박막은 ECR power를 700W. 가스혼합비와 유량을 CH4/H2 : 10/100 SCCM, 증착시간을 2시간으로 고정하고, 기판 bias 전압을 0, -50, -75, -100, -150, -200V로 변화시켜가면서 제작하였다. 이때 ECR 소스로부터 기판까지의 거리는 150mm로 하였고, 진공도는 2$\times$10-2torr 였으며, 기판 bias 전압은 기판에 13.56 MHz의 RF power를 연결하여 RF power에 의해서 유도되는 negative DC self bias 전압을 이용하였다. 제작된 박막을 Auger electron spectroscopy, elastic recoil detection, Rutherford backscattering spectroscopy, X-ray diffraction, secondary electron microscopy, atomic force microscoy, $\alpha$-step, Raman scattering spectroscopu, Fourier transform infrared spectroscopy 및 micro hardness tester를 이용하여 기판 bias 전압이 DLC 박막의 특성에 미치는 영향을 조사하였다. 분석결과 본 연구에서 제작된 DLC 박막은 탄소와 수소만으로 구성되어 있으며, 비정질 상태임을 알 수 있었다. 기판 bias 전압의 증가에 따라 박막의 두께가 감소됨을 알 수 있었고, -150V에서는 박막이 거의 만들어지지 않았으며, -200V에서는 기판 표면이 식각되었다. 이것은 기판 bias 전압과 ECR 플라즈마에 의한 이온충돌 효과 때문으로 판단되며, 150V 이하에서는 증착되는 양보다 re-sputtering 되는 양이 더 많을 것으로 생각된다. 기판 bias 전압을 증가시킬수록 플라즈마에 의한 이온충돌 현상이 두드러져 탄소와 결합하고 있던 수소원자들이 떨어져 나가는 탈수소화 (dehydrogenation) 현상을 확인할 수 있었으며, 이것은 C-H 결합에너지가 C-C 결합이나 C=C 결합보다 약하여 수소 원자가 비교적 해리가 잘되므로 이러한 현상이 일어난다고 판단된다. 결합이 끊어진 탄소 원자들은 다른 탄소원자들과 결합하여 3차원적 cross-link를 형성시켜 나가면서 내부 압축응력을 증가시키는 것으로 알려져 있으며, hardness 시험 결과로 이것을 확인할 수 있었다. 그리고 표면거칠기는 기판 bias 전압을 증가시킬수록 더 smooth 해짐을 확인하였다.인하였다.

  • PDF

강유전체 $Pb(Zr,Ti)O_3$박막에 대한 분극피로와 회복현상의 비대칭적인 성질

  • 채병규;박철홍;장민수;권식철
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 1999년도 제17회 학술발표회 논문개요집
    • /
    • pp.84-84
    • /
    • 1999
  • 최근 큰 잔류분극을 가진 강유전체 Pb(Zr, Ti)O3 박막을 이용한 비휘발성 기억소자의 연구가 활발히 진행되고 있다. 그러나 Pb(Zr, Ti)O3 박막을 비휘발성 기억소자로 응용하는 경우 분극피로(polarization fatigue), imprint, 누설전류 등의 문제점이 나타나는 것으로 알려져 있다. 특히 분극반전 횟수가 증가할수록 잔류분극이 감소하는 분극피로 현상은 비휘발성 기억소자의 응용에 있어서 치명적인 장애가 되므로 기억소자의 실용화를 위해서는 분극피로 현상의 개선이 무엇보다 중요하다. 본 연구에서는 Pb(Zr, Ti)O3 강유전체 박막의 분극피로 현상을 규명하고 개선하기 위해서 다음과 같은 세가 실험적 방법으로 접근하였다. 먼저 Pt와 금속산화물인 LaNiO3을 이용하여 상·하부 전극을 달리하여 제조한 축전기에 대해서 분극피로 특성을 관찰하고 이로부터 분극피로 현상에 대한 전극의 효과를 조사하였다. 여기서 금속산화물인 LaNiO3 박막과 Pt 박막은 r.f. 스퍼트 법으로 증가하였으며 Pb(Zr, Ti)O3 박막은 LaNiO3/Si(100)/와 Pt/Ti/SiO2/i(100) 기판위에 졸겔법으로 제조하였다. 다음으로 분극피로된 박막의 상부전극에 극성이 다른 직류전압을 인가해주었을 때 나타나는 분극회복 현상을 광범위하게 관찰하였으며, 특히 직류전압의 극성에 따라 비대칭적인 분극회복 특성을 보였다. 마지막으로 이와 같은 직류전압에 대한 비대칭적인 분극회복현상에 착안하여 양과 음의 방향으로 바이어스된 스윗칭 펄스를 인가하여 분극피로 특성을 조사한 결과 비대칭적인 분극피로 현상을 관찰할 수 있었다. 이와 같은 Pv(Zr, Ti)O3 박막의 분극피로와 회복의 비대칭적인 현상은 분극피로 현상의 기구를 밝히는 중요한 근거가 되었으며, 본 연구에서는 하부 계면에서의 산소빈자리의 역할로 분극피로 현상을 모형화하였다.식각하기 시작하였으며, 19.5J/cm2에서 유리기판의 rudraus(격벽 두께 130$\mu\textrm{m}$)까지 식각하였다. 대한 정보(RDF)는 명확하게 얻을 수 있었다.nospec과 SEM으로 관찰하였다. 또한 Ge 함량 변화에 따른 morphology 관찰과 변화 관찰을 위하여 AFM, SEM, XRD를 이용하였으며, 이온주입후 열처리 온도에 따른 활성화 정도의 관찰을 위하여 4-point probe와 Hall measurement를 이용하였다. 증착된 다결정 SiGe의 두게를 nanospec과 SEM으로 분석한 결과 Gem이 함량이 적을 때는 높은 온도에서의 증착이 더 빠른 증착속도를 나타내었지만, Ge의 함량이 30% 되었을 때는 온도에 관계없이 일정한 것으로 나타났다. XRD 분석을 한 결과 Peak의 위치가 순수한 Si과 순수한 Ge 사이에 존재하는 것으로 나타났으며, ge 함량이 많아짐에 따라 순수한 Ge쪽으로 옮겨가는 경향을 보였다. SEM, ASFM으로 증착한 다결정 SiGe의 morphology 관찰결과 Ge 함량이 높은 박막의 입계가 다결정 Si의 입계에 비해 훨씬 큰 것으로 나타났으며 근 값도 증가하는 것으로 나타났다. 포유동물 세포에 유전자 발현벡터로써 사용할 수 있음으로 post-genomics시대에 다양한 종류의 단백질 기능연구에 맡은 도움이 되리라 기대한다.다양한 기능을 가진 신소재 제조에 있다. 또한 경제적인 측면에서도 고부가 가치의 제품 개발에 따른 새로운 수요 창출과 수익률 향상, 기존의 기능성 안료를 나노(nano)화하여 나노 입자를 제조, 기존의 기능성 안료에 대한 비용 절감 효과등을 유도 할 수 있다. 역시 기술적인 측면에서도 특수소재 개발에 있어 최적의 나노 입자 제어기술 개발 및 나노입자를 기능성 소재로 사용하여 새로운 제품의 제조와 고압 기상 분사기술의 최적화에

  • PDF

Si을 기판으로한 $P_2O_5-SiO_2$ 광도파로의 제작 및 손실측정 (Fabrication and loss measurement of $P_2O_5-SiO_2$ optical waveguides on Si)

  • 이형종;임기건;정창섭;정환재;김진승
    • 한국광학회지
    • /
    • 제3권4호
    • /
    • pp.258-265
    • /
    • 1992
  • 저압화학기상증착법으로 Si 기판에 $P_{2}O_{5}-SiO_{2}$ 광도파박막계를 제작하였다. 제작된 박막의 광도파손실율은 1.65dB/cm이었으나 $1100^{\circ}C$에서 열처리한 뒤에는 0.1dB/cm 이하로 크게 감소하였다. 레이저 노광법과 활성이온식각법으로 광도파로를 제작하여 $1100^{\circ}C$에서 열처리하였다. 열처리 결과 도파로 코어의 모양은 사각형에서 반원형으로 바뀌었으며 0.6328$\mu$m에서 0.03dB/cm 그리고 1.53$\mu$m에서 0.04dB/cm의 낮은 도파손실율을 나타내었다. 도파로의 도파손실율이 감소하는 이유로는 고온 열처리과정에서 첫째 박막조직과 결합하여 광흡수를 일으키는 수소가 확산 방출되고 둘째 광산란을 일으키는 도파로의 거친 계면 및 박막조직이 재형성되며, 셋째 식각법으로 도파로를 만들때 생기는 도파로 코어의 거친 계면이 매끄럽게되어 도파광의 산란손실이 중어들기 때문으로 생각된다.

  • PDF

비정질 실리콘 박막의 알루미늄 직접 가열 유도 결정화 공정 (Direct-Aluminum-Heating-Induced Crystallization of Amorphous Silicon Thin Film)

  • 박지용;이대건;문승재
    • 대한기계학회논문집B
    • /
    • 제36권10호
    • /
    • pp.1019-1023
    • /
    • 2012
  • 본 연구에서는 새로운 알루미늄 유도 결정화 공정을 제안하였다. 알루미늄 박막에 직접 3 A의 정전류를 인가하여 $1cm{\times}1cm$ 넓이의 두께 200 nm 비정질 실리콘 박막을 수십 초 내에 결정화하는 방법이다. 결정화된 다결정 실리콘 박막은 520 $cm^{-1}$ 에서의 라만 분광 피크를 통해 확인할 수 있었다. 공정 후, 알루미늄이 식각된 다결정 실리콘 박막은 다공성 구조임을 SEM 을 통하여 확인할 수 있었다. 또 한, 이차이온질량분석(secondary ion mass spectroscopy)에서 알루미늄 농도가 $10^{21}cm^{-3}$으로 헤비 도핑된 것을 확인 할 수 있었으며, 실시간으로 측정된 열화상 카메라의 결과를 통해 결정화는 820 K 근처에서 일어나는 것을 확인할 수 있었다.

$Pb(Zr,Ti)O_3$ 강유전체 박막 이력곡선의 변형에 관한 연구 (Studies on the Deformation in the Hysteresis Loop of $Pb(Zr,Ti)O_3$ Ferroelectric Thin Films)

  • 이은구;이종국;이재갑;김선재
    • 한국재료학회지
    • /
    • 제10권5호
    • /
    • pp.360-363
    • /
    • 2000
  • 다양한 Zr/Ti 비율을 갖고 있는 강유전체 PZT박막을 졸-겔 법으로 증착하였고 상부 백금전극의 제조방법과 열처리온도의 변화에 따라 강유전체 특성을 측정하여 이력곡선의 변형 원인을 조사하였다. Pt/PZT/Pt 캐패시터는 상부 백금전극을 반응성 이온 식각(RIE) 하는 과정에서 생성된 dc plasma 전압에 의하여 양의 방향으로 분극되었고 도메인 계면에 포획된 전하에 의해 내부전장이 발생되었다. PZT 박막은 sputtering으로 상부전극을 증착하는 과정에서 이력곡선의 중간에 잘룩하게 되는 시효현상이 관찰되었다. 상부전극을 제작한 후 열처리는 포획된 전하흫 제거시켜 양호한 이력곡선 특성을 되찾게 하였다. Zr/Ti 비율이 감소함에 따라 내부전장이 증가하였으며 내부전장이 없어지는 열처리온도가 증가하였다.

  • PDF