• 제목/요약/키워드: 유효 비트

검색결과 122건 처리시간 0.026초

전송율을 고려한 지상파 DMB 대화형 컨텐츠의 MPEG-4 씬 디스크립션 최적화 기법 (Optimization Technology for MPEG-4 Scene Description of Interactive T-DMB contents)

  • 차경애;조지연;이송록;김상욱;유영재;정원식
    • 한국정보과학회:학술대회논문집
    • /
    • 한국정보과학회 2005년도 가을 학술발표논문집 Vol.32 No.2 (2)
    • /
    • pp.556-558
    • /
    • 2005
  • 이동멀티미디어 방송 서비스의 국내 표준인 디지털 멀티미디어 방송(DMB) 시스템에서 대화형 컨텐츠는 MPEG-4 씬 디스크립션 정보에 의해서 이루어진다. 따라서 사용자 상호작용이 풍부한 컨텐츠일수록 씬 디스크립션이 전송되기 위해서 요구되는 비트레이트도 높아진다. 그러나 이동 단말에 고품질의 멀티미디어 데이터를 전송하는 지상파 DMB 환경에서는 씬 디스크립션과 같은 부가 데이터의 전송율을 매우 제한적이다. 그러므로 오디오나 비디오 데이터뿐만 아니라 씬 디스크립션 정보도 저대역폭 및 이동 단말을 대상으로 유효한 품질을 보장할 수 있는 형태로 인코딩되어야 한다. 본 논문에서는 컨텐츠를 전송하기 전에 인코딩된 MPEG-4 씬 디스크립션 정보를 파악하여 전송시점에 예상되는 비트율에 최적화되도록 재구성함으로써 씬 디스크립션 정보의 전송지연 및 손실을 최소화하는 방안의 연구 내용물 제안하고 실험결과를 소개한다.

  • PDF

16비트 신호처리 프로세서 기반 유효성분 누설전류 감지 알고리즘 구현 (The Implementation of Active Leakage Current Detecting Algorithm based on 16 bit Signal Processor)

  • 한영오
    • 한국전자통신학회논문지
    • /
    • 제11권6호
    • /
    • pp.605-610
    • /
    • 2016
  • 누전차단기는 전기재해로 인한 사고를 미연에 방지하기 위해 사용되는 유일한 방법이다. 그러나 기존의 누전차단기는 15mA~30mA의 차단범위에서 합성 누설전류를 검출하여 동작하기 때문에 저항성 누설전류에 의해 발생하는 화재 및 인체감전으로 인한 인명 및 재산피해를 미연에 방지하는데 한계가 있다. 또한 용량성 누설전류에 의한 오동작으로 인한 생산성 감소 및 신뢰성 등의 문제를 가지고 있다. 본 연구에서는 기존 누전차단기의 문제를 해결하기 위해 위상차를 측정을 통하여 유효성분(저항성) 누설전류를 감지할 수 있는 알고리즘을 개발하였고, 감지된 누설전류를 기술표준규격에서 규정하는 0.03초 이내에 차단을 할 수 있도록 16 bit 신호처리 프로세서인 MSP430 프로세서를 사용하여 유효성분 누설전류 감지 알고리즘을 구현하였다.

웨이브릿 변환 영역에서의 프랙탈 부호화를 이용한 효율적 MR 영상 압축 (Efficient Compression of MR Images Using Fractal Coding in Wavelet Transform Domain)

  • 배성호;윤옥경;김진한;박철현;이성기;박길흠;김현순
    • 대한의용생체공학회:의공학회지
    • /
    • 제21권3호
    • /
    • pp.247-254
    • /
    • 2000
  • 본 논문에서는 웨이브릿 변환 영역에서의 프랙탈을 이용한 효율적인 MR 영상의 압축 방법을 제안한다. 제안한 방법에서는 이산 웨이브릿 변환 계수의 절대값으로 유효 계수 트리를 구성하고 에너지가 높은 유효 계수의 정보를 이용하여 프랙탈 영상 압축을 수행한다. MR 영상의 경우 배경 부분을 비롯하여 대부분이 낮은 화소값을 가지므로 유효 계수의 수가 작게 나와 결과적으로 압축율이 높아진다. 또한 웨이브릿 변환 영역에서의 프랙탈을 이용하기 때문에 다른 압축 방법에 비해 블록화 현상이 생기지 않고 인간의 시각에 민감한 에지를 잘 복원하는 우수한 화질의 영상을 얻을 수 있다. 제안한 방법을 MR 영상에 적용하여 성능을 평가한 결과 0.33 [bpp] 이하의 낮은 비트율에서 기존의 JPEG 압축방법보다 복원 화질이 우수한 성능을 나타내었다.

  • PDF

비트펄프 대체 밀짚펠렛 첨가에 따른 느타리 생육 특성 (Growth characteristics of oyster mushroom following the addition of wheat straw pellet as a substitute for beet pulp)

  • 최준영;김정한;김연진;이채영;백일선;하태문;이찬중;임갑준
    • 한국버섯학회지
    • /
    • 제20권4호
    • /
    • pp.270-273
    • /
    • 2022
  • 느타리 재배에서 비트펄프를 대체하여 밀짚펠렛을 첨가한 결과는 다음과 같다. 처리 간 화학성은 pH 4.8~5.5, 총 탄소함량 45.9~46.5%, 총질소함량 1.5~1.7%로 밀짚펠렛의 대체첨가량이 증가할수록 pH는 높아지고 총탄소함량과 총질소함량은 대조구와 유사하거나 낮아지는 경향이 있었으며, 탄질비는 27.8~31.0로 대조구에 비해 유사하거나 높게 나타났다. 처리 간 균사생장은 '흑타리'의 경우 밀짚펠렛을 20% 대체첨가한 C처리구에서 88.2 mm로 대조구(83.7 mm)에 비해 빠른 균사생장을 보였고, '수한1호'는 모든 처리구에서 70.3~79.6 mm로 대조구(69.1 mm)에 비해 균사생장이 빨랐으며, 밀짚펠렛의 첨가량이 증가할수록 균사생장이 빠른 경향을 보였다. 균사밀도는 처리 간 뚜렷한 차이를 보이지 않았다. 자실체는 '흑타리'의 경우 밀짚펠렛을 10% 대체첨가한 A처리구에서 병 당 수량 177.1 g, 병 당 유효경수 22.5개로 대조구와 대등하였고, '수한1호' 또한 A처리구에서 병당 수량 151.2 g, 병 당 유효경수 14.0개로 대조구와 대등한 수준이었다. 따라서 느타리 재배 시 비트펄프를 대체하기 위한 밀짚펠렛의 첨가량은 10%가 적절함을 확인하였으며, 첨가비율을 높이기 위해 지속적인 연구가 필요할 것으로 판단된다.

수정된 의사 무작위 패턴을 이용한 효율적인 로직 내장 자체 테스트에 관한 연구 (A Study on Logic Built-In Self-Test Using Modified Pseudo-random Patterns)

  • 이정민;장훈
    • 대한전자공학회논문지SD
    • /
    • 제43권8호
    • /
    • pp.27-34
    • /
    • 2006
  • 내장 자체 테스트 과정에서 의사 무작위 패턴 생성기에 의해 만들어진 패턴들은 효율적인 고장 검출을 제공하지 못한다. 쓸모없는 패턴들은 테스트 시간을 줄이기 위해 제거하거나 수정을 통해 유용한 패턴으로 바꾸어야한다. 본 논문에서는 LFSR에서 생성하는 의사 무작위 패턴을 수정하고 추가적인 유효 비트 플래그를 사용하여 테스트 길이를 개선하고 높은 고장 검출률을 높이는 방법을 제안하고 있다. 또한 쓸모없는 패턴을 제거하거나 유용한 패턴으로 변경하기 위해 reseeding 방법과 수정 비트 플래그 모두 사용한다. 패턴을 수정할 때는 테스트 길이를 줄일 수 있도록 비트의 변화가 가장 적은 수를 선택한다. 본 논문에서는 단일 고착 고장만을 고려하였으며 결정 패턴을 사용하는 seed를 통해 100%의 고장 검출률을 얻을 수 있다.

Zoom FFT를 이용한 정밀 레벨 측정 장치의 구현 (Implementation of Precise Level Measurement Device using Zoom FFT)

  • 지석준;이준탁
    • Journal of Advanced Marine Engineering and Technology
    • /
    • 제36권4호
    • /
    • pp.504-511
    • /
    • 2012
  • 본 연구에서는 FMCW타입의 레이더 레벨 트랜스미터의 송 수신 신호간 주파수 차인 비트 주파수를 이용한 레벨 측정 장치를 구현하고자 한다. 레벨 정보를 나타내는 비트 주파수는 FFT(Fast Fourier Transform)과정을 통해 해석되며, 주파수 정밀도를 향상시키기 위해 Zoom FFT 기법을 적용하였다. Zoom FFT는 신호 처리 장치의 설계 초기에 결정되는 샘플링 주파수나 샘플링 데이터 수를 변경하지 않고도 주파수 분해능을 개선할 수 있는 장점을 가지며, Zoom FFT를 적용함으로써 146.5[mm]이던 거리 분해능을 5[mm]의 거리 분해능으로 크게 개선하였다. 또한, 스플라인 보간법을 활용하여 FFT point 수를 늘임으로써 레벨 측정 오차를 개선할 수 있었다. Zoom FFT를 적용한 거리 측정 방식의 유효성을 검증하기 위하여 1[mm] 단위로 거리 조정이 가능한 실험 장치를 제작하였으며, 실험을 통해 700~2,000[mm]의 거리에서 ${\pm}2$[mm] 이내의 측정 오차로 정밀 측정이 가능함을 확인하였다.

마이크로비트를 이용한 IoT 무선 디바이스 제어용 Java SW설계 교육 방법 (An Education Method of Java SW Designs for IoT Wireless Device Control using Microbits)

  • 허경
    • 실천공학교육논문지
    • /
    • 제12권1호
    • /
    • pp.85-91
    • /
    • 2020
  • 무선 통신 기술이 적용된 다양한 IoT 디바이스들을 제어하는 SW는 오류없이 동작해야 한다. IoT 디바이스들이 널리 보급되기 위해서는 이러한 SW를 설계하는 엔지니어들의 기술력이 향상되어야 한다. 단일 디바이스의 입출력 SW를 설계하는 것과 비교할 때, 송신기와 수신기 간의 다양한 입출력 관계를 명확하게 정의하는 SW Flowchart 설계 및 Java SW 프로그래밍 과정은 복잡도가 높다. 본 논문에서는 무선 통신 기반의 IoT 디바이스들을 제어하기 위한 SW Flowchart 설계 방법을 제안하였다. 이 과정에서 전체 제어 알고리즘이 문제 분할 과정을 거쳐 구현되는 것을 설명한다. 그리고, 설계된 SW Flowchart를 교육용 IoT 디바이스인 마이크로비트를 이용하여, Java SW로 프로그래밍하는 교육 방법을 제안하였다. 본 교육방법을 적용한 강좌에서 학생들의 만족도 평가 결과를 분석하여, 마이크로비트를 활용한 IoT 디바이스 제어 SW 교육방법의 유효성을 분석하였다.

단일 입력 SAR ADC를 이용한 AMOLED 픽셀 문턱 전압 감지 회로 (A Threshold-voltage Sensing Circuit using Single-ended SAR ADC for AMOLED Pixel)

  • 손지수;장영찬
    • 전기전자학회논문지
    • /
    • 제24권3호
    • /
    • pp.719-726
    • /
    • 2020
  • 능동형 유기 발광 다이오드의 픽셀 노화를 보상하기 위한 문턱 전압 감지 회로가 제안된다. 제안된 문턱 전압 감지 회로는 샘플-홀드 회로와 10비트의 해상도를 가지는 단일 입력 축차 근사형 아날로그-디지털 변환기로 구성된다. 각 샘플-홀드 회로의 스케일 다운 변환기와 단일-차동 변환기를 가지는 가변 이득 증폭기를 제거하기 위해 단일 입력 축차 근사형 아날로그-디지털 변환기를 위한 중간 기준 전압 보정과 입력 범위 보정이 수행된다. 제안된 문턱 전압 감지 회로는 1.8V 공급 전압의 180nm CMOS 공정을 사용하여 설계된다. 단일 입력 축차 근사형 아날로그-디지털 변환기로의 유효 비트와 전력 소모는 각각 9.425비트와 2.83mW이다.

고해상도 저전력 SAR ADC의 면적 최적화를 위한 타이밍 레지스터 구조 설계 (Design of Timing Register Structure for Area Optimization of High Resolution and Low Power SAR ADC)

  • 민경직;김주성;조후현;부영건;허정;이강윤
    • 대한전자공학회논문지SD
    • /
    • 제47권8호
    • /
    • pp.47-55
    • /
    • 2010
  • 본 논문에서는 고해상도 저전력 SAR 타입 ADC(아날로그 디지털 변환기)의 면적을 획기적으로 줄이기 위해서 역 다중화기 (Demultiplexer)와 카운터 (Counter)를 이용하는 타이밍 레지스터 (Timing register) 구조를 제안하였다. 전통적으로 사용되는 쉬프트 레지스터에 기반을 둔 타이밍 레지스터 구조는 해상도가 증가될수록 면적이 급격하게 증가하고, 또한 잡음의 원인이 되는 디지털 소비 전력도 증가되는 반면, 제안하는 구조는 해상도 증가에 따른 에러 보정 회로의 면적과 소비 전력 증가를 줄일 수 있다. 0.18 um CMOS 공정을 이용하여 제작하였으며, 제안한 타이밍 레지스터 구조를 이용하여, 기존 구조 대비 5.4배의 면적 감소와 디지털 전력 최소화의 효과를 얻을 수 있었다. 설계한 12 비트 SAR ADC는 11 비트의 유효 비트 (ENOB), 2 mW (기준전압 생성 블록 포함)의 소비전력과 1 MSPS의 변환 속도를 보였으며, 레이아웃 면적은 $1mm{\times}1mm$ 이었다.

비교기 기반 입력 전압범위 감지 회로를 이용한 6비트 500MS/s CMOS A/D 변환기 설계 (Design of a 6-bit 500MS/s CMOS A/D Converter with Comparator-Based Input Voltage Range Detection Circuit)

  • 시대;이상민;윤광섭
    • 한국통신학회논문지
    • /
    • 제38A권4호
    • /
    • pp.303-309
    • /
    • 2013
  • 입력 전압 범위 감지 회로를 이용해서 저전력 6비트 플래시 500Ms/s ADC를 설계하였다. 입력 전압 범위 감지 회로는 변환기내 모든 비교기들 중에서 25%만 동작시키고, 나머지 75%는 동작시키지 않는 방법을 채택하므로 저전력 동작을 가능하게 설계 및 제작하였다. 설계된 회로는 0.13um CMOS 공정기술을 이용해서 제작하였고, 1.2V 전원전압에서 68.8mW 전력소모, 4.9 유효 비트수, 4.75pJ/step의 평가지수가 측정되었다.