• 제목/요약/키워드: 위상 내삽기

검색결과 1건 처리시간 0.013초

고속 동작에 적합한 위상 내삽기 최적화 설계 기술 (Design Optimization Techniques of a Phase Interpolator for High-Speed Applications)

  • 황혜원;;전정훈;권기원
    • 대한전자공학회논문지SD
    • /
    • 제49권1호
    • /
    • pp.43-51
    • /
    • 2012
  • 본 논문에서는 수학적 해석을 통해 위상 내삽기(Phase Interpolator, PI)를 최적화하는 설계 방법과 인덕터 부하를 이용하여 고속 동작에 적합하도록 개선한 저전력 PI 구조를 제안한다. 정해진 대역폭과 이득을 가지는 PI의 전력이 최소가 되는 설계 기준을 공정에 따라 정해지는 상수의 수식으로 제시한다. 또한, 제안된 인덕더 부하를 사용하는 PI구조는 같은 대역폭과 이득에서 소모 전력을 반으로 줄일 수 있다. $0.13{\mu}m$ 1.2V CMOS 공정에서 4개의 위상을 가지는 VCO 출력 신호를 이용하여 7-bit PI를 설계한 결과, 인덕터 부하를 사용하고 제안된 설계 기준에 따라 소모 전력을 최적화 하여 12GHz에서 $721.2{\mu}W$ 소모한다.