• Title/Summary/Keyword: 운영 모드

Search Result 185, Processing Time 0.029 seconds

Power Aware Suffer Cache (저전력 버퍼 캐시)

  • Lee, Min;Seo, Eui-Seong;Lee, Joon-Won
    • Proceedings of the Korean Information Science Society Conference
    • /
    • 2005.07a
    • /
    • pp.766-768
    • /
    • 2005
  • 컴퓨팅 환경이 무선과 휴대용 시스템으로 변화하면서, 전력효율이 점점 중요해지고 있다. 특히 내장형 시스템일 경우에 더욱 그러한데 이중 메모리에서 소모되는 전력이 전체 전력소모의 두 번째 큰 요소가 되고 있다. 메모리 시스템에서의 전력소모를 줄이기 위해서 DRAM의 저전력 모드인 냅모드(nap mode)를 활용할 수 있다. 냅모드는 액티브 모드(active mode)일 때의 $28\%$의 전력만을 소모한다. 하지만 하드웨어 컨트롤러는 운영체제가 협조하지 않으면 이 기능을 효율적으로 활용하지 못한다. 이 논문에서는 DRAM의 액티브 유닛(active unit)의 수를 최소화하는 방법에 초점을 맞춘다. 운영체제는 참조되지 않는 메모리를 냅모드에 놓음으로써 최소한의 유닛들만을 액티브 모드에 놓아 프로그램이 수행될 수 있도록 피지컬(physical) 페이지들을 할당한다. 이것은 PAVM(Power Aware Virtual Memory) 연구의 일반화된 시스템 전반에 대한 연구라고 할 수 있다. 우리는 모든 피지컬 메모리를 고려하고 있으며, 특히 평균적으로 전체 메모리의 절반을 사용하는 버퍼 캐시를 고려하고 있다. 버퍼 캐시의 용량과 그 중요성 때문에 PAVM 방식은 버퍼 캐시를 고려하지 않고는 완전한 해법이 되지 못한다. 이 논문에서 우리는 메모리의 사용처를 분석하고 저전력 페이지 할당 정책을 제안한다. 특히 프로세스의 주소공간에 매핑(mapping)된 페이지들과 버퍼 캐시가 고려된다. 이 두 종류의 페이지들간의 상호작용과 그 관계를 분석하고 저전력을 위해 이러한 관계를 이용한다.

  • PDF

An Analysis of the KOMPSAT-1 Operational Orbit Evolution Over 3 Years (아리랑 1호 임무기간 3년 동안의 궤도변화 분석)

  • Kim,Hae-Dong;Choe,Hae-Jin;Kim,Eun-Gyu
    • Journal of the Korean Society for Aeronautical & Space Sciences
    • /
    • v.31 no.10
    • /
    • pp.40-50
    • /
    • 2003
  • The operational orbit evolution of the KOMPSAT-l over 3 years was analyzed. During LEOP, four orbit maneuvers were performed to obtain the optimized orbit and eight safe-hold modes happened. The effects of unpredictable occurrence of the safe-hold mode and the highest solar activity on the orbit evolution during the mission life were analyzed. The comparison of orbital elements between long-term predicted orbit and determined orbit from observed data was also performed. The operational orbit started from the optimized one was evolved within the boundary of the designed mission orbit except altitude and it was verified the sun-synchronous orbit was successfully maintained.

한일상관센터 운영과 향후 계획

  • O, Se-Jin;Yeom, Jae-Hwan;No, Deok-Gyu;O, Chung-Sik;Jeong, Jin-Seung;Jeong, Dong-Gyu;Atsushi, Miyazaki;Tomoaki, Oyama;Noriyuki, Kawaguchi;Hideyuki, Kobayashi;Katsunori, Shibata M.
    • The Bulletin of The Korean Astronomical Society
    • /
    • v.38 no.1
    • /
    • pp.70.2-70.2
    • /
    • 2013
  • 한국천문연구원은 일본국립천문대와 한일공동으로 개발한 한일공동VLBI상관기(KJJVC)의 VLBI 관측자들에게 연구결과를 제공할 수 있는 정상운영을 2013년부터 수행하였다. 한일상관센터(KJCC)에서는 평균 8시간정도 관측한 VLBI 관측자료의 상관처리에 소요되는 시간은 약 2주 정도이며, 데이터 분석가의 확인을 거친 후 담당 PI에게 상관결과를 전달하고 있다. 현재 상관처리는 다양한 관측모드 중에서 연구관측에서 많은 비중으로 차지하고 있는 C5(16MHz 대역폭에 16stream) 모드를 지원하고 있으며, 2013년도에 여러 연구자들의 요구에 대응하기 위해 Wideband(512MHz 대역폭), C1(256MHz 대역폭, 1stream), C2(128MHz 대역폭, 2stream) 모드를 지원할 수 있도록 시스템의 성능을 개선할 예정이다. 또한 일본국립천문대에서는 자기테이프를 사용하고 있는 VERA 관측망에 대해 관측자료의 복사시간 단축, 운영효율을 향상시키기 위해 하드디스크를 채용한 OCTADISK 시스템을 개발하였으며, 한일상관센터에도 동기재생처리장치에 장착된 2대의 OCTADDB를 OCTADISK로 수정작업을 추진하였다. 본 보고에서는 이상에 기술한 것과 같이 한일상관센터의 운영현황과 향후 계획에 대해 자세히 기술한다.

  • PDF

ISO/IEC JTC!/SC27의 국제표준소개(4) : ISO/IEC IS8372 정보처리-64비트 블럭 암호 알고리즘의 운영 모드[Information Proessing-Modes of operation for a 64-bit blick cipher algorithm)

  • 이필중
    • Review of KIISC
    • /
    • v.4 no.1
    • /
    • pp.76-87
    • /
    • 1994
  • 지난호에는 IS 10116 : n비트 블럭 암호 알고리즘의 운영모드(Modes of operation for a 64-bit blick cipher algorithm)를 소개하였다. 이번 호에는 보다 n=64의 경우에 한정되어 제한적이기는 하지만 훨씬 먼저인 1987년에 만들어져 사용 되어오고 있으며 1992년 정보보안 국제총회에서 이미 많은 제품이 IS 8372를 근거로 만들어져 있기 때문이라는 이유로 다시 5년간 국제표준으로서 수명의 연장을 받은 IS 8372를 소개한다.

  • PDF

GUI Implementation for operating system visualization (운영체제 시각화를 위한 GUI 구현)

  • DongHwi Kim;YeonTaek Park;HaeRam Jung;Gilmo Yang;YongWan Ju;JunDong Lee
    • Proceedings of the Korean Society of Computer Information Conference
    • /
    • 2023.07a
    • /
    • pp.729-731
    • /
    • 2023
  • 운영체제(Operating System)는 사용자의 하드웨어, 시스템 자원(System Resources)을 제어하고 프로그램에 대한 일반적 서비스를 지원하는 시스템 소프트웨어(System Software)이다. 시스템 하드웨어를 관리할 뿐 아니라 응용 소프트웨어를 실행하기 위하여 하드웨어 추상화 플랫폼과 공통 시스템 서비스를 제공한다. 최근에는 가상화 기술의 발전에 힘입어 실제 하드웨어가 아닌 가상 머신(HyperVisor) 위에서 실행되기도 한다. 본 연구에서는 다중 코어 프로세서를 타겟으로 한 소규모 운영체제 개발 프로젝트의 일환으로 화면 모드를 전환해 주고, 화면을 그리는 기능을 작성해 주었다. 이를 잘 활용하면 고해상도 그래픽모드에서의 보다 심도 있는 그래픽의 구현, 나아가 임베디드 시스템, IOT 등 다양한 분야에 이용할 수 있다.

  • PDF

Study for Block Cipher Operating Mode Using Counter (카운터를 사용한 블록암호 운영모드에 관한 연구)

  • Yang, Sang-Keun;Kim, Gil-Ho;Park, Chang-Soo;Cho, Gyeong-Yeon
    • Proceedings of the Korean Institute of Information and Commucation Sciences Conference
    • /
    • 2008.10a
    • /
    • pp.243-246
    • /
    • 2008
  • This thesis suggests block cipher operating mode using ASR(Arithmetic Shift Register). ASR is ratted arithmetic shift register which is sequence that is not 0 but initial value $A_0$ multiplies not 0 or 1 but free number D on $GF(2^n)$. This thesis proposes ASR mode which changes output multiplying d and Floating ASR mode which has same function but having strengthened stability altering d. If we use ASR's output as a counter, there's advantage that it has higher stability and better speed than CTR. Also, ASR mode and FASR mode have advantage of Random access which is not being functioned on CTR mode, they can be widely used to any part which Random access is needed.

  • PDF

An Implementation of GCM Authenticated Encryption based on ARIA Block Cipher (ARIA 블록암호 기반의 GCM 인증암호 구현)

  • Kim, Ki-Bbeum;Sung, Byung-Yoon;Shin, Kyung-Wook
    • Proceedings of the Korean Institute of Information and Commucation Sciences Conference
    • /
    • 2017.05a
    • /
    • pp.185-187
    • /
    • 2017
  • 국제 표준화 기구인 ISO/IEC와 NIST(National Institute of Standards and Technology)에서는 정보 유출 방지 및 정보의 유효성 인증을 위해 다양한 암호 기법들을 표준으로 권고하고 있다. 그 중 NIST SP 800-38D에서 표준으로 권고된 GCM(Galois/Counter Mode) 인증 암호화 모드는 블록암호의 CTR 운영모드와 GHASH를 이용하여 메시지의 기밀성과 무결성을 동시에 제공하는 운영모드이다. 본 논문에서는 ARIA 블록암호 기반의 ARIA-GCM 프로세서를 Verilog HDL로 모델링 하고, Virtex5 FPGA로 구현하여 정상 동작함을 확인하였다. $0.18{\mu}m$ 공정의 CMOS 셀 라이브러리로 합성한 결과 20 MHz의 동작주파수에서 44,986 GE로 구현되었다.

  • PDF

Jumplementation & Design of the Adminstration Management System for Easy_SRP System vl .0 Functions P. M. High school (초중고등학교 행정관리 시스템 설계 및 구축 사례 Easy_SRP System v1.0의 기능)

  • 최성;최장익;김승찬;김호성;이종욱;최현식;오영갑
    • Proceedings of the KAIS Fall Conference
    • /
    • 2001.05a
    • /
    • pp.207-210
    • /
    • 2001
  • 현재 초ㆍ중ㆍ고등학교(이하 ‘학교기관’ )에서 쓰이고 있는 기존의 수작업 방식의 회계관리와 DOS 방식의 행정전산관리 프로그램의 한계점을 벗어나 새로운 GUI 윈도우 체계의 프로그램의 개발 필요성이 대두되어 본 시스템을 개발하게 되었다. 또한 학교기관에 납입해야 할 모든 납부금, 급식비, 장부관리에서부터 수입, 지출 등 학교에서 쓰이는 회계부분의 수작업을 모듈화 및 집약화하고 누구나 쉽게 운영할 수 있는 행정관리 시스템, 일괄처리로 구성하도록 하였으며, DB를 이중모드(사용자 모드와 관리자모드)로 분리, 보안문제를 보충하고, 문서의 표준화로 정보교류의 용이하다. 전국 학교기관의 회계운영방식을 표준화하여 구축 설계하고, 초보자 입장을 지향한 순차적 처리방식과 회계관리의 중복처리를 집약화 하여 구축하였다.

FPGA Implementation of ARIA Encryption/Decrytion Core Supporting Four Modes of Operation (4가지 운영모드를 지원하는 ARIA 암호/복호 코어의 FPGA 구현)

  • Kim, Dong-Hyeon;Shin, Kyung-Wook
    • Proceedings of the Korean Institute of Information and Commucation Sciences Conference
    • /
    • 2012.10a
    • /
    • pp.237-240
    • /
    • 2012
  • This paper describes an implementation of ARIA crypto algorithm which is a KS (Korea Standards) block cipher algorithm. The ARIA crypto-core supports three master key lengths of 128/192/256-bit specified in the standard and the four modes of operation including ECB, CBC, CTR and OFB. To reduce hardware complexity, a hardware sharing is employed, which shares round function in encryption/decryption module with key initialization module. The ARIA crypto-core is verified by FPGA implementation, the estimated throughput is about 1.07 Gbps at 167 MHz.

  • PDF