• Title/Summary/Keyword: 오실레이터

Search Result 55, Processing Time 0.024 seconds

A Study on Wideband LC Oscillator Using Fat Dipole Antenna (팻 다이폴 안테나를 이용한 광대역 LC 오실레이터에 관한 연구)

  • Lee, Sang-Heun;Yoon, Young-Joong;Heo, Hoon;Nam, Sang-Hoon;Lee, Woo-Sang;Choi, Do-Won
    • The Journal of Korean Institute of Electromagnetic Engineering and Science
    • /
    • v.19 no.11
    • /
    • pp.1185-1192
    • /
    • 2008
  • In this paper, a wideband LC oscillator which is composed of a high voltage switch and a fat dipole antenna was designed and radiation characteristics are analyzed. A Marx generator was used as a high voltage pulse generator of the proposed wideband LC oscillator and $90^{\circ}$ corner reflector was used to obtain high directivity. According to simulated and measured results, 3 dB bandwidth of high voltage switch without fat dipole based on the received power is about 9%(${\lambda}_1=0.7\;m$) and bandwidth Is about 30%(${\lambda}_2=1\;m$) by using the LC oscillator containing high voltage switch and fat dipole. Consequently, fat dipole affects not only radiating power but also operating frequency and bandwidth of the LC oscillator. This study will be useful to determine operating frequency and radiating power when we design LC oscillator which uses a high voltage switch and a fat dipole.

Design of a PWM DC-DC Boost Converter IC for Mobile Phone Flash (휴대전화 플래시를 위한 PWM 전류모드 DC-DC converter 설계)

  • Jung, Jin-Woo;Heo, Yun-Seok;Park, Yong-Su;Kim, Nam-Tae;Song, Han-Jung
    • Journal of the Korea Academia-Industrial cooperation Society
    • /
    • v.12 no.6
    • /
    • pp.2747-2753
    • /
    • 2011
  • In this paper, a PWM current-mode DC-DC boost converter for mobile phone flash application has been proposed. The converter which is operated with 5 Mhz high switching frequency is capable of reducing mounting area of passive devices such as inductor and capacitor, consequently is suitable for compact mobile phones. This boost converter consists of a power stage and a control block. Circuit elements of the power stage are inductor, output capacitor, MOS transistors and feedback resistors. Meanwhile, the control block consists of pulse width modulator, error amplifier, oscillator etc. Proposed boost converter has been designed and verified in a $0.5\;{\mu}m$ 1-poly 2-metal CMOS process technology. Simulation results show that the output voltage is 4.26 V in 3.7 V input voltage, output current 100 mA which is larger than 25 ~ 50 mA in conventional 500 Khz driven converter when the duty ratio is 0.15.

An Area-Efficient DC-DC Converter with Poly-Si TFT for System-On-Glass (System-On-Glass를 위한 Poly-Si TFT 소 면적 DC-DC 변환회로)

  • Lee Kyun-Lyeol;Kim Dae-June;Yoo Changsik
    • Journal of the Institute of Electronics Engineers of Korea SD
    • /
    • v.42 no.2 s.332
    • /
    • pp.1-8
    • /
    • 2005
  • An area-efficient DC-DC voltage up-converter in a poly-Si TFT technology for system-on-glass is described which provides low-ripple output. The voltage up-converter is composed of charge-pumping circuit, comparator with threshold voltage mismatch compensation, oscillator, buffer, and delay circuit for multi-phase clock generation. The low ripple output is obtained by multi-phase clocking without increasing neither clock frequency nor filtering capacitor The measurement results have shown that the ripple on the output voltage with 4-phase clocking is 123mV, while Dickson and conventional cross-coupled charge pump has 590mV and 215mV voltage ripple, respectively, for $Rout=100k\Omega$, Cout-100pF, and fclk=1MHz. The filtering capacitor required for 50mV ripple voltage is 1029pF and 575pF for Dickson and conventional cross-coupled structure, for Iout=100uA, and fclk=1MHz, while the proposed multi-phase clocking DC-DC converter with 4-phase and 6-phase clocking requires only 290pF and 157pF, respectively. The efficiency of conventional and the multi-phase clocking DC-DC converter with 4-phase clocking is $65.7\%\;and\;65.3\%$, respectively, while Dickson charge pump has $59\%$ efficiency.

ZnTe 완충층 두께에 따른 CdTe/ZnTe 양자점의 운반자 동역학

  • Kim, Su-Hwan;Lee, Ju-Hyeong;Choe, Jin-Cheol;Lee, Hong-Seok
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2014.02a
    • /
    • pp.305-305
    • /
    • 2014
  • 양자점(Quantum dots)은 3차원적 운반자 구속과 낮은 전류와 높은 온도에서 작동하는 나노 크기의 전기적, 광학적 소자로 응용이 적합하기 때문에 그 특성을 이용한 단전자 트랜지스터, 적외선 검출기, 레이저, LED, 태양전지 등 반도체 소자로의 응용연구가 활발히 진행되고 있다. 특히 양자점의 낮은 임계전류밀도와 높은 차동 이득(differential gain), 그리고 고온에서 작동이 용이하여 양자점 레이저로 활용되고 있다. 이러한 분야에 양자점을 응용하기 위해서는 양자점의 운반자 동역학을 이해하고 양자점의 모양, 크기, 크기 분포와 같은 특성 조절이 필요하다. 또한 기존의 연구들은 III-V족 화합물 반도체 양자점에 대한 연구가 대부분이며, II-VI족으로 구성된 연구가 미흡한 상황이기 때문에 II-VI족 화합물 반도체 양자점에 대한 많은 연구가 필요한 상황이다. II-VI 족 화합물 반도체 양자점은 기존의 III-V 족 양자점보다 더 큰 엑시톤 결합에너지(exciton binding energy)를 가지고 있으며, 이러한 특성을 가지는 II-VI 족 화합물 반도체 양자점 중에서도 CdTe 양자점은 높은 엑시톤 결합에너지와 녹색 스펙트럼 영역을 필요로 하는 광학적 장치들에 응용 가능성이 높기 때문에 더욱 주목받고 있다. 본 연구에서는 분자 선속 에피 성장법(Molecular Beam Epitaxy; MBE)과 원자 층 교대 성장법(Atomic Layer Epitaxy; ALE)으로 CdTe/ZnTe 나노구조에서 ZnTe 완충층의 두께에 따른 운반자 동역학 및 광학적 특성을 연구 하였다. 저온 광루미네센스 측정(Photoluminescence; PL) 을 통하여 ZnTe 완충층 두께가 증가할수록 양자점의 광루미네센스 피크가 낮은 에너지로 이동함을 알 수 있었는데, 이는 ZnTe 완충층의 두께가 증가할수록 ZnTe 완충층과 CdTe 양자점의 격자 불일치(lattice mismatch)로 인한 구조 변형력이 감소하고 이에 따라 CdTe 양자점으로 가해지는 변형(Strain)이 감소하여 CdTe 양자점의 크기가 증가했기 때문이다. 그리고 ZnTe 완충층의 두께가 증가할수록 PL 세기가 증가함을 알 수 있었는데, 이는 ZnTe 완충층의 두께가 증가할수록 양자 구속 효과로부터 electronic state와 conduction band edge 사이의 에너지 차이의 증가 때문이다. 또한 시분해 광루미네센스 측정 결과 ZnTe의 두께가 증가할수록 양자점의 소멸 시간이 더 길게 측정되었는데, 이는 더 큰 양자점 일수록 엑시톤 오실레이터 강도가 감소하기 때문에 더 긴 소멸 시간을 나타내는 것을 확인할 수 있었다. 결과적으로 본 연구는 ZnTe 두께 변화를 통해 양자점의 에너지 밴드를 제어할 수 있으며, 양자점의 효율 향상을 할 수 있는 좋은 방법임을 제시하고 있다.

  • PDF

Design of a CCM/DCM dual mode DC-DC Buck Converter with Capacitor Multiplier (커패시터 멀티플라이어를 갖는 CCM/DCM 이중모드 DC-DC 벅 컨버터의 설계)

  • Choi, Jin-Woong;Song, Han-Jung
    • Journal of the Korea Academia-Industrial cooperation Society
    • /
    • v.17 no.9
    • /
    • pp.21-26
    • /
    • 2016
  • This paper presents a step-down DC-DC buck converter with a CCM/DCM dual-mode function for the internal power stage of portable electronic device. The proposed converter that is operated with a high frequency of 1 MHz consists of a power stage and a control block. The power stage has a power MOS transistor, inductor, capacitor, and feedback resistors for the control loop. The control part has a pulse width modulation (PWM) block, error amplifier, ramp generator, and oscillator. In this paper, an external capacitor for compensation has been replaced with a multiplier equivalent CMOS circuit for area reduction of integrated circuits. In addition, the circuit includes protection block, such as over voltage protection (OVP), under voltage lock out (UVLO), and thermal shutdown (TSD) block. The proposed circuit was designed and verified using a $0.18{\mu}m$ CMOS process parameter by Cadence Spectra circuit design program. The SPICE simulation results showed a peak efficiency of 94.8 %, a ripple voltage of 3.29 mV ripple, and a 1.8 V output voltage with supply voltages ranging from 2.7 to 3.3 V.