• 제목/요약/키워드: 어레이

검색결과 1,338건 처리시간 0.041초

희소에레이를 이용한 적응 빔형성기

  • 이훈희
    • 한국음향학회:학술대회논문집
    • /
    • 한국음향학회 1998년도 학술발표대회 논문집 제17권 2호
    • /
    • pp.189-192
    • /
    • 1998
  • 본 논문에서는 희소어레이 구조를 응용한 선형제약형 적응어레이 처리기를 제안하였다. 다경로 환경하에서 간섭신호의 제거에 효과적인 공간유화방법을 사용하여 제안된 어레이 처리기의 성능을 분석평가하였다. 선형어레이와 최적화된 센서간격으로 이루어진 선형어레이와 정상어레이 간의 성능을 비교하였다. 실험결과 최적화된 희소어레이를 이용한 선형제약형 적응어레이의 성능이 정상어레이의 성능에 버금가는 것으로 나타났다.

  • PDF

시뮬레이션을 이용한 완전 비동기 디스크 어레이 시스템의 성능 평가 (A Performance Evaluation of a Fully Asynchronous Disk Array System Using Simulation)

  • 오유영;김성수
    • 한국정보과학회:학술대회논문집
    • /
    • 한국정보과학회 1999년도 가을 학술발표논문집 Vol.26 No.2 (3)
    • /
    • pp.18-20
    • /
    • 1999
  • 대용량 데이터의 실시간 처리를 요구하는 멀티미디어 시대에 고성능 입출력을 제공할 수 있는 저장 시스템으로서 디스크 어레이가 보편적으로 사용되고 있다. 비용 효율적인 디스크 어레이가 설계될 수 있도록 디스크 어레이의 성능을 분석할 수 있는 성능 모델의 개발은 중요하다. 큐잉 모델링을 통해서 성능 평가를 할 수 있는 방법으로는 큐잉 이론이나 시뮬레이션을 이용할 수 있다. 디스크 어레이의 병렬 및 병행 처리 특성상 큐잉 이론의 분석적인 방법의 한계성을 인식하고, 본 논문에서는 낮은 수준에서 디스크 어레이 시스템을 추상화한 시뮬레이션 기법을 이요하여 디스크 어레이의 성능 평가를 수행한다. 시뮬레이션을 통해서 산출된 디스크 어레이 요구에 대한 평균 응답 시간, 평균 큐잉 지연, 평균 서비스 시간, 평균 길이 및 디스크 어레이 시스템의 이용률, 처리율 등은 최적화된 디스크 어레이 설계를 위한 시스템의 용량 산정에 활용될 수 있다.

  • PDF

왜곡된 형상을 갖는 어레이를 위한 합성 처리 기법 (Synthetic Aperture Sonar for Conformal Towed Array)

  • 김준환;양인식;김기만;오원천;도경철
    • 한국음향학회지
    • /
    • 제19권4호
    • /
    • pp.77-83
    • /
    • 2000
  • 기존의 어레이 합성 기법들은 선형 어레이 소나에 적용되어 신호이득을 증가시키고, 방향의 분해능을 향상시키며 부엽에 대한 주엽의 레벨 비를 높이기 위한 방법으로 연구되어져 왔다. 본 논문에서는 어레이 합성 기법을 비선형 형태의 견인 어레이인 Conformal 어레이에 적용하여 기준 축상에 실제 어레이의 센서들을 사상시킴으로써 선형 어레이와 같이 제어하기 위한 기법을 제안한다. Conformal 어레이를 위해 적용된 기법은 FFT변환을 통해 빔 영역상에서 연속적인 시간에 대해 부신호를 코히어런트하게 처리한다. 합성의 반복횟수, 선형 어레이에서 나타난 방향 탐지 오차, 부엽 증가에 대해 사상 기법에 의한 오차 감소와 같은 결과를 컴퓨터 시뮬레이션을 통해 검증하였다.

  • PDF

비트 레블 슈퍼 시스톨릭 정렬 어레이 구현 (Implementation of Bit-level Super-Systolic Array for Sorting)

  • 이재진;한강룡;김용규;송기용
    • 융합신호처리학회 학술대회논문집
    • /
    • 한국신호처리시스템학회 2003년도 하계학술대회 논문집
    • /
    • pp.280-283
    • /
    • 2003
  • 어레이 셀 내의 연산에 대한 고성능 처리는 시스톨릭 어레이의 중요한 특징이다. 본 논문에서는 시스톨릭 어레이 구조 내 셀이 또 다른 시스톨릭 어레이 구조를 가지는 슈퍼 시스톨릭 어레이 구조를 제안하고, 그 예로 비트 레블 슈퍼 시스톨릭 정렬기의 설계 및 구현에 대하여 기술한다. 먼저 정규순환방정식으로 표현된 정렬 알고리즘으로부터 워드 레블 1차원 평면 시스톨릭 어레이를 유도한 후 유도된 워드 레블 시스톨릭 어레이를 슈퍼 시스톨릭 어레이로 변환한다. 위의 과정으로 유도된 비트 레블 슈퍼 시스톨릭 정렬기를 RT수준에서 VHDL로 모델링 하여 동작을 검증하였으며, 검증된 비트 레블 슈퍼 시스톨릭 정렬기는 Hynix에서 제공되는 0.35$\mu\textrm{m}$ 셀 라이브러리와 FPGA V200E칩을 사용하여 합성 및 구현되었다.

  • PDF

게이트 어레이 방식에 의한 집적회로 설계

  • 이만구;곽명신;유영욱
    • ETRI Journal
    • /
    • 제9권1호
    • /
    • pp.65-73
    • /
    • 1987
  • 반주문형 설계기술중 게이트 어레이 방식의 주요특징은 빠른 설계 시간, 저렴한 개발비용 및 매크로(macro) 셀 라이브러리 정립의 용이함을 들 수 있다. 이러한 장점을 살려 집적회로 설계를 위한 기술개발과정으로 게이트 어레이 방식의 설계과정 및 그 방법에 대하여 기술하였다. 사용된 공정기술은 $3\mum$ N-well CMOS 이며 이에 대한 설계규칙을 정하여 540 게이트 베이스 어레이를 설계하였다. 실제로 이미 정립된 매크로 셀 라이브러리의 셀들을 이용하여 이 베이스 어레이 상에 1-비트 콘트롤러인 ICU를 게이트 어레이 방식으로 설계함으로써 그 제반특성 및 방법을 검토하였다.

  • PDF

계수 최소 자승 방법을 사용한 희소어레이의 최적화 (Optimization of Thinned Sensor Arrays Using A Weighted Leastd Square Method)

  • 장병건;전창대
    • 한국음향학회:학술대회논문집
    • /
    • 한국음향학회 1999년도 학술발표대회 논문집 제18권 1호
    • /
    • pp.117-120
    • /
    • 1999
  • 본 논문은 희소어레이의 패턴을 원하는 패턴과 실제 희소어레이의 패턴간의 오차의 계수적 자승치를 최소화하여 최적화하는 방법을 제시한다 센서의 간격이 어레이 중심에 관하여 대칭인 경우와 비대칭인 경우에 대하여 성능을 점검하며, 어레이 공간의 주어진 영역의 오차함수에 성능 향상을 위하여 계수를 적용한다. 주빔 부근의 측면롭의 효과적인 제어를 위하여 지수 함수적인 계수를 제안하였으며 그 결과 측면롭의 수준이 전체적으로 균등하게 분포되는 패턴을 얻을 수 있었다. 이 결과는 입력잡음신호가 어레이 공간상에 균등하게 입사될 때 효과적으로 사용될 수 있다.

  • PDF

디스플레이 응용을 위한 능동 제어형 전계 에미터 어레이의 회로 모델링 및 시뮬레이션 (Circuit modeling and simulation of active controlled field emitter array for display application)

  • 이윤경;송윤호
    • 대한전자공학회논문지SD
    • /
    • 제38권2호
    • /
    • pp.28-28
    • /
    • 2001
  • 능동제어형 전계방출 디스플레이의 전자공급원으로서 능동제어형 전계 에미터 어레이의 회로모델이 제안되었다. 능동제어형 전계 에미터 어레이는 전계방출을 안정화시키고 저전력구동을 위한 수소화 된 비정질 실리콘 박막 트랜지스터와 Spindt형 Mo 전계 에미터 어레이로 구성되었고 같은 유리기판 위에 제작되었다. 비정질 박막 트랜지스터와 Spindt형 Mo 전계 에미터 어레이의 전기적 특성으로부터 추출된 기본 모델 변수는 제안된 능동제어형 전계 에미터 어레이 회로모델에 입력되었고 SPICE 회로 시뮬레이터를 사용하여 특성을 분석하였다. 제작된 소자의 측정값과 DC 시뮬레이션 결과를 비교한 결과 두 값이 상당히 일치함으로써 등가회로 모델의 정확성을 확인하였다. 또한 제작된 소자의 transient 시뮬레이션 결과 전계 에미터 어레이의 게이트 커패시턴스와 TFT의 구동능력이 반응시간에 가장 크게 영향을 끼치고 있음을 확인하였다. 제작된 능동제어형 전계방출 에미터 어레이는 pulse width modulation으로 구동하는 경우 15㎲의 반응시간을 얻었고 이 값으로는 4bit/color의 계조(gray scale)표현이 가능하였다.

수중환경에서 향상된 각 분해능을 갖는 어레이 합성기법 (Array Aperture Synthesis Technique with Improved Angle Resolution in Underwater Environment)

  • 박민수;김승일;성하종;이충용;윤대희
    • 한국음향학회지
    • /
    • 제18권2호
    • /
    • pp.25-31
    • /
    • 1999
  • 본 논문에서는 물리적으로 제한된 길이를 갖는 어레이를 확장시키는 어레이 합성기법을 제안한다. 기존의 확장 견인 어레이 측정기법(Extended Towed Array Measurements)에서는, 어레이의 이동에 따라 중첩되는 하이드로폰 사이의 공간적 배치상태가 적절한 위치에서 일치해야 하는 제한을 갖는다. 그러나 어레이를 합성하여 확장하는데 요구되는 위상보정성분은, 협대역 신호의 경우 위치제약에 관계없이 추정할 수 있다. 결과적으로 어레이 합성에 필요한 공간 표본 수를 증가시킬 수 있으며, 이를 통해 일반적으로 SNR이 낮은 수중 환경에서 고해상도의 방향추정 성능을 가지는 어레이 합성기법을 얻게 된다. 시뮬레이션을 통해 이를 검증한 결과 SNR에 따른 방향추정오차가 감소하였다.

  • PDF

몽고메리 알고리즘을 위한 고정-크기 시스톨릭 어레이 설계 및 분석 (Design and Analysis of Fixed -size Systolic Arrays for Montgomery Modular Multiplication)

  • 김현성;이성우;김정준;김태;유기영
    • 한국정보과학회논문지:시스템및이론
    • /
    • 제26권4호
    • /
    • pp.406-419
    • /
    • 1999
  • RSA와 같은 공개키 암호시스템(public-key cryptography system)에서는 512 비트 또는 그 이상 큰수의 모듈러 곱셈 연산을 수행하여야한다. 본 논문에서는 Montgomery 알고리즘을 이용하여 모듈러 곱셈을 수행하는 두 가지의 고정-크기 선형 시스톨릭 어레이를 설계하고 분석한다. 제안된 임의의 고정-크기 선형 시스톨릭 어레이와 파이프라인된 고정-크기 선형 시스톨릭 어레이는 최적의 문제-크기 선형 시스톨릭 어레이로부터 LPGS(Locally Parallel Globally Sequential)분할방법을 적용하여 설계한다. VHDL 시뮬레이션 결과, 밴드이 크기를 4로 하여 분할 시 문제-크기 어레이와 비교하면 수행시간의 지연이 없었으며,어레이의 크기도 1/4로 줄일 수 있었다. 제안된 시스톨릭 어레이는 크기에 제한을 갖는 스마트카드 등에 이용될수 있을 것이다.

최적 시스토릭 어레이의 자동설계 (The Automatic Design of Optimal Systolic Arrays)

  • 성기택;신동석;이덕수
    • 수산해양기술연구
    • /
    • 제26권3호
    • /
    • pp.295-302
    • /
    • 1990
  • 본 연구에서는 시스토릭 어레이의 처리요소 수와 주어진 알고리즘을 처리하는 시간 두 평가기준에 대해서 최적의 시스토릭 어레이를 구현하기 위한 자동설계 소프트웨어 패케지를 개발하였다. 알고리즘의 크기에 맞는 시스토릭 어레이는 많은 처리요소를 요구하기 때문에 비효율적이므로 알고리즘을 분할하여 고정된 크기의 시스토릭 어레이로 사상시키는 방법을 이용했다. 시스토릭 어레이 설계과정에서 고려될 수 있는 여러 가지 사항들을 고려하여 처리요소의 통신패스 방향의 수를 줄이고 의존행렬의 열 벡터에서 값이 같은 열 벡터는 단일화하여 의존행렬의 크기를 줄여 발생되는 이용행렬의 수를 크게 줄였다. 따라서 기존의 Moldovan에 의한 방법보다 시스토릭 어레이를 설계하는 시간을 단축시켰으며, 처리요소의 수, 알고리즘의 수행시간, 분할밴드의 수 등을 계산하여 최적의 시스토릭 어레이를 설계했다. 작성된 프로그램에 동적 프로그래밍 알고리즘, QR분해 알고리즘과 행렬곱 알고리즘을 적용하여 각각에 대한 최적의 시스토릭 어레이를 설계하였으며 설계된 어레이의 구성을 CRT에 나타내어 어레이의 형태를 쉽게 인식할 수 있게 했다. 본 연구의 결과는 빠른 응답을 요구하는 신호 처리 및 데이터베이스 등에서 특수회로를 설계할 때 응용 될 수 있다. 그러나 본 연구에서의 시스토릭 어레이는 처리요소들이 분산되어 지역적으로 상호 연결되어 있으므로 한 처리요소가 제대로 동작하지 않으며 전체결과가 잘못된다. 따라서 몇 개의 처리 요소가 동작되지 않을 경우에도 전체 시스템이 정확하게 동작할 수 있는 폴트톨러런스 시스템의 설계가 앞으로의 고려사항이다.

  • PDF