• 제목/요약/키워드: 어드레스 비교회로

검색결과 7건 처리시간 0.024초

균형 다중 트리를 이용한 고속 IP 어드레스 검색 기법 (High-speed W Address Lookup using Balanced Multi-way Trees)

  • 김원정;이보미;임혜숙
    • 한국정보과학회논문지:정보통신
    • /
    • 제32권3호
    • /
    • pp.427-432
    • /
    • 2005
  • 링크기술이 발달하면서 인터넷 라우터로 들어오는 패킷의 수가 급격히 증가하고 있으며, 이로 인하여 입력 패킷을 실시간으로 처리하는 일은 점점 더 어려운 작업이 되어가고 있다. If 어드레스 검색은 라우터의 패킷 처리 기능 중 가장 필수적인 기능 중의 하나로서, 효율적인 IP 어드레스 검색을 위한 알고리즘과 구조에 대한 연구가 진행되고 있다. 본 논문에서는 작은 크기의 메모리를 사용하면서도 검색 속도를 빠르게 향상시킨 IP 어드레스 검색 구조를 제안한다. 제안하는 방법은 한번의 메모리 접근으로 여러 프리픽스를 동시에 비교하는 멀티웨이 트리에 기반을 두고 있는 구조로서, 약 4만개의 프리픽스를 저장하기 위해 280KByte 크기의 SRAM을 사용하근 평균 5.9번의 메모리 접근으로 IP 어드레스를 검색하는 구조이다.

반사형 강유전성 액정 공간 광 변조기를 이용한 CGH의 양자화 방법에 따른 재생 특성 비교

  • 최한섭
    • 한국광학회지
    • /
    • 제10권1호
    • /
    • pp.32-39
    • /
    • 1999
  • 본연구에서는 연속적으로 세기 분포를 갖는 CGH 패턴을 두 가지 서로 다른 방법으로 이진화를 하고 그 패턴을 LCSLM(liquid crystal spatial light modulator)에 적용하여 재생 특성을 비교해 보았다. 이진화 방법으로는 에러확산 알고리즘과 직접 얀자화 방법을 사용하였다. 재생 특성 비교에 사용한 인자들은 전체 밝기 평균, 평균 제곱 에러, 그리고 회절 효율이다. 실험에 사용한 LCSLM은 256$\times$256 점들을 가지고 87% fill factor와 15$\mu$m pixel pitch를 가지는 이진의 전기적으로 어드레스되는 반사형 강유전성 액정 공간 광 변조기이다.

  • PDF

홀로그래픽 메모리시스템에서 위상 다중화 인코딩에 관한 연구 (A Study on a Phase-encoded Multiplexing Method in Holographic Memory System)

  • 조병철;김규태;길상근;김은수
    • 전자공학회논문지D
    • /
    • 제36D권10호
    • /
    • pp.51-60
    • /
    • 1999
  • 본 논문에서는 홀로그래픽 메모리 시스템에서 효율적인 위상다중화를 위하여 기준빔으로 구현되는 네가지 형태의 위상코드를 생성시켰다. 프로그램적으로 $32 {\times} 32$의 동일한 픽셀수로 발생된 위상코드에 대하여 어드레스빔의 갯수를 계산하였고, 실제 광시스템에서 SLM의 비선형적 위상변조 특성을 고려하여 0%, 5%, 10% 15%, 20%, 25%의 에러율을 갖는 위상값을 의도적으로 부가하여 네 가지 형태의 위상코드들에 대한 각각 자기상관성분 및 상호상관성분을 시뮬레이션을 통해 계산함으로서 위상코드 간의 cross talk 및 신호대 잡음비를 비교, 분석하였다. 그 결과 $32 {\times} 32$의 픽셀수에 대해서는 의사랜덤 위상코드의 상호 상관에 의한 평균값이 0.067로 다른 형태의 랜덤위상코드들의 신호대 잡음비와 비교하여 가장 작게 나타났으며, 임의의 어드레스빔에 의한 순간적인 영상누화를 나타내는 표준편차값도 의사랜덤 위상코드가 0.0113으로 가장 작게 나타났다. 또한 픽셀수에 따른 영향을 분석하기 위해 $32 {\times} 32$, $64 {\times} 64$, $128 {\times} 128$, $256 {\times} 256$ 과 같이 어드레스의 빔 크기에 해당하는 픽셀수를 증가하여 같은 방법으로 시뮬레이션을 수행하였다.

  • PDF

전기적 퓨즈 프로그래밍을 이용한 1T-SRAM 리페어용 리던던시 제어 회로 설계 (Design of a redundancy control circuit for 1T-SRAM repair using electrical fuse programming)

  • 이재형;전황곤;김광일;김기종;여억녕;하판봉;김영희
    • 한국정보통신학회논문지
    • /
    • 제14권8호
    • /
    • pp.1877-1886
    • /
    • 2010
  • 본 논문에서는 전기적인 퓨즈 프로그래밍을 이용한 1T-SRAM 리페어용 리던던시 제어 회로를 설계하였다. 공급전원이 낮아지더라도 외부 프로그램 전원을 사용하여 높은 프로그램 파워를 eFuse (electrical fuse)에 공급하면서 셀의 읽기 전류를 줄일 수 있는 듀얼 포트 eFuse 셀을 제안하였다. 그리고 제안된 듀얼 포트 eFuse 셀은 파워-온 읽기 기능으로 eFuse의 프로그램 정보가 D-래치에 자동적으로 저장되도록 설계하였다. 또한 메모리 리페어 주소와 메모리 액세스 주소를 비교하는 주소 비교 회로는 dynamic pseudo NMOS 로직으로 구현하여 기존의 CMOS 로직을 이용한 경우 보다 레이아웃 면적을 19% 정도 줄였다. 전기적인 퓨즈 프로그래밍을 이용한 1T-SRAM 리페어용 리던던시 제어 회로는 동부하이텍 $0.11{\mu}m$ Mixed Signal 공정을 이용하여 설계되었으며, 레이아웃 면적은 $249.02{\times}225.04{\mu}m^{2}$이다.

공간광변조기를 이용한 위상다중화 체적 홀로그램에 관한 연구 (A Study on Phase-Multiplexed Volume Hologram using Spatial Light Modulator)

  • 조종덕;김규태
    • 전자공학회논문지 IE
    • /
    • 제44권3호
    • /
    • pp.23-34
    • /
    • 2007
  • 각다중화 방법과 함께 널리 사용되고 있는 위상다중화의 방법으로 PSC(pseudo random code)를 제안하고 기존의 위상부호인 PRC(pure random code), ERC(equivalent random code), HAM(Hadamard matrix)등과 성능을 비교분석 하였다. 프로그램적으로 $32{\times}32$의 동일한 화소수로 각 위상부호를 발생시키고, 실제 광시스템에서 공간광변조기의 비선형적 위상변조 특성을 고려하여 0%, 5%, 10%, 15%, 20%, 25%의 에러율을 갖는 위상값을 의도적으로 부가함으로써 네 가지 형태의 위상부호들을 구한 다음 각각의 자기상관 및 상호상관 성분을 시뮬레이션 하였다. 이를 통해 위상부호간의 영상누화 및 신호대 잡음비를 비교, 분석하였다. 그 결과 $32{\times}32$의 화소수에 대해서는 PSC의 상호상관에 의한 평균값이 0.067로 다른 형태의 위상부호들의 신호대 잡음비와 비교하여 가장 작게 나타났으며, 임의의 어드레스빔에 의한 순간적인 영상누화를 나타내는 표준편차값도 PSC가 0.0113으로 가장 작게 나타났다. 또한, 어드레스의 빔크기에 해당되는 화소수를 $32{\times}32$, $64{\times}64$, $128{\times}128$, $256{\times}256$ 등과 같이 변화시키면서 화소수에 따른 영향을 분석하였다.

멀티레벨 셀을 가지는 PoRAM의 센싱 기법 (A Sensing Method of PoRAM with Multilevel Cell)

  • 이종훈;김정하;이상선
    • 대한전자공학회논문지SD
    • /
    • 제47권12호
    • /
    • pp.1-7
    • /
    • 2010
  • 본 논문은 멀티레벨을 갖는 PoRAM 셀의 데이터를 센싱하는 기법에 관하여 제안하였다. PoRAM은 유기물질을 사용한 단위 셀의 상,하단 전극에 전압을 가했을 때 나타나는 저항 상태의 변화로 셀 데이터를 구분하는 메모리 소자이다. 특히 한 셀당 최대 4 레벨의 안정된 저항 값을 가지므로 멀티레벨 셀로 활용이 가능하다. 따라서 멀티레벨의 센싱을 위해 어드레스 디코딩 방법, 센스 앰플리파이어, 이를 위한 제어 신호 등을 새롭게 제안하였다. 센스 앰플리파이어는 셀에 흐르는 전류를 입력 값으로 받아 설정된 기준 전류($I_{REF}$)와 비교하는 전류 비교기를 기본으로 구성되며 전류를 증폭하기 위해 낮은 입력 임피던스를 갖도록 설계되었다. 제안된 기법에 의해 설계된 회로는 $0.13{\mu}m$ CMOS 공정 라이브러리를 사용하여 설계되었고, 이를 사용함으로써 단위 셀에 흐르는 서로 다른 4 가지 전류 값이 각각 데이터 "00", "01", "10", "11"으로 정확히 센싱 되는 것을 검증하였다.

RISC 기반 DSP 프로세서 아키텍쳐의 성능 평가 (A Performance Evaluation of a RISC-Based Digital Signal Processor Architecture)

  • 강지랑;이종복;성원용
    • 전자공학회논문지C
    • /
    • 제36C권2호
    • /
    • pp.1-13
    • /
    • 1999
  • 디지털 신호처리용 응용 프로그램의 복잡도가 증가햐면서, 효율적인 컴파일러를 지원하는 DSP 프로세서 구조의 필요성이 증대되고 있다. 많은 범용 레지스터와 직교적(orthogonal)인 명령어 집합을 가지는 RISC프로세서 구조에 메모리 오퍼랜드, 전용 어드레스 계산 유닛, 단일 사이클 MAC 명령어, zero-overhead 하드웨어 루프 등 DSP 프로세서의 구조적 특징을 가하여 효율적인 컴파일러를 가지는 고성능의 RISC 기반 DSP를 구현할 수 있다. 본 논문에서는 이 네 가지 DSP 아키텍쳐 구성 요소를 지원하는 코드변환기를 개발하고, 이를 이용하여 각각의 DSP 아키텍쳐 구성 요소들을 보완하였을 때 성능에 미치는 영향을 정량적으로 평가하였다. 성능 평가 실험에는 C 언어로 작성된 7개의 DSP 벤치마크 프로그램과 QCELP 음성 부호화기를 이용하였으며, 평가 결과를 RISC 프로세서뿐만 아니라 Texas Instruments 사의 TMS320C3x, TMS320C54x, TMS320C5x DSP 프로세서와 비교하였다.

  • PDF