• Title/Summary/Keyword: 아날로그 회로

Search Result 530, Processing Time 0.03 seconds

회로 및 시스템

  • 대한전기학회
    • 전기의세계
    • /
    • v.27 no.1
    • /
    • pp.70-71
    • /
    • 1978
  • 회로망이론 및 시스템의 관심분야는 이론과 실제 및 새로 출현하는 기술과 연관하는 분야이며 다음과 같이 구분할 수 있다. 1)회로와 시스템의 해석과 설계에 대한 새로운 개념과 접근방법이다. 회로와 시스템은 대형회로와 시스템 집적회로를 포함한 디지탈 아날로그 소리드스테이트회로 수동 및 능동필터, 집중 및 마이크로웨이브회로망, 비선형 및 시변회로와 시스템, 그라프이론과 응용, 아날로그와 디지탈 신호로세싱시스템, 다차충필터에 관한 것. 2)컴퓨터협조기술로서 여기에는 해석, 설계, 레이아웃, 회로와시스템의 시험과 제작, 그리고 신산법과 사용자 오리엔트된 언어가 포함된다. 3)신호프로세싱, 통신, 계장과 제어에 있어서 모델화, 해석, 응용을 포함하는 신장치와 회로 4)생물학적 경제학적 시스템의 회로개념과 기술의 응용 등이다.

  • PDF

Characterization of Cyclic Digital-to-Analog Converter for Display Data Driving (디스플레이 데이터 구동용 사이클릭 디지털 아날로그 컨버터의 특성평가)

  • Lee, Yong-Min;Lee, Kye-Shin
    • Journal of the Institute of Electronics Engineers of Korea SC
    • /
    • v.47 no.3
    • /
    • pp.13-18
    • /
    • 2010
  • This work proposes and characterizes switched-capacitor type cyclic digital-to-analog converter for display data driving. The proposed digital-to-analog converter composes simple structure, and can be implemented for low-power, small area display driver ICs. By circuit level simulations, it is verified that the op-amp input referred offset is attenuated at the DAC output and the circuit performance is robust at 0.5% of capacitor mismatch.

Optical neural-net analog-to-digital converter (광 신경망 아날로그-디지탈 변환기)

  • Jang, Ju-Seog;Shin, Sang-Yung;Lee, Soo-Young
    • Proceedings of the KIEE Conference
    • /
    • 1988.07a
    • /
    • pp.414-417
    • /
    • 1988
  • 신경회로를 모방한 병렬 아날로그-디지탈 변환기를 설계하고 광학적으로 구현하였다. 이 회로의 동작 원리는 주어진 입력 아날로그 값에 대해 출력 bit 들의 디지털 값을 동시에 추정하는 것으로 $2^{N}$ 단계의 구분을 위해서 N개의 단위 소자가 필요하다. 에너지 최소화 방법에 의해 설계된 신경망 아날로그-디지털 변환기와 비교해 볼 때 회로의 구조가 단순하고 출력이 회로의 초기 상태에 관계없이 주어진 입력에 의해 결정된다.

  • PDF

A Study on Circuit Design Method for Linearity and Range Improvement of CMOS Analog Current-Mode Multiplier (CMOS 아날로그 전류모드 곱셈기의 선형성과 동적범위 향상을 위한 회로설계 기법에 관한 연구)

  • Lee, Daniel Juhun;Kim, Hyung-Min;Park, So-Youn;Nho, Tae-Min;Kim, Seong-Kweon
    • The Journal of the Korea institute of electronic communication sciences
    • /
    • v.15 no.3
    • /
    • pp.479-486
    • /
    • 2020
  • In this paper, we present a design method for improving the linearity and dynamic range of the analog current mode multiplier circuit, which is one of the key devices in an analog current mode AI processor. The proposed circuit consists of 4 quadrant translinear loops made up of NMOS transistors only, which minimizes physical mismatches of the transistors. The proposed circuit can be implemented at 117㎛ × 109㎛ in 0.35㎛ CMOS process and has a total harmonic distortion of 0.3%. The proposed analog current mode multiplier is expected to be useful as the core circuit of a current mode AI processor.

Design of a UHF-Band RFID Tag Chip Using a 0.18um CMOS Process (0.18um CMOS 공정을 이용한 UHF 대역 RFID 태그 칩 설계)

  • Kim, D.H.;Song, J.H.;Cho, Y.H.;Ko, S.O.;Yu, C.G.
    • Proceedings of the KIEE Conference
    • /
    • 2008.10b
    • /
    • pp.495-496
    • /
    • 2008
  • 본 논문에서는 UHF 대역 RFID 의 국제표준인 ISO/IEC 18000-6C 표준을 만족하는 태그 칩을 위한 저전력 고성능 아날로그 회로를 설계하였다. 설계된 아날로그 회로는 성능 테스트를 위해 메모리 블록을 포함하고 있으며, 태그의 인식률과 경제성을 위해 저 전력 및 칩 면적의 최소화에 중점을 두고 설계하였다. 설계된 UHF 대역 RFID 태그용 아날로그 회로는 0.24Vpeak의 RF 입력으로 동작이 가능하며, 칩 면적은 $552.5{\mu}m{\times}338.8{\mu}m$, UHF 대역 RFID 태그 칩에 적합한 작은 면적을 갖는다.

  • PDF

Design on CMOS two-state opamp include with high freq compensation (고주파 보상회로를 가지는 CMOS TSO의 설계에 관한 연구)

  • 오재환;이영훈;김상수
    • Proceedings of the IEEK Conference
    • /
    • 1998.06a
    • /
    • pp.522-525
    • /
    • 1998
  • 본 논문에서는 아날로그 증폭기의 특성 개선을 통해 아날로그 신호처리 시스템의 동작속도를 향상시키기 위해서 2단 연산증폭기 (two-stage opamp:TSO)의 주파수 응답 특성과 이득을 개선하기 위한 회로를 설계하고 시물레이션을 통해서 설계된 회로의 우수성을 증명하였다.

  • PDF

Phase Locked Loop with Analog Band-Selection Loop (아날로그 부대역 선택 루프를 이용한 위상 고정 루프)

  • Lee, Sang-Ki;Choi, Young-Shig
    • Journal of the Institute of Electronics Engineers of Korea SD
    • /
    • v.49 no.8
    • /
    • pp.73-81
    • /
    • 2012
  • In this paper, a novel phase locked loop has been proposed using an analog band-selection loop. When the PLL is out-lock, the PLL has a fasting locking characteristic with the analog band-selection loop. When the PLL is near in-lock, the bandwidth becomes narrow with the fine loop. A frequency voltage converter is introduced to improve a stability and a phase noise performance. The proposed PLL has been designed based on a 1.8V $0.18{\mu}m$ CMOS process and proved by HSPICE simulation.

Max-based Analog Absolute Circuits with Small Error (작은 에러를 갖는 Max 회로 기반 아날로그 절대값 계산 회로)

  • Prasad sah, Maheshwar;Lin, Hai-Ping;Yang, Chang-Ju;Lee, Jun-Ho;Kim, Hyong-Suk
    • Journal of the Korea Academia-Industrial cooperation Society
    • /
    • v.10 no.2
    • /
    • pp.248-255
    • /
    • 2009
  • Error is the major problem in communication system. Absolute circuit is one of the most important building blocks to implement for the error measurement in communication system as well as in analog circuit design. The main goal of this paper is to design a circuit with high accuracy and minimum error performance. In this paper, a new current mode absolute circuit is implemented to calculate the absolute value of two signals. This new design shows enhanced performance and low distortion over the previous implementation. The proposed circuit is simulated using Hspice and implemented in analog viterbi decoder. It is very suitable for implementing in error calculation for the large scale integrated circuit. Hspice simulation results of previous and new one circuit are reported.

Design of a Low-Power 12-bit 1MSps SAR ADC (저전력 12비트 1MSps 연속 근사형 레지스터 아날로그-디지털 변환기 설계)

  • Choi, Seong-Kyu;Kim, Cheol-Hwan;Sung, Myeong-U;Kim, Shin-Gon;Lim, Jae-Hwan;Choi, Geun-Ho;Rastegar, Habib;Ryu, Jee-Youl;Noh, Seok-Ho
    • Proceedings of the Korean Institute of Information and Commucation Sciences Conference
    • /
    • 2014.05a
    • /
    • pp.156-157
    • /
    • 2014
  • 본 논문에서는 저전력 12비트 1MSps 연속 근사형 레지스터 아날로그-디지털 변환기를 제안한다. 제안하는 회로는 1.8V의 공급 전압에서 동작하며, Magnachip/SK Hynix $0.18{\mu}m$ CMOS 1Poly-6Metal 공정을 이용하여 설계하였다. 입력신호의 주파수가 100kHz일 때, 설계된 회로는 3.24mW의 낮은 소비전력 특성, $0.56mm^2$의 작은 칩 면적 특성, 70.03dB의 SNDR(Signal-to-Noise Distortion Ratio) 및 11.34비트의 ENOB(Effective Number of Bits) 특성을 보였다.

  • PDF

A Design of Electronic Ballast Control Circuit with A/D Converter (A/D Converter를 이용한 안정기 제어 회로 설계)

  • Jin, Sung-Ho;Yi, Chin-Woo
    • Proceedings of the Korean Institute of IIIuminating and Electrical Installation Engineers Conference
    • /
    • 2007.11a
    • /
    • pp.81-83
    • /
    • 2007
  • 본 논문에서는 다양한 분야에서 응용될 수 있는 아날로그 신호를 디지털 신호로 변환하는 회로를 이용한 전자식 안정기를 구성하였다. 회로의 구성은 온도센서를 이용하여 안정기 ON/OFF 제어를 통한 냉음극 형광램프의 색을 제어하였고 온도센서뿐만 아니라 광센서, 가변저항, 음성센서 등 거의 모든 아날로그 신호의 센서를 사용 할 수 있도록 구성하였다.

  • PDF