• Title/Summary/Keyword: 실리콘(100)

Search Result 607, Processing Time 0.051 seconds

Efficiency Improvement of $N^+P$ Junction Solar Cell by Forming V-Groove on the Silicon Surface (V형 홈 형성에 의한 $N^+P$ 접합형 태양전지의 효율 개선)

  • Chae, Sang-Hun;Kim, Jae-Chang;Lee, Yang-Seong
    • Journal of the Korean Institute of Telematics and Electronics
    • /
    • v.21 no.1
    • /
    • pp.45-50
    • /
    • 1984
  • V-groove N+P solar cell is fabricated by thermal diffusion in silicon wafer with (100) crystal structure. To form the V-grooves in (100) silicon surface, a mixture of etylen-diamine, water, pyrocathecol is used as the etchant of anisotropic etching. Under light intensity of 100mW/$\textrm{cm}^2$, the efficiency of the V-groove solar cell is 2.5-3.5% greater than the conventional N+P solar cell and 0.4-0.6% greater than the texturized one.

  • PDF

실리콘 나노선의 전자수송특성 연구

  • Baek, In-Bok;Lee, Seon-Hong;Lee, Seong-Jae;Yang, Jong-Heon;An, Chang-Geun;A, Chil-Seong;Park, Chan-U;Seong, Geon-Yong
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2010.02a
    • /
    • pp.62-62
    • /
    • 2010
  • 근래 실리콘 나노선을 이용한 FET타입의 바이오 센서로의 응용 연구가 활발하다. 본 연구에서는 top-down 방식으로 제작한 실리콘 나노선의 전자수송 특성을 측정 분석하여 실리콘 나노선의 기하학적 변수에 따른 수송 변수를 추출하였다. 두께가 40 nm인 SOI wafer로부터 출발하여 일반적인 포토리소그라피와 건식식각 공정을 통하여 선폭이 100-300 nm 그리고 길이가 2-20 mm인 실리콘 나노선을 제작하고 resistance 및 transconductance를 측정하여 전하농도와 이동도의 선폭에 대한 의존도를 얻었다. 이를 바탕으로 bare surface, OH-activated surface, APTES-treated surface등 실리콘 표면상태에 따른 표면전하의 시간에 대한 진화과정을 모니터 할 수 있었으며, 또한 PBS 용액상태에서 pH를 변화시킴에 따른 전하수송 특성곡선의 변화를 연구하였다.

  • PDF

A Study on the Electrical Characteristics of Low Temperature Polycrystalline Thin Film Transistor(TFT) using Silicide Mediated Crystallization(SMC) (금속유도 결정화를 이용한 저온 다결정 실리콘 TFT 특성에 관한 연구)

  • 김강석;남영민;손송호;정영균;주상민;박원규;김동환
    • Proceedings of the Materials Research Society of Korea Conference
    • /
    • 2003.03a
    • /
    • pp.129-129
    • /
    • 2003
  • 최근에 능동 영역 액정 표시 소자(Active Matrix Liquid Crystal Display, AMLCD)에서 고해상도와 빠른 응답속도를 요구하게 되면서부터 다결정 실리콘(poly-Si) 박막 트랜지스터(Thin Film Transistor, TFT)가 쓰이게 되었다. 그리고 일반적으로 디스플레이의 기판을 상대적으로 저가의 유리를 사용하기 때문에 저온 공정이 필수적이다. 따라서 새로운 저온 결정화 방법과 부가적으로 최근 디스플레이 개발 동향 중 하나인 대화면에 적용 가능한 공정인 금속유도 결정화 (Silicide Mediated Crystallization, SMC)가 연구되고 있다. 이 소자는 top-gated coplanar구조로 설계되었다. (그림 1)(100) 실리콘 웨이퍼위에 3000$\AA$의 열산화막을 올리고, LPCVD로 55$0^{\circ}C$에서 비정질 실리콘(a-Si:H) 박막을 550$\AA$ 증착 시켰다. 그리고 시편은 SMC 방법으로 결정화 시켜 TEM(Transmission Electron Microscopy)으로 SMC 다결정 실리콘을 분석하였다. 그 위에 TFT의 게이트 산화막을 열산화막 만큼 우수한 TEOS(Tetraethoxysilane)소스로 사용하여 실리콘 산화막을 1000$\AA$ 형성하였고 게이트는 3000$\AA$ 두께로 몰리브덴을 스퍼터링을 통하여 형성하였다. 이 다결정 실리콘은 3$\times$10^15 cm^-2의 보론(B)을 도핑시켰다. 채널, 소스, 드래인을 정의하기 위해 플라즈마 식각이 이루어 졌으며, 실리콘 산화막과 실리콘 질화막으로 passivation하고, 알루미늄으로 전극을 형성하였다 그리고 마지막에 TFT의 출력특성과 전이특성을 측정함으로써 threshold voltage, the subthreshold slope 와 the field effect mobility를 계산하였다.

  • PDF

Electrical and optical properties of hydrogenated nano-crystalline and amorphous silicon thin films deposited by HDP PECVD (HDP PECVD로 증착된 수소화된 나노결정립과 비정질 실리콘 박막의 전기적, 광학적 특성)

  • 이유진;신진국
    • Proceedings of the Materials Research Society of Korea Conference
    • /
    • 2003.03a
    • /
    • pp.41-41
    • /
    • 2003
  • 비정질 실리콘 박막은 단결정 실리콘에 비해 저가이고 저온형성이 가능하여, 대면적/고효율의 실리콘 박막 태양전지 제작에 응용되고 있다. 태양전지에 적용하기 위해서는 우수한 암전류 및 광전류 특성을 나타내야 하고, 광학적 밴드 갭 특성 또한 중요하다. 본 연구에서는 HDP(High Density Plasma) PECVD 장비를 이용하여 나노결정립 및 비정질 실리콘 박막을 형성하고, 각 박막의 전기적, 광학적 특성을 측정, 평가하였다. 나노결정립 및 비정질 실리콘 박막의 전기적 특성은 Keithley 4200을 이용하여 암전류를 특성을 측정하였고, Solar Simulator를 이용하여 AM1.5, 100mW/$\textrm{cm}^2$ 조건에서 광전류 특성을 측정하였다. 또한, Spectrometer를 이용하여 박막의 투과율을 측정하여 Tauc Plot을 통해 광학적 밴드 갭을 계산하였다. 본 연구에서 형성된 비정질 실리콘 박막은 -$10^{6}$의 우수한 Photoresponse($\sigma$$_{ph}$ $\sigma$$_{d}$) 특성을 나타내었다. 또한, 비정질 실리콘 박막 내에 나노결정립이 형성됨에 따라 암전류는 증가하고, 광학적 밴드 갭도 증가하는 것을 알 수 있었다. 이렇게 밴드 갭이 증가된 나노결정립 실리콘 박막은 태양전지의 Window 층에 적용하면 효율 증가에 크게 기여할 것으로 판단된다.

  • PDF

다결정 실리콘 박막트랜지스터 1T-DRAM에 관한 연구

  • Park, Jin-Gwon;Jo, Won-Ju;Jeong, Hong-Bae;Lee, Yeong-Hui
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2011.02a
    • /
    • pp.109-109
    • /
    • 2011
  • 1T-1C로 구성되는 기존의 DRAM(Dynamic Random Access Memory)은 데이터를 저장하기 위한 적절한 capacitance를 확보해야 한다. 따라서 캐패시터 면적으로 인한 집적도에 한계에 직면해있다. 따라서 이를 대체하기 위한 새로운 DRAM인 1T (Transistor) DRAM이 각광받고 있다. 기존의 DRAM과 달리 SOI (Silicon On Insulator)기술을 이용한 1T-DRAM은 데이터 저장을 위한 캐패시터가 필요없다. Impact Ionization 또는 GIDL을 이용해 발생한 정공을 채널영역에 가둠으로 서 발생하는 포텐셜 변화를 이용한다. 이로서 드레인 전류가 변화하며, 이를 이용해 '0'과 '1'을 구분한다. 기존의 1T-DRAM은 단결정 실리콘을 이용하여 개발되었으나 좀더 광범위한 디바이스로의 적용을 위해서는 다결정 실리콘 박막의 형태로 제작이 필수적이다. 단결정 실리콘을 이용할 경우 3차원 집적이나 기판재료선택에 제한적이지만 다결정 실리콘을 이용할 경우, 기판결정이 자유로우며 실리콘 박막이나 매몰 산화층의 형성 및 두께 조절이 용이하다. 때문에 3차원 적층에 유리하여 다결정 실리콘 박막 형태의 1T-DRAM 제작이 요구되고 있다. 따라서 이번연구에서는 엑시머 레이저 어닐링 및 고상결정화 방법을 이용하여 결정화 시킨 다결정 실리콘을 이용하여 1T-DRAM을 제작하였으며 메모리 특성을 확인하였다. 기판은 상부실리콘 100 nm, buried oxide 200 nm로 구성된 SOI구조의 기판을 사용하였다. 엑시머 레이저 어닐링의 경우 400 mJ/cm2의 에너지를 가지는 KrF 248 nm 엑시머 레이저 이용하여 결정화시켰으며, 고상결정화 방법은 $400^{\circ}C$ 질소 분위기에서 24시간 열처리하여 결정화 시켰다. 두가지 결정화 방법을 사용하여 제작되어진 박막트랜지스터 1T-DRAM 모두 kink 현상을 확인할 수 있었으며 메모리 특성 역시 확인할 수 있었다.

  • PDF

Fabrication and Characteristics of $N^+-P/P^+$ Polycrystalline Silicon Solar Cell ($N^+-P/P^+$ 다결정 실리콘 태양 전지의 제작 및 특성)

  • 정호선
    • Journal of the Korean Institute of Telematics and Electronics
    • /
    • v.19 no.5
    • /
    • pp.38-42
    • /
    • 1982
  • N+-P/P+solar cells were fabricated by using the polycrystalline silline wafer with the resistivity of 3-6 ohm-cm. minority carrier lifetimes, measured by Nd: YAG laser, were from 100ns up to 150ns. Conversion efficiency measured under AM 1 irradiation, were about 4%.

  • PDF

Study on Electrical Activation of As Ion Implanted Si(100) (As 이온이 주입된 단결정 실리콘(100)의 전기적 활성화 연구)

  • 이동건;문영희;손정식;손정식;김동렬;배인호;김말문;한병국;정광화
    • Journal of the Korean Vacuum Society
    • /
    • v.4 no.1
    • /
    • pp.104-108
    • /
    • 1995
  • Hall 효과 측정을 이용하여 As+이 주입된 다결정 실리콘의 열처리 조건에 따른 활성화 과정을 연구하였다. 주입된 이온의 농도 분포는 SIMS(Secondary Ion Mass Spectroscopy)와 SUPREMIV 모의 실험으로 조사하였다. 열처리 온도가 증가함에 따라 활성층의 전자 면 농도 증가가 뚜렷이 나타났으며, Hall 이동도의 온도 의존성 측정으로 주입된 도우즈에 따라 이온 주입층의 활성화에 필요한 열처리 온도가 달라져야함을 알 수 있었다. 그리고, 접합 손실전류의 감소는 $800^{\circ}C$(30분)의 열처리에서 현저하게 나타났다.

  • PDF

Formation Mechanism of Cobalt Silicide by Solid Phase Reaction in Co/Ti/Si system (Co/Ti/Si 계에서 고상반응에 의한 Cobalt Silicide 형성기구 고찰)

  • Lee, Seung-Heon;Bae, Jun-Cheol;Sin, Dong-Won;Park, Chan-Gyeong
    • Korean Journal of Materials Research
    • /
    • v.6 no.8
    • /
    • pp.808-816
    • /
    • 1996
  • (100) Si 기판위에 전자 빔 증착법을 이용하여$ 90\AA$두께의 Ti과 $120\AA$두께의 Co를 순차적으로 증착시켰다. 그 후 질소분위기하의 $350-900^{\circ}C$온도구간에서 급속열처리함으로써 (100) Si 기판위의 Co/Ti 이중 박막의 실리사이드화 반응이 일어나게 했으며 이를 XRD, AES, TEM을 이용하여 분석하였다. $500^{\circ}C$이하의 온도에서는 Co원자들이 Ti층쪽으로 빠르게 확산하여 Si와 반응하기 이전에 Ti원자들과 상호 혼합되어 어떠한 실리사이드도 형성되지 않았다. $500^{\circ}C$에서 열처리된 시편의 고분해능전자현미경 영상을 통해 Co-Ti 혼합층과 실리콘 기판과의 계면에서 (100)Si 기판과 정합관계를 가지는 CoSi2가 형성되었음을 확인했다. $600^{\circ}C$열처리에 의해 Co-Ti-Sitka성분 실리사이드가 형성되기 시작하였으며, 형성된 삼성분 실리사이드는 Ti의 out-diffusion에 의해 $900^{\circ}C$ 이상의 온도에서는 불안정하였다. Co/Ti이중 박막에 의해 형성된 CoSi2는 실리콘 기판과 평탄한 계면을 가지며 실리콘 기판에 대해 (100)우선성장방위를 가졌다.

  • PDF