• 제목/요약/키워드: 습식식각공정

Search Result 102, Processing Time 0.091 seconds

Heteroepitaxial Growth of ZnO Thin Films by PLD (레이저증착법을 이용한 ZnO 이종에피탁시 박막성장)

  • 박재영;이병택;김상섭;이재목;제정호
    • Proceedings of the Materials Research Society of Korea Conference
    • /
    • 2003.03a
    • /
    • pp.113-113
    • /
    • 2003
  • ZnO 박막은 p형 도핑방법이 점차 알려 지면서 최근 차세대 발광소자 재료로서 주목을 받고 있으며, 우수한 전자 이동도, 우수한 홀 이동도, 발광 스펙트럼(PL) 피크의 날카로움, 높은 free exciton binding energy, 방사선 노출에 대한 큰 내구성, 습식 식각이 가능, 동종 기판 사용이 가능함으로써 박막의 품질을 개선할 수 있고 제조공정을 간소화할 수 있는 등의 장점을 지니고 있어 이에 관련된 많은 연구들이 진행되고 있다. 특히 ZnO 박막을 차세대 발광소자로 응용하기 위해서는 고품질의 에피탁시 박막을 성장시켜야 하며 이를 위하여 MBE, MOCVD, PLD법 등 다양한 에피탁시 박막증착이 시도되고 있다. 또한 보다 양질의 ZnO 박막을 성장시키기 위해 적절한 단결정 기판 및 버퍼층의 탐색과 각 기판에 따른 ZnO 박막의 물성평가 작업도 진행되고 있다.

  • PDF

Transfer Mold 법에 의한 전계 에미터 어레이 제작 및 특성

  • 조경제;이상윤;강승열
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 1998.02a
    • /
    • pp.90-90
    • /
    • 1998
  • 전계 에미터 어레이(FEA)는 진공에서 전계률 인가하여 전극으로부터 전자률 방출시키는 전자원으로서, 마이크로파 소자 및 명판 디스플레이, 센서 둥에 이용된다 .. Transfer Mold 법 은 뾰족한 에미터 립과 게이트 절연막 및 게이트 전극 충올 형성한 후 유리와 같은 기판에 이전 시키는 방법으로, 이러한 방법은 Mold 형태 위에 코탱 충의 두께 조절과, 게이트와 립 높이 조절이 가능하며, 그리고 유리 기판 위에 접착하여 대면적의 평판 디스플레이를 제작 할 수 었다는 장점이 있다[1,2]. 본 연구에서는 일반적으로 사용되는 실리콘 기판올 습식 식 각하여 Mold률 제작하는 방법 대선에, 측벽 스페이스 구조률 이용한 새로운 방법의 Mold 형태률 이용하여 게이트률 가진 에마터 립올 제작하였다. 먼저 실리콘 기판 위에 산화막올 증착하고 그 위에 게이트 전극파 게이트 절연막을 LPCVD 방법으로 증착하여 구명 형태로 패터닝 한 후, BPSG(Boro Phospher Silicate Glass) 박막올 증착하여 고온에서 훌러 내려 뾰족한 형태의 주형(Mold)률 제작한 후 TiN율 증착하여 정전 접합(an여ic bon벼ng)이나 레 진(resine)둥으로 유리률 접합한 후 KOH 용액으로 실리콘 기판옵 뒷면부터 식각해 낸다. 그 다옴, 립과 게이트 위에 있는 절연막올 제거한 후 뾰족한 전계 에미터 어레이륭 제조하 였다. 자세한 제조 공정 및 제작된 에미터 립의 특성은 학회에서 발표될 예정이다.

  • PDF

Design of Single-wafer Wet Etching Bath for Silicon Wafer Etching (실리콘 웨이퍼 습식 식각장치 설계 및 공정개발)

  • Kim, Jae Hwan;Lee, Yongil;Hong, Sang Jeen
    • Journal of the Semiconductor & Display Technology
    • /
    • v.19 no.2
    • /
    • pp.77-81
    • /
    • 2020
  • Silicon wafer etching in micro electro mechanical systems (MEMS) fabrication is challenging to form 3-D structures. Well known Si-wet etch of silicon employs potassium hydroxide (KOH), tetramethylammonium hydroxide (TMAH) and sodium hydroxide (NaOH). However, the existing silicon wet etching process has a fatal disadvantage that etching of the back side of the wafer is hard to avoid. In this study, a wet etching bath for 150 mm wafers was designed to prevent back-side etching of silicon wafer, and we demonstrated the optimized process recipe to have anisotropic wet etching of silicon wafer without any damage on the backside. We also presented the design of wet bath for 300 mm wafer processing as a promising process development.

Atomic layer deposited $Al_2O_3$ for the surface passivation of crystalline silicon solar cells ($Al_2O_3$ 부동화 막의 태양전지 응용)

  • Kim, Sun Hee;Shin, Jeong Hyun;Lee, Jun Hyeok;Lee, Hong Jae;Kim, Bum Sung;Lee, Don Hee
    • 한국신재생에너지학회:학술대회논문집
    • /
    • 2010.06a
    • /
    • pp.73.1-73.1
    • /
    • 2010
  • 태양광 시장은 세계적인 금융 위기 속에서도 점점 그 규모가 확대되고 있다. 시장의 규모가 확대되고 있음에도 불구하고 금융 위기를 겪으면서 생산자 중심의 시장에서 수요자 중심의 시장으로 바뀌게 되었다. 이에 따라 더 적은 비용으로 높은 출력의 제품만이 경쟁력을 가지게 됨으로써 효율이 더욱 이슈화되었다. 여러 태양전지 중 가장 점유율이 높은 결정질 태양전지는 일반적인 양산 공정만으로 효율을 높이는데 한계가 있으므로 selective emitter, back contact, light induced plating 등의 새로운 공정을 도입하여 효율을 높이려는 경향이 나타나고 있다. 본 연구에서는, ALD 장치를 사용하여 결정질 태양전지의 후면을 passivation 함으로써 효율을 높이는 방법을 모색하였다. 부동화 층으로는 $Al_2O_3$를 사용하였으며 셀을 제조하여 평가하였다. 실험방법은 p-type의 웨이퍼를 이용하여 습식으로 texturing 후 $POCl_3$ 용액으로 p-n junction을 형성하였고 anti-reflection 막인 SiNx는 PECVD를 사용하여 R.I 2.05, 80nm 두께로 증착하였다. 그런 다음 후면의 n+ layer를 제거하기 위하여 SiNx에 영향을 미치지 않는 용액을 사용하여 후면을 식각하였다. BSF 층은 screen printer로 Al paste를 printing하여 형성하였고 Al etching용액으로 여분의 Al제거한 후 ALD 장치를 이용하여 $Al_2O_3$를 증착하였다. 마지막으로 전극을 형성한 후 laser로 isolation하여 효율을 평가하였다.

  • PDF

Activation of Stripper Solution by Plasma and Hardness/Modulus of Elasticity Change of the Surface (Plasma를 이용한 세정액의 활성화와 시료 표면의 탄성계수 및 강도 변화에 대한 연구)

  • Kim, Soo-In;Kim, Hyun-Woo;Noh, Seong-Cheol;Yoon, Duk-Jin;Chang, Hong-Jun;Lee, Jong-Rim;Lee, Chang-Woo
    • Journal of the Korean Vacuum Society
    • /
    • v.18 no.2
    • /
    • pp.97-101
    • /
    • 2009
  • In the modem semiconductor industry, the progress that consumes the most capital and labor is cleansing process. Cleansing process is to remove impurities that can affect the operation of the device and deteriorate its function. Especially, Photoresist (PR) progress that etches the device always requires cleansing at the end of the progress. Also, HDI-PR (High-Dose Ion-implanted Photoresist) created from PR progress is difficult to remove. Thus, in modem IC cleansing, many steps of cleansing are used, including dry and wet cleansing. In this paper, we suggested to combine existing dry-cleansing and wet-cleansing, each represented by plasma cleansing and stripper solution, as Plasma Liquid-Vapor Activation (PLVA). This PLVA method enhances the effect of existing cleansing solution, and decreases the amount of solution and time required to strip. We stripped HDI-PR by activated solution and measured surface hardness and Young's modulus by Nano-indenter. Nano-indenter is the equipment that determines the hardness and the modulus of elasticity by indenting nano-sized tip with specific shape into the surface and measuring weight and z-axis displacement. We measured the change of surface hardness and Young's modulus before and after the cleansing. As a result, we found out that the surface hardness of the sample sharply decreased after the cleansing by plasma-activated PR stripper solution. It can be considered that if physical surface-cleansing process is inserted after this, more effective elimination of HDI-PR is possible.

Improvement of Device Characteristic on Solution-Processed Al-Zn-Sn-O Junctionless Thin-Film-Transistor Using Microwave Annealing

  • Mun, Seong-Wan;Im, Cheol-Min;Jo, Won-Ju
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2014.02a
    • /
    • pp.347.2-347.2
    • /
    • 2014
  • 최근, 비정질 산화물 반도체 thin film transistor (TFT)는 수소화된 비정질 실리콘 TFT와 비교하여 높은 이동도와 큰 on/off 전류비, 낮은 구동 전압을 가짐으로써 빠른 속도가 요구되는 차세대 투명 디스플레이의 TFT로 많은 연구가 진행되고 있다. 한편, 기존의 Thin-Film-Transistor 제작 시 우수한 박막을 얻기 위해서는 $500^{\circ}C$ 이상의 높은 열처리 온도가 필수적이며 이는 유리 기판과 플라스틱 기판에 적용하는 것이 적합하지 않고 높은 온도에서 수 시간 동안 열처리를 수행해야 하므로 공정 시간 및 비용이 증가하게 된다는 단점이 있다. 이러한 점을 극복하기 위해 본 연구에서는 간단하고, 낮은 제조비용과 대면적의 박막 증착이 가능한 용액공정을 통하여 박막 트랜지스터를 제작하였으며 thermal 열처리와 microwave 열처리 방식에 따른 전기적 특성을 비교 및 분석하고 각 열처리 방식의 열처리 온도 및 조건을 최적화하였다. P-type bulk silicon 위에 산화막이 100 nm 형성된 기판에 spin coater을 이용하여 Al-Zn-Sn-O 박막을 형성하였다. 그리고, baking 과정으로 $180^{\circ}C$의 온도에서 10분 동안의 열처리를 실시하였다. 연속해서 Photolithography 공정과 BOE (30:1) 습식 식각 과정을 이용해 활성화 영역을 형성하여 소자를 제작하였다. 제작 된 소자는 Junctionless TFT 구조이며, 프로브 탐침을 증착 된 채널층 표면에 직접 접촉시켜 소스와 드레인 역할을 대체하여 동작시킬 수 있어 전기적 특성을 간단하고 간략화 된 공정과정으로 분석할 수 있는 장점이 있다. 열처리 조건으로는 thermal 열처리의 경우, furnace를 이용하여 $500^{\circ}C$에서 30분 동안 N2 가스 분위기에서 열처리를 실시하였고, microwave 열처리는 microwave 장비를 이용하여 각각 400 W, 600 W, 800 W, 1000 W로 15분 동안 실시하였다. 그 결과, furnace를 이용하여 열처리한 소자와 비교하여 microwave를 통해 열처리한 소자에서 subthreshold swing (SS), threshold voltage (Vth), mobility 등이 비슷한 특성을 내는 것을 확인하였다. 따라서, microwave 열처리 공정은 향후 저온 공정을 요구하는 MOSFET 제작 시의 훌륭한 대안으로 사용 될 것으로 기대된다.

  • PDF

Comparative Study of Thermal Annealing and Microwave Annealing in a-InGaZnO Used to Pseudo MOSFET

  • Mun, Seong-Wan;Jo, Won-Ju
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2013.08a
    • /
    • pp.241.2-241.2
    • /
    • 2013
  • 최근, 비정질 산화물 반도체 thin film transistor (TFT)는 수소화된 비정질 실리콘 TFT와 비교하여 높은 이동도와 큰 on/off 전류비, 낮은 구동 전압을 가짐으로써 빠른 속도가 요구되는 차세대 투명 디스플레이의 TFT로 많은 연구가 진행되고 있다. 한편, 기존의 MOSFET 제작 시 우수한 박막을 얻기 위해서는 $500^{\circ}C$ 이상의 높은 열처리 온도가 필수적이며 이는 유리 기판과 플라스틱 기판에 적용하는 것이 적합하지 않고 높은 온도에서 수 시간 동안 열처리를 수행해야 하므로 공정 시간 및 비용이 증가하게 된다는 단점이 있다. 따라서, 본 연구에서는 RF sputter를 이용하여 증착된 비정질 InGaZnO pesudo MOSFET 소자를 제작하였으며, thermal 열처리와 microwave 열처리 방식에 따른 전기적 특성을 비교 및 분석하고 각 열처리 방식의 열처리 온도 및 조건을 최적화하였다. P-type bulk silicon 위에 산화막이 100 nm 형성된 기판에 RF 스퍼터링을 이용하여 InGaZnO 분말을 각각 1:1:2mol% 조성비로 혼합하여 소결한 타겟을 사용하여 70 nm 두께의 InGaZnO를 증착하였다. 연속해서 Photolithography 공정과 BOE(30:1) 습식 식각 과정을 이용해 활성화 영역을 형성하여 소자를 제작하였다. 제작 된 소자는 pseudo MOSFET 구조이며, 프로브 탐침을 증착 된 채널층 표면에 직접 접촉시켜 소스와 드레인 역할을 대체하여 동작시킬 수 있어 전기적 특성을 간단하고 간략화된 공정과정으로 분석할 수 있는 장점이 있다. 열처리 조건으로는 thermal 열처리의 경우, furnace를 이용하여 각각 $300^{\circ}C$, $400^{\circ}C$, $500^{\circ}C$, $600^{\circ}C$에서 30분 동안 N2 가스 분위기에서 열처리를 실시하였고, microwave 열처리는 microwave를 이용하여 각각 400 W, 600 W, 800 W, 1000 W로 20분 동안 실시하였다. 그 결과, furnace를 이용하여 열처리한 소자와 비교하여 microwave 를 통해 열처리한 소자에서 subthreshold swing (SS), threshold voltage (Vth), mobility 등이 개선되는 것을 확인하였다. 따라서, microwave 열처리 공정은 향후 저온 공정을 요구하는 MOSFET 제작 시의 훌륭한 대안으로 사용 될 것으로 기대된다.

  • PDF

A Study on Batch-Type Remote Plasma Dry Cleaning Process for Native Oxide Removal (배치식 플라즈마 세정 설비를 이용한 자연산화막 제거 공정)

  • Park, Jae-Young;Yi, Wook-Yeol;Hyung, Yong-Woo;Nam, Seok-Woo;Lee, Hyeon-Deok;Song, Chang-Lyong;Kang, Ho-Kyu;Roh, Yong-Han
    • Proceedings of the Korean Institute of Electrical and Electronic Material Engineers Conference
    • /
    • 2004.11a
    • /
    • pp.247-251
    • /
    • 2004
  • 반도체 소자의 제조에 있어 실리콘 표면에 성장한 자연산화막을 제거하기 위해 일반적으로 습식 세정 기술이 이용되어 왔다. 하지만 소자의 최소 선폭(design rule)이 nano급으로 고집적화 됨에 따라 contact hole 바닥의 자연산화막을 깨끗이 제거하는데 있어서 그 한계를 나타나고 있다. 이에 대한 효과적인 대안 공정으로 가스 건식 세정 기술이 연구되고 있다. 본 논문에서는 한 번에 50매 이상의 웨이퍼를 처리함으로써 생산성 측면에서 월등한 배치식 설비에서 원거리 플라즈마(remote plasma) 장치에서 2.450Hz의 마이크로웨이브(${\mu}$-wave)에 의해 형성시킨 수소라디칼과 $NF_3$ 가스를 이용하여 실리콘에 결함을 주지 않고 자연산화막을 선택적으로 제거하는 공정에 대해 고찰하였다. AFM을 이용한 표면분석, TEM을 이용한 물성분석, 그리고 ToF-SIMS 및 XPS를 이용한 화학 분석을 습식 및 건식 세정을 비교 평가한 결과, 건식 세정 공정이 실리콘 표면에 결함을 주지 않고 자연산화막을 제거 할 수 있음을 확인하였다. 산화막$(SiO_2)$, 질화막$(Si_3N_4)$, 그리고 다결정 실리콘(Poly-Si) 등의 각 막질별 식각 특성을 고찰하였으며, $NH_3$의 캐리어 가스인 $N_2$의 주입량을 조절함으로써 수소라디칼 형성 효율의 개선이 가능하였으며, 이로부터 게이트와 소스/드레인 사이를 절연하기 위해 이용되는 질화막의 식각 선택비를 2배 정도 개선할 수 있었다. nano급 소자에 실장하여 평가한 결과에서 불산(HF)에 의한 습식 세정 방식에 비하여 약 $20{\sim}50%$ 정도의 contact 저항 감소 효과가 있음이 확인되었다.두 소자 모두 $40mA/cm^2$ 에서 이상적인 화이트 발란스와 같은(0.33,0.33)의 색좌표를 보였다.epsilon}_0=1345$의 빼어난 압전 및 유전특성과 $330^{\circ}C$의 높은 $T_c$를 보였고 그 조성의 vibration velocity는 약4.5 m/s로 나타났다.한 관심이 높아지고 있다. 그러나 고 자장 영상에서의 rf field 에 의한 SAR 증가는 중요한 제한 요소로 부각되고 있다. 나선주사영상은 SAR 문제가 근원적으로 발생하지 않고, EPI에 비하여 하드웨어 요구 조건이 낮아 고 자장에서의 고속영상방법으로 적합하다. 본 논문에서는 고차 shimming 을 통하여 불균일도를 개선하고, single shot 과 interleaving 을 적용한 multi-shot 나선주사영상 기법으로 $100{\times}100$에서 $256{\times}256$의 고해상도 영상을 얻어 고 자장에서 초고속영상기법으로 다양한 적용 가능성을 보였다. 연구에서 연구된 $[^{18}F]F_2$가스는 친핵성 치환반응으로 방사성동위원소를 도입하기 어려운 다양한 방사성의 약품개발에 유용하게 이용될 수 있을 것이다.었으나 움직임 보정 후 영상을 이용하여 비교한 경우, 결합능 변화가 선조체 영역에서 국한되어 나타나며 그 유의성이 움직임 보정 전에 비하여 낮음을 알 수 있었다. 결론: 뇌활성화 과제 수행시에 동반되는 피험자의 머리 움직임에 의하여 도파민 유리가 과대평가되었으며 이는 이 연구에서 제안한 영상정합을 이용한 움직임 보정기법에 의해서 개선되었다. 답이 없는 문제, 문제 만들기, 일반화가 가능한 문제 등으로 보고, 수학적 창의성 중 특히 확산적 사고에 초점을 맞추어 개방형 문제가 확

  • PDF

Top-Silicon thickness effect of Silicon-On-Insulator substrate on capacitorless dynamic random access memory cell application

  • Jeong, Seung-Min;Kim, Min-Su;Jo, Won-Ju
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2010.02a
    • /
    • pp.145-145
    • /
    • 2010
  • 반도체 소자의 크기가 수십 나노미터 영역으로 줄어들면서, 메모리 소자 또한 미세화를 위해 새로운 기술을 요구하고 있다. 1T DRAM은 하나의 트랜지스터와 하나의 캐패시터 구조를 가진 기존의 DRAM과 달리, 캐패시터 영역을 없애고 하나의 트랜지스터만으로 동작하기 때문에 복잡한 공정과정을 줄일 수 있으며 소자집적화에도 용이하다. 또한 SOI (Silicon-On-Insulator) 기판을 사용함으로써 단채널효과와 누설전류를 감소시키고, 소비전력이 적다는 이점을 가지고 있다. 1T DRAM은 floating body effect에 의해 상부실리콘의 중성영역에 축적된 정공을 이용하여 정보를 저장하게 된다. floating body effect를 발생시키기 위해 본 연구에서는 SOI 기판을 사용한 MOSFET을 사용하였는데, SOI 기판은 불순물 도핑농도에 따라 상부실리콘의 공핍층 두께가 결정된다. 실제로 불순물을 $10^{15}cm^{-3}$ 정도 도핑을 하게 되면 완전공핍된 SOI 구조가 된다. 이는 subthreshold swing값이 작고 저전압, 저전력용 회로에 적합한 특성을 보이기 때문에 부분공핍된 SOI 구조보다 우수한 특성을 가진다. 하지만, 상부실리콘의 중성영역이 완전히 공핍되어 정공이 축적될 공간이 존재하지 않게 된다. 이를 해결하기 위해 기판에 전압을 인가 후 kink effect를 확인하여, 메모리 소자로서의 구동 가능성을 알아보았다. 본 연구에서는 상부실리콘의 두께가 감소함에 따라 1T DRAM의 메모리 특성변화를 관찰하고자, TMAH (Tetramethy Ammonuim Hydroxide) 용액을 이용한 습식식각을 통해 상부실리콘의 두께가 각기 다른 소자를 제작하였다. 제작된 소자는 66 mv/dec의 우수한 subthreshold swing 값을 나타내며 빠른 스위칭 특성을 보였다. 또한 kink effect가 발생하는 최적의 조건을 찾고, 상부실리콘의 두께가 메모리 소자의 쓰기/소거 동작의 경향성에 미치는 영향을 평가하였다.

  • PDF

The Fabrication and Magnetoresistance of Nanometer-sized Spin Device Driven by Current Perpendicular to the Plane (수직전류 인가형 나노 스핀소자의 제조 및 자기저항 특성)

  • Chun, M.G.;Lee, H.J.;Jeung, W.Y.;Kim, K.Y.;Kim, C.G.
    • Journal of the Korean Magnetics Society
    • /
    • v.15 no.2
    • /
    • pp.61-66
    • /
    • 2005
  • In order to make submicron cell for spin-injection device, lift-off method using Pt stencil and wet etching was chosen. This approach allows batch fabrication of stencil substrate with electron-beam lithography. It simplifies the process between magnetic film stack deposition and final device testing, thus enabling rapid turnaround in sample fabrication. Submicron junctions with size of $200nm{\times}300nm$ and $500nm{\times}500nm$ 500 nm and pseudo spin valve structure of $CoFe(30{\AA})/Cu(100{\AA})/CoFe(120{\AA}$) was deposited into the nanojunctions. MR ratio was 0.8 and $1.1{\%}$, respectively and spin transfer effect was confirmed with critical current of $7.65{\times}10^7A/cm^2$.