• Title/Summary/Keyword: 성능 테스트

Search Result 1,991, Processing Time 0.052 seconds

Extracting Reusable Test Cases from Modified MATLAB Simulink Model (변경된 MATLAB Simulink 모델로부터 재사용 가능 테스트 케이스 도출)

  • Park, Geon Gu;Han, Hye Jin;Chung, Ki Hyun;Choi, Kyung Hee
    • KIPS Transactions on Software and Data Engineering
    • /
    • v.8 no.6
    • /
    • pp.235-242
    • /
    • 2019
  • This paper proposes a reusable test case extraction technique for modified MATLAB Simulink/Stateflow (SL/SF) model. Creating test cases for complicated SL/SF model like ECU(Electrical Control Unit) of automotive, requires a lot of time and effort. An intuitive way to reduce to create new test cases whenever the model changes, is to reuse some test cases which have been generated for the original model. In this paper, we propose a method to define reusable test cases in SL/SF after defining model behavior and judging model equality by test cases. The proposed technique is evaluated using a commercial automotive controller model.

Automated Benchmark Management Tool for DBMS Performance Evaluation (DBMS 성능 평가를 위한 자동화된 벤치마크 관리기)

  • 심재희;차상균
    • Proceedings of the Korean Information Science Society Conference
    • /
    • 2003.10b
    • /
    • pp.157-159
    • /
    • 2003
  • 정보 통신 산업의 발달로 인해 데이터의 양이 점차 증가하고 고성능의 데이터 접근이 필요한 분야가 증가됨에 따라 DBMS의 성능에 대한 관심이 높아지고 있다. 따라서 DBMS 벤더들은 계속적으로 새로운 기술을 도입하여 확장 가능한 고성능의 시스템을 지원하는데 노력하고 있다. 그러나 새로운 기술에 대한 충분하고도 광범위한 테스트가 이뤄지지 않는다면 시스템의 성능과 안정성 등에 예상치 못한 문제가 생기기 마련이다. 따라서 벤치마크를 통하여 시스템의 취약점을 알아내고 기술의 질적 평가를 하는 과정이 필수적이지만, 벤치마크 프로그램을 작성하고 수행하는 과정에 상당히 오랜 시간이 걸리기 때문에 시스템에 대한 충분한 테스트를 빠르고 용이하게 하기가 힘들다. 이에 본 논문에서는 이런 문제점을 해결할 수 있는 방안으로 사용자의 특정한 응용 도메인에서 수행될 작업부하 프로그램을 간단히 작성할 수 있으며 그 외의 나머지 벤치마크 과정을 자동화하는. DBMS 성능 평가를 위한 자동화된 벤치마크 관리기를 설계하고 구현하였다. 본 논문에서 제안한 자동화된 DBMS 벤치마크 관리기를 사용하면 사용자는 간단한 코드 작성만으로도 응용 도메인의 벤치마크를 용이하게 할 수 있다.

  • PDF

The design of a wrapping based performance testing tool for EJB Component (Wrapping 방법을 통한 EJB 컴포넌트 성능 측정 도구 설계)

  • Lim, Byung-Jin;Hwang, Gil-Seung;Lee, Dong-Jin;Lee, Keung-Hae
    • Proceedings of the Korea Information Processing Society Conference
    • /
    • 2001.10a
    • /
    • pp.371-374
    • /
    • 2001
  • 본 논문에서는 EJB 컴포넌트 성능 측정 도구 설계에 대하여 설명한다. 이전 연구에서는 EJB 컴포넌트를 역컴파일하는 방법을 사용하였으나, 역컴파일 방지 기술이 사용된 컴포넌트에 대해서는 성능 측정 할 수 없다는 문제를 가졌다. 또 성능 측정을 하기 위한 테스트 프로그램을 작성해야 하는 2차적인 능력이 필요하였다. 이러한 문제를 해결하기 위해 본 논문에서는 black box 성능 측정 기법을 사용하고, 테스트 프로그램을 자동 생성하여 성능 측정을 자동화하는 방법을 제시한다.

  • PDF

Performance Analysis of CSMA/CA MAC Protocol in PLC Environments (전력선 환경을 고려한 CSMA/CA MAC 프로토콜의 성능 분석)

  • Lee, Kam-Rok;Lee, Jae-Min;Myoung, Kwan-Joo;Kwon, Wook-Hyun;Kim, Yo-Hee
    • Proceedings of the KIEE Conference
    • /
    • 2003.07d
    • /
    • pp.2663-2665
    • /
    • 2003
  • 본 논문에서는 전력선 환경이 CSMA/CA MAC 프로토콜의 성능에 미치는 영향을 분석한다. 이를 위해 전력선 환경의 특징이 분석되고, 이를 반영할 수 있는 테스트 베드를 구축한다. 테스트 베드를 통해 전력선 환경의 특성을 나타내는 패킷에러율을 구하고, 이를 이용해 CSMA/CA MAC 프로토콜의 성능을 분석한다. CSMA/CA MAC 프로토콜의 성능 분석을 위해 본 논문에서는, 시스템 모델을 제안하고, 시스템 모델로부터 성능 평가 요소인 패킷전송률과 패킷지연시간을 구한다. 마지막으로 수학적 결과를 통해 CSMA/CA MAC 프로토콜의 성능에 전력선 환경이 미치는 특징을 알아보고, 이를 개선할 수 있는 방법들이 논의된다.

  • PDF

A Comparison of the Search Based Testing Algorithm with Metrics (메트릭에 따른 탐색 기반 테스팅 알고리즘 비교)

  • Choi, HyunJae;Chae, HeungSeok
    • Journal of KIISE
    • /
    • v.43 no.4
    • /
    • pp.480-488
    • /
    • 2016
  • Search-Based Software Testing (SBST) is an effective technique for test data generation on large domain size. Although the performance of SBST seems to be affected by the structural characteristics of Software Under Test (SUT), studies for the comparison of SBST techniques considering structural characteristics are rare. In addition to the comparison study for SBST, we analyzed the best algorithm with different structural characteristics of SUT. For the generalization of experimental results, we automatically generated 19,800 SUTs by combining four metrics, which are expected to affect the performance of SBST. According to the experiment results, Genetic algorithm showed the best performance for SUTs with high complexity and test data evaluation with count ${\leq}20,000$. On the other hand, the genetic simulated annealing and the simulated annealing showed relatively better performance for SUTs with high complexity and test data evaluation with count ${\geq}50,000$. Genetic simulated annealing, simulated annealing and hill climbing showed better performance for SUTs with low complexity.

Design of Test Pattern for Evaluating 4K UHD Display Monitors (4K UHD 디스플레이 모니터 평가를 위한 테스트 패턴 설계)

  • Kwak, Kyungchul;Bae, Sungpo;Lim, Chaeheon;Kwon, Donghyun
    • Proceedings of the Korean Society of Broadcast Engineers Conference
    • /
    • 2014.11a
    • /
    • pp.190-193
    • /
    • 2014
  • 본 논문에서는 4K UHD (Ultra High Definiation) 디스플레이 기기들의 품질 측정을 위해 TTA 4K 방송용 비디오 모니터 테스트 항목과 내용을 소개한다. 이를 통해서 테스트 패턴 설계에 대한 요구사항을 정리하여 4K 디스플레이에 적용 가능한 계측용 테스트 패턴과 육안확인용 테스트 패턴을 제안한다. 본 논문에서 제안하는 테스트 패턴을 통해 4K UHD 디스플레이 기기들의 적절한 평가와 성능 측정이 가능해지며 아울러 관련 장비를 개발하는 입장에서 객관적 측정 평가뿐만 아니라 육안평가도 손쉽게 할 수 있을 것으로 기대된다.

  • PDF

A Study on IDDQ Test Pattern Generation for Bridging Fault Detection (합선고장을 검출하기 위한 IDDQ 테스트 패턴 생성에 관한 연구)

  • 배성환;김대익;전병실
    • The Journal of Korean Institute of Communications and Information Sciences
    • /
    • v.25 no.12A
    • /
    • pp.1904-1911
    • /
    • 2000
  • IDDQ 테스팅은 CMOS에서 발생 빈도가 가장 높은 합선고장을 효과적으로 검출할 수 있는 기법이다. 본 논문에서는 테스트 대상 회로의 게이트간에 발생 가능한 모든 단락을 고려하여, 이러한 결함을 효과적으로 검출하기 위한 테스트 패턴 생성기와 고장 시뮬레이터를 구현하였다. 구현된 테스트 패턴 생성기와 고장 시뮬레이터는 O(n2)의 복잡도를 가지는 합선고장을 효과적으로 표현하기 위한 기법과 제안된 테스트 패턴 생성 알고리즘 및 고장 collapsing 알고리즘을 이용하여 빠른 고장 시뮬레이션 수행시간과 높은 고장 검출률을 유지하면서 적은 수의 테스트 패턴의 생성이 가능하다. ISCAS 벤치마크 회로에 대한 실험을 통하여 기존의 다른 방식보다 성능이 우수함을 보여주었다.

  • PDF

Development of high-speed (300MHz) test system for system IC (시스템 IC를 위한 하이스피드(300MHz) 테스트 시스템 개발)

  • Jung, Dong-soo;kong, Kyung-bae;Lee, Jong-Hyeok
    • Proceedings of the Korean Institute of Information and Commucation Sciences Conference
    • /
    • 2018.10a
    • /
    • pp.507-511
    • /
    • 2018
  • This paper proposes a method for system development for high speed (300MHz) test of system IC semiconductors. The high-speed test system proposes a high-speed test circuit interface and a PCB design method for noise reduction. This paper proposes evaluation items and procedures for verifying the performance of the developed system. System IC The development of high speed test systems will help optimize the development of domestic system IC test equipment.

  • PDF

A Study on Unit Test Tool for Mobile Application Software based on J2ME (J2ME 기반 모바일 응용 SW의 단위 테스트 도구 개발)

  • Yoon, Seok-Jin;Kim, Chul-Hong;Shin, Gyu-Sang
    • Proceedings of the Korea Information Processing Society Conference
    • /
    • 2007.11a
    • /
    • pp.1033-1035
    • /
    • 2007
  • 최근 PDA와 휴대폰 등 모바일 디바이스의 급격한 증가로 모바일 응용 SW 개발이 주목을 받고 있다. 다양한 방법과 기술들이 모바일 응용 SW 개발을 지원하기 위해 개발되었으며, 다양한 언어가 J2ME 또는 Brew 플랫폼에서 SW 개발을 위해 제시되었다. 그러나 이러한 환경에서 SW 테스트는 큰 관심을 받지는 못하였다. 그 동안 모바일 응용 SW의 기능 테스트에 대한 몇몇 연구 성과들이 발표되어 왔고, 성능, 사용성, 스트레스 테스트 등에 관련된 연구들이 주로 진행되어 왔다. 특히 단위 테스트는 개발자의 역량에 의존하는 방식으로 진행되어 왔다. 본 논문에서는 모바일 응용 SW를 비즈니스로직 측면과 GUI 측면으로 구분하여 각각에 대한 단위 테스트 방법을 제시하고자 한다.

International round robin. test on sound insulation performance (차음성능에 관한 국제간 round robin test)

  • Kang, Hyun-Ju;Kim, Jae-Seung;Kim, Hyun-Sil;Kim, Bong-Kee;Kim, Sang-Ryul
    • Proceedings of the Korean Society for Noise and Vibration Engineering Conference
    • /
    • 2001.05a
    • /
    • pp.1174-1179
    • /
    • 2001
  • 차음성능 측정에 관한 국제간 신인도 향상을 위하여 home and away 테스트가 수행되었다. 동일 시편에 대한 비교 테스트 결과 대부분의 시편에서는 STC 1 ㏈ 이내의 차이를 보였다. 다만, 특정 시편의 경우 STC 5 ㏈의 차이가 발생하였다. 주원인으로는 잔향시간 측정 오차가 주원인으로 추정되며, 또한 부수적인 원인으로는 시편의 제작 및 설치의 차이 때문인 으로 사료된다.

  • PDF