• 제목/요약/키워드: 비동기통신

검색결과 304건 처리시간 0.031초

비동기 카오스 비밀통신의 변복기 기술평가 (Comparative Evaluation of Modem Technique in Nonsynchronous Chaos Secure Communication)

  • 최희주;김성곤;변건식
    • 한국통신학회논문지
    • /
    • 제26권4B호
    • /
    • pp.514-519
    • /
    • 2001
  • 1994년 이래, 광대역 통신 시스템에 카오스 이론을 적용하는 연구가 지속되어 왔으며, 지금까지 여러 가지 변복조기술이 개발되어왔다. 변복조기술은 두 종류로 나눌수 있다. 첫째는 동기 복조 기술로, 동기에 의해 카오스 신호를 수신 신호로부터 재생하는 것이다. 그러나 카오스 동기 기술은 채널 잡음이나 왜곡에 매우 민감하며 이 기술은 무선 통신에 사용되기 힘들다. 둘째는 비동기로 복조를 하는 것이다. 본 논문은 비동기로 구현할 수 있는 여러 가지 카오스 통신 기술을 설명하고 임계값과 오율등을 비교 평가한다. 특히 비동기 FM-DCSK는 판정회로에 필요한 임계값이 잡음 레벨에 상관없이 0으로 임계값 선정이 쉽고 데이터율이 카오스 신호의 성질에 의해 제한되지 않음을 입증함으로서 앞으로 비동기 FM-DCSK가 카오스 디지털 CDMA 시스템의 기반기술로 응용될수 있음을 확인하였다.

  • PDF

비동기 회로 및 시스템 설계 (Asynchronous Circuit and System Design)

  • 박영수;박인학
    • 전자통신동향분석
    • /
    • 제13권1호통권49호
    • /
    • pp.41-51
    • /
    • 1998
  • 전역 클럭을 사용하는 동기 회로 설계 기술은 설계의 단순화 및 자동화가 용이하기 때문에 현재 많이 사용하는 설계 기술이다. 그러나 다양한 기능과 고성능을 필요로 하는 대규모 시스템이나 회로 설계에서는 전역 클럭 사용으로 인한 신호 지연, 전력 소모 등이 문제로 부각되면서 비동기 회로 설계 기술이 각광을 받고 있다. 비동기 회로 설계 기술은 1940년대에 개발된 기술이지만 설계 자체가 어렵고 면적 증가 등의 단점으로 제한된 분야에서 이용되었다. 현재 이러한 단점을 극복하기 위한 연구가 회로 설계, 검증, 동기/비동기 인터페이스, 그리고 저전력 회로 등의 분야에서 많이 진행되고 있다.

SoC 설계를 위한 유효 비트 방식의 비동기 FIFO설계 (Design of an Asynchronous FIFO for SoC Designs Using a Valid Bit Scheme)

  • 이용환
    • 한국정보통신학회논문지
    • /
    • 제9권8호
    • /
    • pp.1735-1740
    • /
    • 2005
  • SoC 설계에서는 많은 수의 IP 들이 하나의 칩에 집적되며 이들은 각각 서로 다른 주파수로 동작해야 가장 효율적으로 동작할 수 있다. 이러한 IP들을 연결하기 위해서는 비동기 클럭 동작 사이에 버퍼 역할을 할 수 있는 비동기 FIFO가 필수적이다. 그러나 아직 많은 수의 비동기 FIFO가 잘못 설계되고 있으며 이에 따른 비용이 심각하다. 이에 본 논문에서는 유효 비트 방식의 비동기 FIFO를 설계함으로써 비동기 회로에서 발생하는 metastability를 없애고 비동기 카운터의 오류를 수정함으로써 비동기 클럭들 사이에서 안전하게 데이터를 전송할 수 있는 FIFO 구조를 제안한다. 또한 이 FIFO 구조의 HDL 기술을 바탕으로 합성하여 다른 방식의 FIFO 설계와 비교 평가한다.

비동기통신 방식을 이용한 GWT(Google Web Toolkit) 의 데이터 모델 구현 (Asynchronous communication by using GWT assessment and analysis of the data model)

  • 최경영;이보름;이석희;조상
    • 한국정보처리학회:학술대회논문집
    • /
    • 한국정보처리학회 2008년도 추계학술발표대회
    • /
    • pp.740-742
    • /
    • 2008
  • Google에서는 GWT라는 웹2.0시대의 핵심기술인 AJAX를 기반으로 한 개발 툴킷을 발표했다. GWT는 Desktop Application 수준의 웹 시스템을 Java로 구현하여 AJAX Application을 재사용 가능하도록 한다. 이에 따른 비동기 통신 방식에서의 모델(M)과 콘트롤러(C)가 RPC 서비스에 적용되는 방법이 기존의 Java 웹 프레임워크에서 적용한 페이지 단위의 방식인 동기식 통신이 적용되는지 분석하고 비동기 통신 방식에 간단한 디자인패턴을 사용하여 구현 하였을 때 효율성이 기존의 프레임워크보다 높은가를 평가한다.

직접 수열 대역 확산 통신에서 비동기 위상 서명 수열의 병렬 부호 획득 기법 (Parallel Code Acquisition Techniques in Chip-Asynchronous DS/SS System)

  • 오미정;윤석호;송익호;배진수
    • 한국통신학회논문지
    • /
    • 제27권7A호
    • /
    • pp.635-640
    • /
    • 2002
  • 이 논문에서는 직접 수열 대역 확산 (DS/SS) 통신에서 비동기 서명 수열의 병렬 부호 획득을 위한 최적 및 준 최적의 결정법을 다룬다. 기존의 병렬 부호 획득 기법은 수신기에서 상관기 출력이 가장 큰 신호를 선택하는 것인데, 이 방법은 비동기 서명 수열에 대해 최적의 성능을 내지 못한다고 알려져 있다. 이 논문에서는 비동기 서명수열에 맞는 최적의 결정법을 최대 우도비 기준에 바탕을 두고 유도한다. 또한 이보다 간단하게 구현할 수 있는 준최적 결정법도 제안한다. 최적 및 준최적 결정법의 성능은 비동기 서명 수열에 대해 기존의 결정법을 능가함을 보인다.

IMT-2000 비동기 시스템에서 무선망 제어국의 ATM 스위치 정합 기능 구현 (Implementation of ATM Switch Interface Function for Radio Network Controller in IMT-2000 Asynchronous System)

  • 장재득;장문수
    • 전자통신동향분석
    • /
    • 제16권6호통권72호
    • /
    • pp.1-8
    • /
    • 2001
  • IMT-2000 비동기 시스템은 단말기, 기지국과 무선망 제어국으로 구성되는 무선 접속망 그리고 핵심망 등으로 구성된다. 특히 IMT-2000 비동기 시스템의 무선망 제어국은 기지국과 접속 기능을 가지는 기지국 정합용 무선 접속 서브 시스템, 무선 트래픽 채널의 소프트 핸드오프 처리 기능을 가지는 트래픽 처리용 무선 접속 서브 시스템, 무선망 제어국을 제어하는 무선망 제어국 제어용 서브 시스템, 그리고 회선 및 패킷 교환망을 수용하는 핵심망 및 타 무선망 제어국과의 접속 기능을 수행하는 망 정합용 무선 접속 서브 시스템으로 구성된다. 본 논문에서는 다양한 서비스 품질 파라미터를 갖는 서비스를 지원하기 위한 전달 기능으로서 ATM을 기반으로 하는 ATM 스위치 망을 IMT-2000 비동기 시스템의 무선망 제어국에 적용하여 무선망 제어국의 각 서브 시스템 간 접속시켜 통신 경로 제공 기능을 수행하도록 하였다. 따라서 기지국과 핵심망 사이를 상호 연결하여 음성 및 데이터의 트래픽 정보와 제어 정보를 전달하는 기능을 수한다. 이와 같이 IMT-2000 비동기 시스템에서는 무선망 제어국 내의 서브 시스템과의 접속은 ATM 스위치를 통하여 사용자의 요구에 따라 가변적으로 필요한 대역폭을 제공함으로써 사용자의 요구에 부합되는 통신 수단을 제공할 뿐만 아니라 기존의 IMT-2000 이전 시스템의 서비스 보다는 훨씬 향상된 품질의 패킷 데이터와 멀티미디어 서비스를 포함하는 오디오, 비디오, 그리고 데이터 서비스를 제공할 수 있다.

레지스터 기반 비동기 FIFO 구조 설계 기법 (Design Technique of Register-based Asynchronous FIFO)

  • 이용환
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2005년도 춘계종합학술대회
    • /
    • pp.1038-1041
    • /
    • 2005
  • 현재 SoC 설계에 사용되는 많은 IP들은 대부분 이들이 연결되는 버스 클럭과 주파수가 서로 다른 클럭을 사용하며 이를 위해서는 비동기 FIFO가 필수적이다. 그러나 아직 많은 수의 비동기 FIFO가 잘못 설계되고 있으며 이에 따른 비용이 심각하다. 이에 본 논문에서는 레지스터 기반의 비동기 FIFO를 유효비트를 사용하여 설계함으로써 비동기 회로에서 발생하는 metastability를 없애고 비동기 카운터의 오류를 수정함으로써 비동기 클럭들 사이에서 안전하게 데이터를 전송할 수 있는 FIFO 구조를 제안한다. 또한 이 FIFO 구조의 HDL 기술을 바탕으로 합성하여 다른 방식의 FIFO 설계 방식과 비교 평가한다.

  • PDF

MOST 네트워크에서 비동기 데이터 전송의 신뢰성 향상 알고리즘 구현 (The Implementation of Improved Reliability Algorithm for Asynchronous Data Transmission in MOST Network)

  • 김창영;박유현;전영준;유윤식
    • 한국정보통신학회논문지
    • /
    • 제16권12호
    • /
    • pp.2635-2642
    • /
    • 2012
  • MOST(Media Oriented Systems Transports)Network는 차량용 멀티미디어 기기를 위한 통신 프로토콜로서 높은 대역폭과 신뢰성을 보장하는 차량용 네트워크이다. 그러나 기존의 MOST 디바이스는 데이터 제어나 전송을 위해 내부 버스 통신방식인 I2C나 I2S통신 방식만을 사용하여 왔으나, MOST 네트워크의 대역폭이 늘어나고 하나의 디바이스 내에 여러 장치들이 추가되면서 더 넓은 대역폭의 통신방식이 필요하게 되었다. 따라서 본 연구에서는 MediaLB 통신을 사용하여 비동기 데이터 전송 시 효율성 향상 방법을 제시하고, MOST 네트워크에서 비동기 데이터 전송 시에 발생할 수 있는 데이터 신뢰성 문제를 해결하기 위하여 비동기 데이터 영역의 데이터 형태를 개선하여 전송 데이터의 신뢰성을 향상할 수 있는 알고리즘을 제안하고자 한다.

FPGA를 이용한 다채널 비동기 통신용 IC 설계 (The Design of Multi-channel Asynchronous Communication IC Using FPGA)

  • 옥승규;양오
    • 대한전자공학회논문지SD
    • /
    • 제47권1호
    • /
    • pp.28-37
    • /
    • 2010
  • 본 논문에서는 FPGA와 VHDL을 이용하여 다채널 비동기 통신용 IC를 설계하였다. 기존에 상용되고 있는 대부분의 비동기 통신용 IC들은 최대 1~2채널(Channel)로 구성되어 있다. 따라서 2채널 이상의 통신 시스템을 구성할 때 원가가 높아지고 구현하기도 복잡해진다. 그리고 매우 적은 송수신 버퍼(Buffer)를 가지고 있으므로 고속으로 대용량의 데이터를 전송할 경우 마이크로프로세서에 걸리는 부하가 많아지게 된다. 이러한 문제를 해결하기 위해 본 논문에서는 비동기 통신 채널 8개를 단 한개의 IC로 설계하여 원가 절감 및 기능과 성능을 향상 시키도록 설계하였으며, 송수신 버퍼의 크기를 각각 256 바이트로 설계함으로써 고속의 통신을 가능하게 하였다. 또한 통신시 오동작을 방지하기 위해 디지털(Digital) 필터 및 첵섬(Check-sum) 로직을 설계하여 신뢰성을 향상시켰으며, 채널 먹스 로직을 설계하여 각 채널별 입/출력을 자유롭게 선택하도록 하여 통신 채널에 대한 입/출력 포트를 유연하게 사용할 수 있도록 설계하였다. 이와 같이 설계된 다채널 비동기 통신 IC를 ALTERA사의 Cyclone II Series EP2C35F672C8과 QuartusII V8.1을 이용하여 로직을 합성 및 시뮬레이션 하였다. QuartusII 시뮬레이션과 실험에서 성공적으로 수행되었으며, 설계된 IC의 우수성을 보이기 위해 비동기 통신 칩으로 많이 사용되고 있는 TI(Texas Instruments)사의 TL16C550A, ATMEL사의 ATmega128 범용 마이크로 콘트롤러와 수행시간 및 성능을 비교하여 본 논문에서 설계된 다채널 비동기 통신용 IC의 우수함을 확인하였다.

PC-BLRNN을 이용한 무선 비동기 전송 채널 등화기 (Equalization with PC-BLRNN for Wireless ATM Channel)

  • 박동철;이실
    • 한국통신학회논문지
    • /
    • 제26권8B호
    • /
    • pp.1100-1108
    • /
    • 2001
  • PC-BLRNN을 이용한 무선 비동기 전송 채널 등화기가 본 논문에서 제안되었다. BLRNN은 쌍선형 다항식에 기초한 것으로 MLPNN 형태의 신경망보다 비선형 시스템의 모델링에 탁월한 성능을 보여왔으므로, 매우 비선형적이고 시계열적 특성을 가지는 무선 비동기 전송 채널 등화기에 이용될 수 있다. PC-BLRNN 등화기가 QPSK 신호에 대해 C-DFE, C-MLPNN 등화기 등과 실험적으로 비교되었는데 그 결과, 기존의 등화기들 보다 제안된 PC-BLRNN 등화기가 MSE와 BER의 성능에서 모두 매우 향상된 결과를 보여주었다.

  • PDF