• Title/Summary/Keyword: 병렬 모듈

Search Result 373, Processing Time 0.033 seconds

Design Optimization of MPEG-2 AAC Decoder (MPEG-2 AAC 복호화 시스템의 구조 제안 및 구현)

  • 방경호;김준석;윤대희
    • Proceedings of the IEEK Conference
    • /
    • 2001.09a
    • /
    • pp.257-260
    • /
    • 2001
  • 본 논문에서는 2 채널 MAIN 프로필 MPEG-2 AAC 복호화 시스템의 구조를 제안하고 구현하였다. 복호화 알고리듬의 구조적인 모듈화에 근거하여, 시스템 설계 과정에서 전체 시스템을 3 개의 하드웨어 모듈로 분할하였다. 전체 시스템은 허프만 복호화기, 예측기, 20 비트 고정소수점 DSP 코어로 이루어져 있다. 허프만 복호화기는 주어진 작업을 1 클럭 사이클 내에 수행할 수 있는 고속의 하드와이어드 모듈이고, 예측기는 높은 해상도를 가지고 다른 모듈들과 병렬처리가 가능한 구조를 가진 모듈이다. 구현된 시스템은 16.9 MIPS 로 2 채널의 MPEG-2 AAC 비트열을 고음질로 복호화할 수 있다.

  • PDF

Design and Analysis of a Battery Charge and Discharge Regulator of Communication Satellite (통신위성 배터리 충,방전기 설계 및 해석)

  • Choe,Jae-Dong
    • Journal of the Korean Society for Aeronautical & Space Sciences
    • /
    • v.31 no.7
    • /
    • pp.118-126
    • /
    • 2003
  • In this study, a battery charge and discharge regulator of modular type is designed as paralleled bi-directional converter that is possible to provide the power without failure not only in the steady state but also in the transient period by the step load variation or the unexpected faults among the converter modules. Each converter module is designed to get stability, performance, reliability, and maintainability and the average current mode method used for controller has the advantages such as noise immunity, fast response, and the real average current signal acquisition. The equivalent model and small signal model for the paralleled battery chargerIdischarger are presented, and also the transfer functions are analyzed for the CCM(Continuous Charge Mode), CDM(Continuous Discharge Mode) and DDM(Discontinuous Discharge Mode). The experiments of the paralleled bi-directional converter are carried out in the step load variation, and in faults of one converter module respectively. And the performance of paralleled bi-directional converter is verified via the experimental results.

A Parallel Approach on the B-tree for an Information Retrieval System using FAST-INV (FAST-lNV를 이용한 정보검색 시스템에서의 B-트리의 병렬접근에 대한 연구)

  • Kim, Soo-Young;Goh, Ji-Hyun;Park, Soon-Chol
    • Proceedings of the Korea Information Processing Society Conference
    • /
    • 2001.10a
    • /
    • pp.263-266
    • /
    • 2001
  • 인터넷 상의 문서양이 기하급수적으로 증가하면서 검색엔진의 성능평가가 대두되고 있다. 이를 위해 검색엔진 인덱스 모듈부분의 좋은 성능이 요구되는데 빠른 대용량 역파일 구성을 위한 알고리즘을 사용하게 되면 인덱스 속도를 향상시킬 수 있다. 그러나, 병렬처리가 되지 않는 문헌벡터화일 제작시 트리검색 모듈에서 병목 현상이 발생하게 된다. 본 논문에서는 병목현상이 발생하는 트리를 병렬로 접근함으로써 시스템의 병목현상을 해소하고 인덱스 시스템의 전체적인 성능을 개선찬 수 있는 방안을 연구한다.

  • PDF

An Architecture for Two's Complement Serial-Parallel Multiplication (2의 보수 직병렬 승산을 위한 논리구조)

  • Mo, Sang-Man;Yoon, Yong-Ho
    • ETRI Journal
    • /
    • v.13 no.2
    • /
    • pp.9-14
    • /
    • 1991
  • 직병렬 승산기는 피승수와 승수중 어느 하나가 병렬로 입력되고 또다른 수는 직렬로 입력되는 구조를 가지며, 디지틀 신호처리, 온라인 응용, 특수 목적용 계산 시스팀 등에서 많이 이용되고 있다. 본 논문에서는 2 의 보수를 위한 직병렬 승산기의 논리구조를 제안한다. 제안한 2의 보수 직병렬 승산기는 효과적인 2의 보수 직병렬 승산 알고리즘에 의해서 모든 데이터 신호가 국부적 연결만으로 구성되며, 간단하고 모듈화된 하드웨어의 구성으로 쉽게 설계할 수 있다. 이 승산기는 무부호 승산과 마찬가지로 2n+1 사이클만을 필요로 하고, 각 사이클 시간은 무부호 직병렬 승산에 비해서 2의 보수 승산을 위한 XOR 게이트의 지연시간이 추가된 것뿐이다. 또한, 제안한 2의 보수 직병렬 승산기는 VLSI 구현에 매우 적합한 구조를 지닌다.

  • PDF

Fabrication and Performance of $Bi_{0.5}Sb_{1.5}Te_{3}/Bi_{2}Te_{2.4}Se_{0.6}$ Thin Film Thermoelectric Generators ($Bi_{0.5}Sb_{1.5}Te_{3}/Bi_{2}Te_{2.4}Se_{0.6}$계 박막형 열전발전 소자의 제작과 작동 특성)

  • Kim Il-Ho;Jang Kyung-Wook
    • Journal of the Korean Vacuum Society
    • /
    • v.15 no.2
    • /
    • pp.180-185
    • /
    • 2006
  • Microwatt power level at relatively high voltage(order of volt) was produced by $Bi_{0.5}Sb_{1.5}Te_{3}/Bi_{2}Te_{2.4}Se_{0.6}$ thin film thermoelectric generators, and maximum output power varied with temperature difference in the square-law relation. Output voltage and current were possible to control by changing the way of electrical connection as well as the number of stacking plate-modules. Variation of open circuit voltage and short circuit current with temperature difference showed a linear relationship. There were, however, some differences in variations; open circuit voltage were dependent on the number of plate-module when connected in series, but it was not for parallel connection. On the other hand, short circuit current showed the opposite behavior to the case of open circuit current.

A Design of Embedded LED Display Board Module and Control Unit which the Placement of Pixels is Free (픽셀 배치가 자유로운 임베디드 LED 전광판 모듈 및 제어장치 설계)

  • Lee, Bae-Kyu;Kim, Jung-Hwa
    • Journal of the Institute of Electronics and Information Engineers
    • /
    • v.50 no.10
    • /
    • pp.135-141
    • /
    • 2013
  • In this paper, we installed three high brightness red, green, and blue LED in one socket and made one pixel unit. And we also developed the full-color display board module and control unit which can express various images such as text, graphics, video image with the combination of pixel units and a number of modules. LED display driver module have a driver circuit within the combination of the RGB pixel dot on unit area. These modules of the existing form can be high priced because of implementation a fixed resolution in specific space and installation space. To overcome these shortcomings, we developed a LED driver and LED pixel modules free in array at random pitch intervals. Display board module of this paper enabled to display smoothly video image which have many data processing quantity through dragging data speed up 36 frames per second. Also there are an effect which is provided more clear image because of improving the flickering of the existing display board.

Experiments and Simulations of Crossed-tied Configuration of Partial shaded PV Arrays (태양광 모듈의 블록연결에 따른 IV특성 시뮬레이션 및 실험)

  • Yu, Byung-Gyu;Kim, Eui-Jong;Cha, Han-Ju;Yu, Gwon-Jong
    • Proceedings of the KIEE Conference
    • /
    • 2008.07a
    • /
    • pp.1112-1113
    • /
    • 2008
  • 태양광 모듈은 시스템에서 요구하는 전압과 전류를 공급하기 위하여 직.병렬연결을 통해 어레이를 구성한다. 그리고 태양광 어레이의 출력은 일사량과 온도에 의존적이며 또한 먼지와 같은 이물질에 의해 전력손실이 발생한다. 본 논문에서는 태양광 어레이에 국부적인 그림자 효과에 의해 전력손실이 발생하는 조건하에 태양광 모듈의 블록연결과 기존의 직렬-병렬 어레이 연결의 두 가지 연결법을 PSPICE를 이용한 시뮬레이션과 실험을 통해 비교 분석한다.

  • PDF

Analysis of a Parallel 3 Degree-of-Freedom Spherical Module and its Implementation as a Force Reflecting Manual Controller (병렬형 3자유도 구형 모듈의 해석과 힘반영 원격조종기로의 구현)

  • 김희국;이병주
    • Transactions of the Korean Society of Mechanical Engineers
    • /
    • v.18 no.10
    • /
    • pp.2501-2513
    • /
    • 1994
  • In this paper, a compact, light-weight, universal, spherical 3-degree-of-freedom, parallel-structured manual controller with high reflecting-force capability is implemented. First, the position analysis, kinematic modeling and analysis, force reflecting transformation, and applied force control schemes for a parallel structured 3 degree-of-freedom spherical system have been described. Then, a brief description of the system integration, its actual implementation hardware, and its preliminary analysis results are presented. The implemented parallel 3 degree-of-freedom spherical module is equipped with high gear-ratio reducers, and the friction due to the reducers is minimized by employing a force control algorithm, which results in a "power steering" effect for enhanced smoothness and transparency (for compactness and reduced weight).d weight).

A study on the large scaling of Dye-Sensitized Solar Cell for commercialization (염료 감응형 태양전지의 상용화를 위한 실용적 대면적화에 대한 연구)

  • Kim, Mi-Jeong;Seo, Hyun-Woong;Hong, Ji-Tae;Kim, Hee-Je
    • Proceedings of the KIEE Conference
    • /
    • 2007.07a
    • /
    • pp.1297-1298
    • /
    • 2007
  • 염료 감응형 태양전지(DSSC)의 개발 이후 많은 연구와 실험이 상용화를 위한 대면적화에 중점을 두고 진행되고 있다. 대면적화에 대한 대부분의 연구에서 그리드 전극을 넣고 내부적으로 직, 병렬 구조를 조합해 확장 시키는 방법을 채택하고 있지만, 그리드 전극을 넣음으로써 발생하는 손실, 즉 실링 공정의 어려움으로 발생하는 전자의 손실과 제작 공정상에 있어서의 복잡한 절차 및 그에 따라 소요되는 시간 등을 감안할 때 이는 그리 효과적이지 못하다고 할 수 있다. 면적이 작은 여러 셀을 외부에서 연결시켜 대면적화 시켰을 때 그 효과에 대해서 알아보고, 동일한 면적의 대면적화 된 단일 셀과 비교, 그 결과를 분석해 보았다. 그 결과, 우리는 동일한 면적을 가지고 있는 대면적의 단일 셀보다 여러 셀의 병렬 조합으로 이루어진 것이 더 좋은 결과를 나타냄을 알 수 있었다. 이를 바탕으로 유효면적 $8cm^2$을 가지는 셀을 외부적으로 연결시켜 대면적화 시켰을 때 그 효과에 대해서 알아보고 실험하였다. 하나의 모듈을 만들기 위해 직 병렬의 다양한 조합을 시도하여 직렬 연결이 많이 된 모듈일수록 이를 다시 병렬로 연결했을 때 전류의 손실을 많이 줄일 수 있다는 결론을 얻었다.

  • PDF

CU-Level Parallelization Method for HEVC Decoder (HEVC 디코더를 위한 CU 레벨 병렬화 기법)

  • Noh, Gyeong Gi;Choi, Kiho;Kim, Sowon;Jang, Euee S.
    • Proceedings of the Korean Society of Broadcast Engineers Conference
    • /
    • 2011.11a
    • /
    • pp.38-41
    • /
    • 2011
  • 최근 HD급 이상의 해상도를 가지는 영상을 위한 차세대 코덱 표준이 연구되고 있다. 이 코덱의 특징은 압축효율을 증가시키기 위해서 시간을 많이 소모시키는 복잡한 툴들을 많이 채택하고 있다는 점이다. 이는 실시간 방송에 대한 부담감으로 작용되기 때문에, 표준을 재정하는 전문가들은 속도 개선을 위한 병렬화 연구 또한 동시에 진행을 하고 있다. 병렬화 방법 중 슬라이스 단위 병렬화와 모듈 내부 병렬화가 대표적으로 논의되고 있지만, 이 두 가지 방법은 각각 시간 지연과 추가 비트 할당이라는 단점이 있기 때문에 이를 극복하기 위한 새로운 병렬화 기법이 요구되고 있다. 본 논문에서는 시간 지연과 추가비트 할당을 극복 가능한 병렬화 기법을 연구하였는데, HEVC 코덱의 구조 분석을 통해 어떻게 병렬화 해야 단점을 극복할 수 있는지 알아보고 단점을 극복한 병렬화 기법이 속도 개선을 할 수 있는지 시간 분석을 통해 알아본다. 본 논문에서는 구조 분석을 통해 알아낸 CU 단위 병렬화 기법을 제안하고 CU 단위 병렬화 기법을 HEVC Test model reference software 2.1 decoder에 적용하여 Full HD 영상에 대해 Lowdelay에서 평균 19.83%의 속도 개선을 얻었으며, Randomaccess에서 평균 22.63%의 속도 개선을 얻었다.

  • PDF