• Title/Summary/Keyword: 병렬입출력

Search Result 151, Processing Time 0.03 seconds

Experimental Evaluation of pNFS Protocol for Mass Storage System (대용량 스토리지 시스템을 위한 pNFS 프로토콜의 성능 평가)

  • Kim, Tae-Jin;Kim, Han-Gyoo;Noh, Sam-H.
    • Proceedings of the Korean Information Science Society Conference
    • /
    • 2012.06a
    • /
    • pp.221-223
    • /
    • 2012
  • 많은 대학과 스토리지 업체에서 고성능 병렬 파일시스템 관련 연구를 활발히 진행하고 있다. 그러나 대학이나 업체에서 연구된 병렬 파일시스템 기술은 상호 호환성에 제약이 있다. 네트워크 파일시스템 관련해서 유일한 표준 기술인 NFS은 최근 pNFS 기능을 포함한 NFSv4.1로 확장되었다. pNFS은 NFS 서버를 거치지 않고 데이터를 병렬적으로 접근함으로써 고성능 입출력을 보장해 주고 있으며 기존 스토리지 기술과의 호환성을 제공하고 있다. 본 연구에서는 pNFS의 성능 평가를 위해서 pNFS을 사용하는 대용량 스토리지 시스템을 구현하고 NFSv4와 NFSv4.1간 성능을 비교한다. 성능 비교는 파일 사이즈와 동시 수행 프로세스 수 별로 수행되며 읽기 및 쓰기 연산에 대한 pNFS의 성능 향상을 확인한다.

Micro Programmable Sequential Controller Design of a Sequential Logic System With Parallel Sequence (병렬 Sequence를 갖는 순서논리 시스템의 Microprogrammable Sequential Controller의 설계)

  • 유창근;우광준
    • The Journal of Korean Institute of Communications and Information Sciences
    • /
    • v.13 no.6
    • /
    • pp.370-479
    • /
    • 1988
  • This paper presents a microprogrammable sequential controller which realizes the sequential logic system with parallel sequences described by a GRAFCET. The proposed controller improves speed, flexibility, programming ease and the efficiency of controlled system by paralle sequencing capability. It is especially designed for complex high speed sequential contollers requiring large I/O capabilities, such as industrial process controller or power electronic conversion controller.

  • PDF

Micro Programmable Sequential Controller Design of a Sequential Logic System With Parallel Sequence (병렬 Sequence를 갖는 순서논리 시스템의 Microprogrammable Sequential Controller의 설계)

  • RHU, Chang Keun;WOO, Kwang Joon
    • The Journal of Korean Institute of Communications and Information Sciences
    • /
    • v.13 no.6
    • /
    • pp.470-470
    • /
    • 1988
  • This paper presents a microprogrammable sequential controller which realizes the sequential logic system with parallel sequences described by a GRAFCET. The proposed controller improves speed, flexibility, programming ease and the efficiency of controlled system by paralle sequencing capability. It is especially designed for complex high speed sequential contollers requiring large I/O capabilities, such as industrial process controller or power electronic conversion controller.

On a High-Speed Parallel-LM Binary Sequcence Generator (고속 병렬형 LM 이진 수열 발생기)

  • Lee, Hoon-Jae
    • The KIPS Transactions:PartC
    • /
    • v.10C no.7
    • /
    • pp.851-856
    • /
    • 2003
  • The LM generator is an improved summation generator with maximum period, near maximum linear complexity and maximum order of correlation immunity, and it has a property with the input-output correlation immunity In this paper, we propose the high-speed m-parallel LM-BSG and 8-parallel LM-BSG for detail as a design example. When compared with a conventional stream cipher, the properties of the proposed cipher exhibited the same crypto-degree (security) with a rt times faster processing.

Chaotic Time Series Prediction using Parallel-Structure Fuzzy Systems (병렬구조 퍼지스스템을 이용한 카오스 시계열 데이터 예측)

  • 공성곤
    • Journal of the Korean Institute of Intelligent Systems
    • /
    • v.10 no.2
    • /
    • pp.113-121
    • /
    • 2000
  • This paper presents a parallel-structure fuzzy system(PSFS) for prediction of time series data. The PSFS consists of a multiple number of fuzzy systems connected in parallel. Each component fuzzy system in the PSFS predicts the same future data independently based on its past time series data with different embedding dimension and time delay. The component fuzzy systems are characterized by multiple-input singleoutput( MIS0) Sugeno-type fuzzy rules modeled by clustering input-output product space data. The optimal embedding dimension for each component fuzzy system is chosen to have superior prediction performance for a given value of time delay. The PSFS determines the final prediction result by averaging the outputs of all the component fuzzy systems excluding the predicted data with the minimum and the maximum values in order to reduce error accumulation effect.

  • PDF

Design of an Image Processing ASIC Architecture using Parallel Approach with Zero or Little (통신부담을 감소시킨 영상처리를 위한 병렬처리 방식 ASIC구조 설계)

  • 안병덕;정지원;선우명훈
    • The Journal of Korean Institute of Communications and Information Sciences
    • /
    • v.19 no.10
    • /
    • pp.2043-2052
    • /
    • 1994
  • This paper proposes a new parallel ASIC architecture for real-time image processing to reduce inter-processing element (inter-PE) communication overhead, called a Sliding Memory Plane (SliM) Image Processor. The Slim Image Processor consists of $3\times3$ processing elements (PEs) connected by a mesh topology. With easy scalability due to the topology. a set of SliM Image Processors can form a mesh-connected SIMD parallel architecture. called the SliM Array Processor. The idea of sliding means that all pixels are slided into all neighboring PEs without interrupting PEs and without a coprocessor or a DMA controller. Since the inter-PE communication and computation occur simultaneously. the inter-PE communication overhead, significant disadvantage of existing machines greatly diminishes. Two I/O planes provide a buffering capability and reduce the date I/O overhead. In addition, using the by-passing path provides eight-way connectivity even with four links. with these salient features. SliM shows a significant performance improvement. This paper presents architectures of a PE and the SliM Image Processor, and describes the design of an instruction set.

  • PDF

Design and Implementation of Scalable VOD Server based on System Area Network (System Area Network 에 기반한 Scalable VOD Server의 설계 및 구현)

  • 조재호;심재홍;강봉직;최경희;김재훈;정기현
    • Proceedings of the Korean Information Science Society Conference
    • /
    • 1998.10a
    • /
    • pp.83-85
    • /
    • 1998
  • 컴퓨터 하드웨어 기술의 발달은 물론 고속 통신 기술의 발달로 컴퓨터의 사용분야가 단순 계산에서 멀티미디어를 사용하는 VOD 서버 기술을 필요로 하게 되고 경제적이면 효율적으로 멀티미디어 데이터를 다루는 기술이 요구되면서 서버의 확장성과 원활한 데이터 서비스가 필요하게 되었다. 이에 본 논문에서는 초고속 통신망에 기반한 SAN(System Area Network)에 기반한 클러스터링 시스템을 제안하여 최대한 대역폭을 이용한 병렬 I/O를 통하여 SAN 상에 입출력 성능의 개선할 수 있는 Scalable VOD 서버를 제안하여 구현 성능 평가 하혀 한다.

  • PDF

A Real-time Architecture for Viterbi Scoring in HMM-Based Isolated word recognition systems (HMM을 이용한 고립 단어 인신 시스템에서의 Viterbi Scoring을 위한 실시간 VLSI 구조)

  • 윤순영;이황수
    • The Journal of the Acoustical Society of Korea
    • /
    • v.10 no.6
    • /
    • pp.64-70
    • /
    • 1991
  • 본논문에서는 Hidden Markov Model 에 기초한 실시간 고립 단어 인식 시스템에서의 Viterbi 알 고리듬을 위한 전용 VLSI 구조를 제안하였다. 제안된 구조는 듀얼포트 레지스터 파일로 입출력 부하를 줄이고 가산-최소/최대 연산부의 병렬 연산 구조를 이용하여 실시간 동작이 가능하도록 설계되었다. 모 델 인자와 상태 변수의 값에 태그들을 덧붙임으로써 이 구조는 대표적인 HMM 구조들을 쉽게 구현할 수 있다.

  • PDF

A study on link system of the programmable controller (Programmable Controller의 Link System에 관한 연구)

  • 안재봉;지동근;최호현
    • 제어로봇시스템학회:학술대회논문집
    • /
    • 1986.10a
    • /
    • pp.175-177
    • /
    • 1986
  • 본 연구에서는 금성계전에서 이미 개발된 고기능 PC인 STARCON-M에 적용 할 수 있는 Link 시스템을 구성하여 다음과 같은 결론을 얻을 수 있었다. 1) 병렬 Link 시스템을 구성하여 최대 입출력 점수가 280점인 PC를 최대 744점 프로그램 용량이 최대 12K Word까지 확장하여 사용 할 수 있었다. 2) 직렬 Link 시스템을 구성하여 완벽한 분산제어 시스템을 구성할 수 있었으며 Master와 Local의 비율을 1:7까지 할 수 있고 동축 cable에 의해 500m 까지 연결하므로서 PC의 효율성을 증가시켰다. 3) Computer Link 에 의해 PC와 Computer간에 Data를 교신하므로서 관리 감시 제어 시스템을 구성할 수 있었다.

  • PDF

A Design of a Scalable Parallel Server for HDTV (확장성 있는 HDTV용 병렬 서버 설계)

  • 노영욱;정기동
    • Proceedings of the Korean Society of Broadcast Engineers Conference
    • /
    • 1995.06a
    • /
    • pp.35-39
    • /
    • 1995
  • 멀티미디어 데이터는 크기가 크고 실시간성의 특징을 가지고 있다. 특히 HDTV 서버는 많은 수의 비디오를 저장하기 위해서 대용량의 저장 능력이 필요하며 동시에 많은 수의 사용자를 지워하기 위해서 높은 전송율을 보장하여야 한다. 따라서 HDTV 서버는 확장성 있는 하드웨어 구조를 가져야 하고 데이터를 효과적으로 저장 관리할 수 있는 소프트웨어가 지원되어야 한다. 본 논문에서는 HDTV의 비디오 데이터를 저장 관리하기 위한 확장성 있는 HDTV 저장 서버 구조, 고성능 입출력시스템에서 기본적으로 사용하는 데이터 분할 방법, 데이터 배치 방법, 캐싱 정책, admission control 방법과 성능 분석에 대한 내용을 기술한다.