• Title/Summary/Keyword: 변환 손실

Search Result 1,044, Processing Time 0.023 seconds

Digital sensorless mode transition method for Synchronous Converter (동기 정류 컨버터의 디지털 센서리스 모드 변환 방법)

  • Baek, Jongbok;Choi, Woo-In;Cho, Bohyung
    • Proceedings of the KIPE Conference
    • /
    • 2012.07a
    • /
    • pp.419-420
    • /
    • 2012
  • 동기 정류 컨버터는 다이오드에서 발생하는 도통손실을 줄이기 위해 정류 다이오드 대신 모스펫으로 대체한 것으로 고전류 응용에서 효율을 높이기 위해 주로 사용된다. 하지만 낮은 부하에서 동기 모드 보다는 DCM 으로 동작하는 것이 효율 향상에 유리하다. 일반적으로 이와 같은 모드 변환 시점을 알기 위해서는 전류의 센싱이 요구된다. 본 논문에서는 전류의 센싱없이 P&O 방식을 통해 모드 변환 시점을 확인하는 방법을 제안한다. 제안한 방법은 자세한 분석과 함께 TI사의 TMS320F28335를 통해 구현하였으며 실험을 통해 타당성 및 효용성을 검증하였다.

  • PDF

Design of 77-GHz CMOS Mixer for Long Range Radar Application of Automotive Collision Avoidance (차량 충돌 방지 장거리 레이더용 77-GHz CMOS 믹서 설계)

  • Kim, Shin-Gon;Choi, Seong-Kyu;Kim, Cheol-Hwan;Sung, Myeong-U;Lim, Jae-Hwan;Rastegar, Habib;Choi, Geun-Ho;Ryu, Jee-Youl;Noh, Seok-Ho
    • Proceedings of the Korean Institute of Information and Commucation Sciences Conference
    • /
    • 2014.05a
    • /
    • pp.771-773
    • /
    • 2014
  • 본 논문에서는 장거리 레이더용 차량 충돌 방지 77-GHz CMOS 믹서를 제안한다. 이러한 회로는 2볼트 전원전압에서 동작하며, 저 전압 전원 공급에서도 높은 변환 이득과 낮은 변환 손실 및 낮은 잡음지수를 가지도록 설계되어 있다. 제안한 회로는 TSMC $0.13{\mu}m$ 혼성신호/고주파 CMOS 공정($f_T/f_{MAX}=120/140GHz$)으로 설계하였다. 전체 칩 면적을 줄이기 위해 수동형 인덕터 대신 전송선(Transmission Line) 을 이용하였다. 본 논문에서 설계한 믹서는 약 5.2dB의 우수한 변환이득 특성과 2.1dBm의 우수한 IIP3 특성을 보였다.

  • PDF

A Dual-Mode Mixer for Multi-Band Radar Signal Reception (다중 대역 레이더 신호 수신을 위한 이중 모드 주파수 혼합기)

  • Go, Min-Ho;Kim, Hyoung-Joo;Nah, Sun-Phil;Kim, Jae-Hyun
    • The Journal of Korean Institute of Electromagnetic Engineering and Science
    • /
    • v.24 no.11
    • /
    • pp.1047-1054
    • /
    • 2013
  • In this paper, we propose a dual-mode mixer to have multi-band radar signal receiver to be compact. The proposed mixer using a anti-parallel diode is operated as a fundamental mixer or sub-harmonic mixer with respect to a control voltage. A fundamental mixer with a control voltage show a conversion loss of -10 dB, 1dB compression point of 2 dBm at X-band. On the other hand, it is performed as a sub-harmonic mixer with a conversion loss of -10 dB, 1 dB compression point of 2 dBm at K-band.

A Study on Spatial Combining power Amplifiers for Backhaul of 5G cellular systems (5세대 이동통신 백홀용 공간 결합 전력 증폭기에 관한 연구)

  • Ki, Hyeon-Cheol
    • The Journal of the Institute of Internet, Broadcasting and Communication
    • /
    • v.16 no.4
    • /
    • pp.21-26
    • /
    • 2016
  • In this paper we proposed a new structure of spatial combining power amplifier working in 60GHz global unlicensed band(56-64GHz) for the backhaul in the 5 generation mobile systems. The proposed structure is suitable to realize an antipodal finline transition in millimeter wave band, in which the size of cross section of waveguide becomes about a few mm ${\times}$ a few mm, due to its compact structure of the transition and shows effective heat sinking characteristics because its ground plane can contact to the body metal. However, the HFSS simulation results showed the return loss improvement by 1.27dB and the same insertion loss of -1.65dB compared with the conventional structure, which said nevertheless the advantages, there was no deterioration in the performance.

V/UHF-Band Broadband 2-Way Power Divider (V/UHF-대역 광대역 2분기 전력 분배기)

  • Park, Yeo-Il;Ko, Jin-Hyun;Park, Young-Joo;Park, Dong-Chul
    • The Journal of Korean Institute of Electromagnetic Engineering and Science
    • /
    • v.18 no.4 s.119
    • /
    • pp.416-422
    • /
    • 2007
  • In this paper, a broadband 2-way power divider which can be used from 20 MHz to 500 MHz in the V/UHF band is designed using transmission-line transformer and ferrite toroid. A 2:1 impedance transformer instead of the conventional 4:1 impedance transformer is realized and this 2:1 transformer is connected with the conventional bridge-type 2-way divider to form a 2-way power divider. Insertion loss of about 3.5 dB, isolation of less than -10 dB, and return loss of less than -10 dB in most band of interest are measured.

Research of Standby Power Reduction Device using Isolated Keying-circuit for Transformer input side switching (독립전원으로 구동되는 변압기 일차측 개폐 회로를 적용한 대기전력 저감 장치에 관한 연구)

  • Choi, Dae-Seub;Han, Jeong-Min;Park, Sung-Tae
    • Proceedings of the KIEE Conference
    • /
    • 2008.09a
    • /
    • pp.253-254
    • /
    • 2008
  • 최근 국내 IT 산업의 발달에 따른 디지털화에 따라서 대기전력에 의해서 소비되는 전력소모량은 일반 가정용 전원을 기준으로 할 때 전체 사용량의 11%에 육박하는 수준까지 나타나고 있으며, 이는 다른 선진국에 비해서도 상당히 높은 수준으로 미국의 5% 수준의 2배가 넘는 수치이다. 전기, 전자제품의 디지털화의 추세는 일반가구 및 산업시설에 공급되는 공급전압에 비해서 상당히 낮은 전압으로 제품이 동작하게 되며, 이러한 전압변환은 제품에 내장된 변압기에 의해서 수행되는데, 변압기는 전기 전자제품이 구동하지 않는 경우에도 일차측에 인가된 전압에 의해서 발생되는 대기전력 소비량에 의해서 일정 크기의 전력소모가 지속적으로 이루어지고 있다. 본 인구에서는 대기진력에 대해서 가전제품의 대기상태를 유지하기 위한 상태에선 소모되는 전력량 및 변압기의 1차측에서 유도되나 2차측에서 전력에너지로 변환되지 못하고 소실되는 손실을 모두 포함하는 것으로 정의를 내리고, 해당 적용 제품의 비구동상태에서 독립된 전원으로 구동되어 변압기의 1차 측을 완전히 개방하여 1차 측 전압인가에서 발생되는 손실까지 모두 줄일 수 있는 회로에 대한 기술적인 구성과 적용가능성에 대해서 연구하였다.

  • PDF

Design of a broadband(2㎓-5.8㎓) FET Switch Using Impedance Transformation Network (임피던스 변환회로를 이용한 광대역(2㎓-5.8㎓) FET 스위치 설계)

  • 노희정
    • Journal of the Korean Institute of Illuminating and Electrical Installation Engineers
    • /
    • v.18 no.4
    • /
    • pp.155-159
    • /
    • 2004
  • This paper describes the design and the simulation of a single pole double throw(SPDT) FET switch for wireless LAN(IEEE802.11a & IEEE802.11b) applications using drain impedance transformation network with Microstrip transmission line. At the receiving path insertion losses were from 0.8(㏈) to 1.462(㏈) between 2(㎓) and 4(㎓), from l.26(㏈) to 2.3(㏈) between 4.7(㎓) and 6.7(㎓) and the isolations were under 30(㏈) between 2(㎓) and 6.7(㎓). At the transmitting path insertion loss were from 1.18(㏈) to 2.87(㏈) between 2(㎓) and 4(㎓) from 0.625(㏈) to 1.2(㏈) between 4.7(㎓) and 6.7(㎓) and the isolations were under 30(㏈) between 2(㎓) and 6.7(㎓).

A study of Concurrent Dual Band Mixer Design Using Dual-Gate FET Structure (Dual-Gate FET구조를 이용한 Concurrent 이중 대역 주파수 혼합기 설계 연구)

  • Jung, Hyo-Bin;Choi, Jin-Kyu;Kim, Hyeong-Seok
    • Proceedings of the KIEE Conference
    • /
    • 2008.05a
    • /
    • pp.153-156
    • /
    • 2008
  • 본 논문은 Local oscillator의 2차 harmonic 신호를 이용하고 Dual gate FET 형태를 이용한 이중대역 주파수 혼합기 설계에 대한 연구 이다. 기존의 회로 구조는 두 대역을 처리하기 위해 각각 두 개의 국부 발진기와 혼합기를 사용함으로 인하여 구조의 복잡함과 큰 전력 손실이라는 단점을 가지고 있었다. 본 연구는 하나의 주파수 혼합기로 두 개의 대역에서 동시에 적용할 수 있는 Concurrent 이중 대역 설계 연구를 하였다. ISM(Industrial Science Medical) 대역 인 912MHz, 2.45GHz의 RF 입력과 455.5MHz, 1224.5MHz의 LO 입력 신호에서 동일한 IF인 1MHz로 하향변환 했을 때 모의실험 결과 변환이득은 각각 7dB, 12dB로 이고 RF-LO 격리도는 -29dB, -24.7dB가 나왔다. 또한 두 입력 단에서의 반사손실의 -15dB 이상을 얻었다. 또한 각각의 대역에서 잡음지수는 8.5dB, 6.26dB이다.

  • PDF

A Robust Sequential Preprocessing Scheme for Efficient Lossless Image Compression (영상의 효율적인 무손실 압축을 위한 강인한 순차적 전처리 기법)

  • Kim, Nam-Yee;You, Kang-Soo;Kwak, Hoon-Sung
    • Journal of Internet Computing and Services
    • /
    • v.10 no.1
    • /
    • pp.75-82
    • /
    • 2009
  • In this paper, we propose a robust preprocessing scheme for entropy coding in gray-level image. The issue of this paper is to reduce additional information needed when bit stream is transmitted. The proposed scheme uses the preprocessing method of co-occurrence count about gray-levels in neighboring pixels. That is, gray-levels are substituted by their ranked numbers without additional information. From the results of computer simulation, it is verified that the proposed scheme could be reduced the compression bit rate by up to 44.1%, 37.5% comparing to the entropy coding and conventional preprocessing scheme respectively. So our scheme can be successfully applied to the application areas that require of losslessness and data compaction.

  • PDF

Experimental Verification of DC/DC Converter Power Loss Model in Severe Temperature Condition (가혹온도조건에서 DC/DC 변환기 전력손실모델의 실험적 검증)

  • Noh, Myounggyu;Kim, Sunyoung;Park, Young-Woo;Jung, Doo-Hwan
    • Journal of the Korean Society for Precision Engineering
    • /
    • v.32 no.5
    • /
    • pp.455-461
    • /
    • 2015
  • This paper deals with an experimental verification of a temperature-dependent power loss model of a DC/DC converter in severe temperature conditions. The power loss of a DC/DC converter is obtained by summing the losses by the components constituting the converter including switching elements, diodes, inductors, and capacitors. MIL-STD-810F stipulates that any electronic devices must be operable in the temperature ranging from $-50^{\circ}C$ to $70^{\circ}C$. We summarized the temperature-dependent loss models for the converter components. A SEPIC-type converter is designed and built as a target. Using a constant-temperature chamber, a test rig is set up to measure the power loss of the converter. The experimental results confirm the validity of the loss model within 4.5% error. The model can be useful to predict the efficiency of the converter at the operating temperature, and to provide guidelines in order to improve the efficiency.