• Title/Summary/Keyword: 멀티칩

Search Result 194, Processing Time 0.033 seconds

The Implementation of a System on a Chip and Software for ISDN multimedia communication terminal (ISDN 멀티미디어 통신 단말용 시스템-온-칩 및 소프트웨어 구현)

  • 김진태;황대환
    • Proceedings of the Korean Institute of Information and Commucation Sciences Conference
    • /
    • 2002.05a
    • /
    • pp.96-99
    • /
    • 2002
  • This paper describes the implementation of a SoC(system on a Chip) for a mult communication terminal in ISDN network and also reviews the developed software struct service procedures which are working on the SoC. And finally this paper descr: of an ISDN terminal equipment using the implemented SoC and terminal software.

  • PDF

국내업계소식

  • Korea Electronics Association
    • Journal of Korean Electronics
    • /
    • v.15 no.7
    • /
    • pp.102-108
    • /
    • 1995
  • PDF

A Study on Constructing the System-on-Chip based on H/W S/W (H/W S/W 기반의 시스템 온 칩 구성에 관한 연구)

  • Park, Chun-Myoung
    • Proceedings of the Korea Multimedia Society Conference
    • /
    • 2012.05a
    • /
    • pp.323-324
    • /
    • 2012
  • 본 논문에서는 효과적인 시스템 온 칩을 구성하는 방법을 제안하였다. 제안한 방법은 이전의 방법에 비해 좀 더 콤팩트하고 효과적이었으며, 높은 수행시뮬레이션을 요구하며 하드웨어/소프트웨어 통합설계 툴을 사용하여 규격화된 적절함을 요구하였다. 시스템 인터페이스처럼 이미 존재하고 있는 부품의 재사용은 지원하지만, 작업 이후에는 단지 하드웨어/소프트웨어 통합설계 툴의 프로그램에 의해 수행되어지는 특성이 있다.

  • PDF

Design of UHF RFID Tag Considering Chip Characteristic (칩 특성을 고려한 UHF RFID 태그 설계)

  • Lee, Hong-Joo;Hwang, Gun-Yong;Lee, Eung-Joo
    • Journal of Korea Multimedia Society
    • /
    • v.14 no.2
    • /
    • pp.194-200
    • /
    • 2011
  • Recently, RFID(Radio Frequency IDentification) market spread in industry region is entering a phase of stagnation due to cost issue. RFID tag inlay cost has become relatively more expensive due to the recent decrease in chip price. Therefore, a simple and rapid design technique for RFID tag has yet to be implemented to achieve low cost. This paper presents a design technique considering chip impedance for antenna design for improved accuracy and computation time. As a result, it is confirmed that analysis error for resonance ranges within 20MHz and readable range error falls within 1.5m.

A Study on the RGB LED Drive of Forward Converter (포워드 컨버터방식의 RGB LED 드라이브에 관한 연구)

  • Piao, Z.G.;Choi, M.H.;Kim, Y.J.;Kim, H.C.;Cho, G.B.
    • Proceedings of the KIEE Conference
    • /
    • 2009.07a
    • /
    • pp.993_994
    • /
    • 2009
  • 본 논문에서는 RGB 멀티칩 LED모듈을 구성하고 포워드 컨버터 방식의 Red LED의 구동전압인 13V 및 Green과 Blue LED의 구동전압인 21V의 다중출력 SMPS를 설계하였다. 설계 제작된 SMPS로 RGB 멀티칩 LED 모듈을 구동하였으며 21V 및 13V의 전압 출력이 안정적으로 구동됨을 확인하였으며 Red, Green, Blue 각각의 LED는 안정적으로 구동됨을 확인하였다. 또한 구동용 SMPS는 역률제어를 통하여 안정성을 향상시켰다.

  • PDF

Heat Radiation of Multichip 10W LED Light Using Thermoelectric Module(TEM) (열전소자를 이용한 10W급 멀티칩 LED조명의 방열)

  • Cho, Young-Tae
    • Journal of the Korean Society of Manufacturing Technology Engineers
    • /
    • v.21 no.1
    • /
    • pp.46-50
    • /
    • 2012
  • This paper amis at improving the heat radiation performance of thermoelectric module (TEM) for a commercialization of high-powered LED light with using a multichip LED module. In addition, a 10W multichip LED light was prepared for the heat performance on radiating of which LED light was made for a use of testing by the driving of the thermoelectric module. So, it was found that about 30% in the effect of temperature reduction was confirmed if compared with the radiation heat by heat sink only.

A Study on Highly Performance Multimedia Processor Architecture (고효율 멀티미디어 프로세서 아키텍쳐에 관한 연구)

  • 박춘명
    • Proceedings of the Korea Multimedia Society Conference
    • /
    • 2001.06a
    • /
    • pp.12-15
    • /
    • 2001
  • 본 논문에서는 고효율 멀티미디어 프로세서 아키텍쳐에 대해 논의하였다. 제안한 멀티미디어 프로세서 아케텍쳐는 제안한 방법은 기존의 멀티미디어 프로세서의 단점들인 각종 텍스트, 사운드, 비디오 등의 미디어 들을 1개의 칩 속에서 처리할 수 있도록 하였으며, 또한 멀티미디어의 특성인 상호대화식 처리도 가능하게 하였다. 특히, 완전한 그래프에 기반을 둔 네트워크를 지향하므로 소프트웨어 없이 메모리 맵의 노드어드레싱을 가능하게 하였으며, 데이터 형태에 의존하는 완전한 재구성이 가능하며 동기/비동기를 갖는 시간 공유와 공간 공유 처리가 가능하다. 또한, 연속적임과 동적인 매체 데이터의 버스 충돌을 방지할 수 있으며 지역적임과 전반적인 공유 메모리 구조로부터의 버스 충돌도 방지할 수 있으며, 또한 가상현실과 흔합현실에도 적용할 수 있으리라 사료된다.

  • PDF

Implementation of W-CDMA Uplink Software Modem for SDR (SDR을 위한 W-CDMA 업링크 소프트웨어 모뎀 구현)

  • Baek, D.M.;Joh, K.D.;Kim, J.U.
    • Electronics and Telecommunications Trends
    • /
    • v.18 no.6 s.84
    • /
    • pp.19-26
    • /
    • 2003
  • 다양한 이동통신기기들을 한 시스템에 수렴시킬 수 있는 기술로서 SDR 기술이 각광받고 있다. 본 논문은 W-CDMA 물리계층 업링크의 트래픽 채널을 DSP로 구현하여 베이스밴드 프로세싱 하는 것을 목적으로 한다. 이러한 소프트웨어 모뎀은 초기화, 소스 데이터 발생, 스프레딩, 스크램블링, 출력단 등으로 이루어진다. 기존의 FPGA, ASIC 등으로 구현된 하드웨어 모뎀을 소프트웨어적인 DSP로 구현할 때 생기는 주요 문제들을 고찰하였다. 로드 밸런싱, 동시성과 실시간성, 버퍼 스킴, 멀티 태스킹, 인터럽트 관리, OVSF 및 스크램블링 코드의 복소수 연산 등이다. 전통적인 구조는 FPGA와 DSP 혼합체인데 각각 칩레벨 프로세싱, 심볼 프로세싱을 담당한다. FPGA와 DSP 혼합체 구조를 넘어서 멀티 DSP를 이용한 병렬처리기법, 또는 reconfiguable 칩을 개발해서 칩레벨 및 심볼 프로세싱을 한 번에 할 수 있는 개발제품도 출시되었다.

Fabrication of Switch Module for ATM Exchange System using MCM Technology (멀티칩 기술을 이용한 ATM 교환기용 Switch 모듈 제작)

  • Ju, Cheol-Won;Kim, Chang-Hun;Han, Byeong-Seong
    • The Transactions of the Korean Institute of Electrical Engineers C
    • /
    • v.49 no.8
    • /
    • pp.433-437
    • /
    • 2000
  • We fabricated switch module of ATM(Asynchronous Transfer Mode) exchange system with MCM-C(MultiChip Module Co-fired) technology and measured its electrical characteristics. Green tape was used as substrate and Au/Ag paste was used to form the interconnect layers. The via holes were made by drill and filled with metal paste usign screen method. After manufacturing the substrate, chips and passive components were assembled on the substrate. In electrical test, the module showed the output signal of 46.9MHz synchronized with input signal. In the view of substrate size reduction, the area of MCM switch module was 35% of conventional hybrid switch module.

  • PDF

Performance Improvement of Single Chip Multiprocessor using Concurrent Branch Execution (분기 동시 수행을 이용한 단일 칩 멀티프로세서의 성능 개선)

  • Lee, Seung-Ryul;Kim, Jun-Shik;Choi, Jae-Hyeok;Choi, Sang-Bang
    • Journal of the Institute of Electronics Engineers of Korea SD
    • /
    • v.44 no.2
    • /
    • pp.61-71
    • /
    • 2007
  • The instruction level parallelism, which has been used to improve the performance of processors, expose its limit. The change of a control flow by a branch miss prediction is one of the obstacles that restrict the instruction level parallelism. The single chip multiprocessors have been developed to utilize the thread level parallelism. However, we could not use the maximum performance of the single chip multiprocessor in case of executing the coded programs without considering the multi-thread. In order to overcome the two performance degradation factors, in this paper, we suggest the concurrent branch execution method that applies to the multi-path execution method at a single chip multiprocessor. We executes all two flows of the conditional branch using the idle core processor. Through this, we can improve the processor's efficiency with blocking the control flow termination by the branch instruction and reducing the idle time. We analyze the effects of concurrent branch execution proposed in this paper through the simulation. As a result of that, concurrent branch execution reduces about 20% of idle time and improves the maximum 10% of the branch prediction accuracy. We show that our scheme improves the overall performance of maximum 39% compared to the normal single chip multiprocessor and maximum 27% compared to the superscalar processor.