• Title/Summary/Keyword: 링크 인터페이스

Search Result 144, Processing Time 0.025 seconds

Sketch-based Graph-Control User Interface Method for Personal Information Management (개인정보관리를 위한 스케치기반 그래프 컨트롤 사용자 인터페이스 기법)

  • Kim, Jung-Jin;Park, Tae-Jin;Jeon, Jae-Woong;Choy, Yoon-Chul
    • Journal of Korea Multimedia Society
    • /
    • v.12 no.7
    • /
    • pp.893-902
    • /
    • 2009
  • Many People are collecting and managing variable information(Image, Graphic, Animation, Text, music files etc.) about personal interests and holding them in common. Most users are using Microsoft Explorer to make a folder and classify many files. but It's difficult to understand the relation of the data instinctively. To resolve this problem, we adopt information visualization method (especially tree-graph control interface). We suggest an interface that all user can drawing a Graph easily and rapidly. So user can see the relations of their data instinctively and control the relation directly with our sketch-based interface.

  • PDF

The Performance Evaluation for PHY-LINK Data Transfer using SPI-4.2 (SPI-4.2 프로토콜을 사용한 PHY-LINK 계층간의 데이터 전송 성능평가)

  • 박노식;손승일;최익성;이범철
    • Journal of the Korea Institute of Information and Communication Engineering
    • /
    • v.8 no.3
    • /
    • pp.577-585
    • /
    • 2004
  • System Packet Interface Level 4 Phase(SPI-4.2) is an interface for packet and cell transfer between a physical layer(PHY) device and a link layer device, for aggregate bandwidths of OC-192 ATM and Packet Over Sonet/SDH(POS), as well as 10Gbps Ethernet applications. In this paper, we performs the research for SPI-4.2. Also we analyze the performance of SPI-4.2 interface module after modeling using C programming language. This paper shows that SPI-4.2 interface module with 512-word FIFO depth is able to be adapted for the offered loads to 97% in random uniform traffic and 94% in bursty traffic with bursty length 32. SPI-4.2 interface module can experience an performance degradation due to heavy overhead when it massively receives small size packets less than 14-byte. SPI-4.2 interface module is suited for line cards in gigabit/terabit routers, and optical cross-connect switches, and SONET/SDH-based transmission systems.

A 5.4Gb/s Clock and Data Recovery Circuit for Graphic DRAM Interface (그래픽 DRAM 인터페이스용 5.4Gb/s 클럭 및 데이터 복원회로)

  • Kim, Young-Ran;Kim, Kyung-Ae;Lee, Seung-Jun;Park, Sung-Min
    • Journal of the Institute of Electronics Engineers of Korea SD
    • /
    • v.44 no.2
    • /
    • pp.19-24
    • /
    • 2007
  • With recent advancement of high-speed, multi-gigabit data transmission capabilities, serial links have been more widely adopted in industry than parallel links. Since the parallel link design forces its transmitter to transmit both the data and the clock to the receiver at the same time, it leads to hardware's intricacy during high-speed data transmission, large power consumption, and high cost. Meanwhile, the serial links allows the transmitter to transmit data only with no synchronized clock information. For the purpose, clock and data recovery circuit becomes a very crucial key block. In this paper, a 5.4Gbps half-rate bang-bang CDR is designed for the applications of high-speed graphic DRAM interface. The CDR consists of a half-rate bang-bang phase detector, a current-mirror charge-pump, a 2nd-order loop filter, and a 4-stage differential ring-type VCO. The PD automatically retimes and demultiplexes the data, generating two 2.7Gb/s sequences. The proposed circuit is realized in 66㎚ CMOS process. With input pseudo-random bit sequences (PRBS) of $2^{13}-1$, the post-layout simulations show 10psRMS clock jitter and $40ps_{p-p}$ retimed data jitter characteristics, and also the power dissipation of 80mW from a single 1.8V supply.

An Approach to Open Platform Architecture Design for 10Gbps Wire-speed (10Gps 라인속도 지원을 위한 개방형 플랫폼 구성 방법)

  • Park Joon-Seok;Kwon Kyoung-In;Kim Young-Joon
    • 한국정보통신설비학회:학술대회논문집
    • /
    • 2004.08a
    • /
    • pp.100-104
    • /
    • 2004
  • 광대역통합망 환경에서 에지 라우터에 요구되는 여러 가지 기능 및 성능항목들 중에서 차세대 개방형 시스템 플랫폼을 적용하면서도 10Gbps 라인속도를 제공할 수 있는 방안을 연구하고 그에 따른 상위수준의 시스템 구조를 제안한다. 10Gbps 인터페이스에 대해서 라인속도를 제공하기 위해서는 스위치 카드와 라인카드간의 물리적 연결에 최소한 10Gbps의 두배에 해당하는 20Gbps 대역폭 할당이 필요하며 이를 위해서 개방형 플랫폼의 패브릭 인터페이스에서는 라인카드당 8개의 연결 링크를 사용하는 듀얼-듀얼 성형 토폴로지를 사용하여야 한다.

  • PDF

A Study on Communication Protocol for Interface between CTC and SCADA System (열차집중제어장치와 전철 SCADA 장치간 정보전송을 위한 프로토콜 구조 연구)

  • Hwang, Jong-Gyu;Lee, Jae-Ho;Yoon, Yong-Ki
    • Proceedings of the KIEE Conference
    • /
    • 2004.04a
    • /
    • pp.259-261
    • /
    • 2004
  • 철도 신호제어장치들은 각자 고유의 기능을 수행하면서 각 장치간 통신링크를 통하여 하나의 신호제어시스템을 구성하고 있다. 특히 철도청에서 통합 CTC 시스템을 구축하면서 신호제어시스템 이외의 SCADA나 여객정보안내 시스템 등 외부설비들과의 인터페이스를 통해 기존의 열차제어 기능만을 수행하는 것에서 타 시스템과의 디지털 통신을 통한 종합적인 정보시스템으로 발전하고 있다. 이러한 CTC장치와 외부설비들간의 인터페이스는 철도정보시스템의 발달에 따라 매우 중요한 부분이 되고 있다. 또한 철도청의 주요 노선들이 전철화되어감에 따라 SCADA 장치의 중요성이 증가하고 있으며, 전차선의 가압상태를 CTC에서 파악하는 것은 열차의 안전은행에 있어서 매우 중요하다. 이에 따라 본 논문에서는 기존의 도시철도, 경부고속철도 등의 프로토콜의 분석을 바탕으로 철도청 통합 CTC와 SCADA 장치간 통신을 위한 프로토콜 구조를 제안한다.

  • PDF

Search Ranking System Using Modification Relation and Improved Search Engine Interface to Enhance Search Experience (수식 관계를 이용한 검색 결과 랭킹 시스템과 향상된 검색 엔진 인터페이스를 통한 검색 과정의 효율성 향상)

  • Moon, Ukseong;Choi, Joo-Won
    • Annual Conference on Human and Language Technology
    • /
    • 2007.10a
    • /
    • pp.250-253
    • /
    • 2007
  • 본 논문에서는 현재 검색 엔진의 랭킹 방식의 문제점과 인터페이스의 문제점을 해결하기 위하여 노력하였다. 기존의 페이지간 링크와 같은 부가적 정보를 이용한 인기도 기반 랭킹의 문제점을 단어간의 수식 관계를 이용한 의미 기반 랭킹 알고리즘의 제시를 통해 해결하였다. 또한 검색어와 연관된 단어를 수식 관계를 이용하 계산, 시각화하여 제공함으로써 사용자가 잘못된 검색어로 검색을 시작하였더라도 항상 올바른 검색 결과를 얻을 수 있도록 도왔으며 각 검색 결과와 함께 원문을 요약해 제공함으로써 검색 결과를 일일이 클릭해 보지 않고도 내용을 쉽게 유추할 수 있도록 도왔다.

  • PDF

Design of MAC Protocol S/W for Base Station on BWA (광대역 무선 접속망 기지국 MAC 프로토콜 S/W 설계)

  • 백승권;김응배
    • Proceedings of the Korean Information Science Society Conference
    • /
    • 2003.04d
    • /
    • pp.370-372
    • /
    • 2003
  • 본 논문에서는 가입자망의 광대역화 및 고속화를 실현하는 방안으로 개발되고 있는 광대역 무선접속망의 기지국 MAC 프로토콜 소프트웨어를 설계하였다. MAC 프로토콜은 제한된 우선자원을 효율적으로 사용하기 위한 프로토플로서, 무선매체를 이용하여 통신 서비스를 제공하는 시스템에 필수적이다. 본 논문에서 설계한 기지국 MAC 프로토롤은 상/하향링크상의 대역폭 스케줄링, MAC 제어메시지의 생성 및 해석. 상하향 MAC 프레임의 전송제어 및 송신제어, 그리고 상위계층 인터페이스를 위한 망접속 인터페이스를 포함한다. 본 논문에서 설계된 기지국 MAC 프로토콜 S/W 는 향후, 광대역 무선접속망 테스트베드에 이식하여 시스템의 전체적인 성능을 검증할 수 있다.

  • PDF

A Conceptual Design Of The Motioncode (모션코드의 개념적 설계)

  • Park, Hyung-Kun;Lee, Yill-Byung
    • Proceedings of the Korea Information Processing Society Conference
    • /
    • 2011.04a
    • /
    • pp.505-508
    • /
    • 2011
  • 유비쿼터스 환경에서 객체들과의 데이터 통신은 매우 중요하다. 특히 서버와의 교신 없이 객체들로부터 직접 충분한 정보를 확보해야 할 때에 이는 더욱 중요하다. 온라인 기반 네트워크를 이용하는 경우, 대량의 데이터를 고속으로 전송할 수 있다는 장점이 있으나, 해당 통신을 지원할 수 있는 모듈이 각각의 객체에 설치되어 있어야 하고 온라인 상태를 유지하고 있어야 한다는 부담이 있다. 태그 인터페이스와 카메라 비전 기술을 주로 사용하는 오프라인 기반 네트워크를 이용하는 경우, 특별한 통신모듈 없이도 물리적 객체와 디지털 객체 사이에서 효과적인 데이터 전송이 가능하다는 장점이 있으나, 온라인 기반 네트워크를 이용하는 경우에 비해 극히 소량의 데이터만을 전송한다는 단점이 있다. 이 경우 전송하는 데이터 량을 늘리기 위해 우회적으로, 온라인 기반 네트워크로의 링크 정보를 전달하는 방법을 사용하고 있으나, 결국 온라인 기반 네트워크를 이용하는 경우에 발생하는 한계를 지니게 된다. 본 논문에서는 온라인 기반 네트워크를 이용할 수 없는 제한된 오프라인 환경에서, 디스플레이와 카메라만을 이용하여 기존의 오프라인 태그 인터페이스 특히 이미지 코드에서보다 자체적으로 서버와의 교신 없이 좀 더 많은 데이터를 전송하기 위한 방법으로 모션 코드를 제시한다.

A Study on Hypercatalog applying Bibliographic Relationships (서지적 관계유형을 적용한 하이퍼목록 연구)

  • 문영주;김태수
    • Proceedings of the Korean Society for Information Management Conference
    • /
    • 1996.08a
    • /
    • pp.71-74
    • /
    • 1996
  • 기존 목록의 모으는 기능을 보완하는 대안으로 하이퍼텍스트(Hypertext) 기능을 적용한 목록을 제시하였다. 관련된 문헌 상호간을 이어주는 링크는 서지적 관계 유형을 이용하였으며, 기존 MARC 포맷의 연관저록필드를 좀더 확장하여 6가지 서지적 관계를 모두 연결시킬 수 있도록 수정한 MARC 포맷을 이용하여 하이퍼목록을 구축하였다. 하이퍼목록의 인터페이스로는 상세서지화면에 나타나는 버튼을 통해 직접 관련자료의 간략리스트나 상세서지를 검색할 것을 제시하였고, 클리퍼를 이용하여 하이퍼목록을 구현하였다.

  • PDF

Multiplexing Structure and Buffer Control in an ATM Switching System (ATM스위치 시스템의 다중화 구조 및 버퍼 제어)

  • 최성호
    • Journal of the Korea Institute of Information and Communication Engineering
    • /
    • v.2 no.2
    • /
    • pp.181-186
    • /
    • 1998
  • This paper presents multiplexing structures to provide various subscriber interfaces in an ATM switching system with a high speed internal link, and analyzes the schemes in terms of a mean cell delay and a buffer sin. And we proposed a buffer management strategy to minimize a cell loss and accommodate new ATM transfer capabilities.

  • PDF