• Title/Summary/Keyword: 디지털 회로 설계

Search Result 813, Processing Time 0.028 seconds

(Development of A Digital Controller of The Electronic Ballast using High Frequency Modulation Method for The Metal Halide Lamp) (메탈 할라이드 램프용 고주파 변조 방식 전자식 안정기의 디지털 제어기 개발)

  • O, Deok-Jin;Kim, Hui-Jun;Jo, Gyu-Min
    • Journal of the Institute of Electronics Engineers of Korea SC
    • /
    • v.39 no.3
    • /
    • pp.228-238
    • /
    • 2002
  • This paper presents a digital controller of the electronic ballast using high frequency modulation method for the metal halide lamp. The proposed controller includes the control algorithm for soft starting, no load protection, over current protection and power control. The proposed digital controller, moreover, has the high frequency modulation scheme and the tracking algorithm to avoid acoustic resonance phenomena. For the math production with the low cost using the ASICs (Application Specific Integrated Circuit), the proposed digital controller has been designed with the FPGAs(Field Programmable Gate array) only, without any microprocessor. In this paper, the detail digital control algorithms are described and the experimental results of prototype 150w metal halide electronic ballast are presented.

Design and Implementation of RISC Processor for Speech Coding (음성부호 처리에 적합한 RISC 프로세서의 설계 및 구현)

  • Kim, Jin;Lee, Jun-Yong
    • Proceedings of the Korean Information Science Society Conference
    • /
    • 2000.10c
    • /
    • pp.18-20
    • /
    • 2000
  • 디지털 음성통신을 위한 빠르고 쉬운 내장 프로세서(Embedded processor)가 요구되어짐에 따라 음성신호 압축 복원 알고리즘인 ADPCM과 LD-CELP의 구현에 가장 빈번히 사용되는 연산의 특성을 조사하였다. ARM6 processor core의 기본 구성요소들과 명령어집합을 기반으로 하여 음성부호화 알고리즘의 연산의 특성을 효율적으로 처리하기 위한 명령어와 구조를 추가한 범용 프로세서의 구조를 제안하고 VHDL로 기술하여 동작을 검증하였다. ARM6의 ALU logic에 leading zero count를 위한 회로를 추가하였고 opcode를 변경하였으며, LPC 계수 연산을 위해 제안된 MAC을 도입하여 효율적인 구현이 가능하도록 설계하였다.

  • PDF

Design of Remote Dimming Control System using Power Line Communication (전력선 통신을 이용한 원격 디밍 제어 시스템 설계)

  • Lee, Seung-Dae
    • Journal of the Korea Computer Industry Society
    • /
    • v.10 no.3
    • /
    • pp.99-104
    • /
    • 2009
  • In this paper, fluorescent lamp on/off control and luminous intensity used an power line communication and remotely will be able to control system design. Embodied the respectively illumination equipment and tools by the network using PLC. In order to remote control and on/off of illumination equipment, luminous intensity composed a server. Will convert a previous analog system with digital system and the possibility witch will reduce an error ratio was. Consequently will be able to simplify a circuit.

  • PDF

Design and Implementation of Real-Time ECG Monitoring System Using Cortex-M3 Microprocessor (Cortex-M3 Microprocessor를 이용한 실시간 ECG Monitoring System 설계 및 구현)

  • Kim, Tae Wan;Kwon, Chun Ki;Lee, On Seok
    • Proceedings of the Korea Information Processing Society Conference
    • /
    • 2016.04a
    • /
    • pp.893-895
    • /
    • 2016
  • 세계적으로 헬스케어 산업의 발전 가능성은 눈에 띄게 증가하고 있다. 그 중에서도 환자 혹은 각종 디바이스 사용자의 생체신호를 다루는 기술은 다양한 중요정보를 얻을 수 있다. 본 논문에서는 심전도의 미세한 생체 전위를 측정하기 위해 각종 필터와 증폭기를 이용하여 회로를 설계하고 이를 Cortex-M3 Microprocessor와 MATLAB 프로그램을 이용하여 필터링과 데이터통신을 통해 최종적으로 실시간으로 모니터링 하였다. 일반적으로 임상이나 진단에 이용되는 ECG 신호는 각종 심장질환의 지표로 사용되지만 전문적인 지식을 갖추지 않은 일반 사용자가 사용하기에는 어려운 점이 없지 않아 있다. 따라서 이 연구는 아날로그 신호를 디지털 신호로 변환하여 생체신호를 다루는 다양한 분야에서 용이할 수 있다.

Design and Implementation of Automotive SENT Interface (차량용 SENT 인터페이스의 설계 및 구현)

  • Lee, Jong-Bae;Lee, Seongsoo
    • Journal of IKEEE
    • /
    • v.21 no.3
    • /
    • pp.256-259
    • /
    • 2017
  • SENT (single edge nibble transmission) is a serial communication protocol between automotive sensors and ECU (electronic control unit). SENT exploits digital waveform, so it has a simple and cheap architecture without transceiver circuits. Usually it is exploited as an embedded communication interface in the sensors. In this paper, a SENT interface was designed in Verilog HDL, fully complying with SAE J2716. It was implemented in FPGA, and verified on a test board. When it was synthesized, the gate count is about 2,500 gates in 0.18um technology.

A Design of Back Emf Force Filter circuit For Driving Sensorless Brushless DC Motors (센서리스 BLDC 구동을 위한 역기전력 필터회로 설계)

  • Song, Doo-Young;Tao, Yu;Kim, Ki-Sun;Kim, Dong-Ok;Jung, Tae-Uk;Park, Sung-Jun
    • Proceedings of the KIPE Conference
    • /
    • 2007.07a
    • /
    • pp.10-12
    • /
    • 2007
  • 본 논문에서는 BLDC센서리스를 위해 역기전력의 영점검출을 위한 새로운 필터회로를 설계하였다. 특히 본 논문에서 제안한 역기전력 증폭 제한회로를 구성함에 있어 아날로그 디지털 혼용 필터회로를 구성하여 저속영역에서 센서리스를 특성을 개선하였다. 또한 100[W]급 BLDC 구동용 프로토 타입 드라이브를 제작하여 제안된 알고리즘의 타당성 검증하였다.

  • PDF

The Study on AC Coupler for Developing Low Power PLC(Power Line Communication) Modem (저전력 전력선 통신 모뎀 개발을 위한 AC 커플러 개발)

  • Yoon, Jae-Shik;Wee, Jung-Chul;Won, Dong-Sun;Park, Chung-Ha;Song, Yong-Jae
    • Proceedings of the KIEE Conference
    • /
    • 2007.10a
    • /
    • pp.495-496
    • /
    • 2007
  • 본 논문에서는 전력선 통신 모뎀에 필수적으로 사용하고 있는 AC 커플러의 대기모드 상태에서의 저전력 AC 커플러 개발에 관한 것으로, 전력선 통신(PLC : Power Line Communication) 모뎀은 디지털 가전기기를 위한 지능형 홈 네트워크 구축은 물론 원격검침 등의 각종 자동화 시스템에 활발하게 적용됨에 따라 저전력 대기모드 지원의 필요성이 요구되고 있다. 이러한 요구를 충족시키기 위해서 본 논문에서는 전력선 통신 모뎀에 필수적으로 사용하고 있는 AC 커플러의 대기모드 상태에서의 저전력 AC 커플러를 위해 1차측 AC 커플러를 송신측과 수신측으로 분리하여 설계하였다. 또한 수신 커플링 회로의 경우 현재 이용되고 있는 커플링 회로의 차단주파수를 10kHz에서 전력선 모뎀의 캐리어주파수에 영향을 미치지 않는 70kHz 고역 통과필터로 설계한다. 본 논문에서는 다양한 Simulation 및 실험을 통하여 제안된 AC 커플러가 기존 전력선 통신 모뎀과 동일한 성능을 유지하면서, 대기시 소모되는 소비전력을 크게 감소시켜, 기존 전력선 모뎀에 제안된 AC 커플러로 대치할 수 있음을 실험을 통해 규명하고 입증하였다.

  • PDF

Design of New Channel Adaptive Equalizer for Digital TV (디지털 TV에 적합한 새로운 구조의 채널 적응 등화기 설계)

  • Baek, Deok-Soo;Lee, Wan-Bum;Kim, Hyeoung-Kyun
    • Journal of the Institute of Electronics Engineers of Korea TE
    • /
    • v.39 no.2
    • /
    • pp.17-28
    • /
    • 2002
  • Recently, the study on non-linear equalization, self-recovering equalization using the neural Network structure or Fuzzy logic, is lively in progress. In this thesis, if the value of error difference is large, coefficient adaptation rate is bigger, and if being small, it is smaller. We proposed the new FSG(Fuzzy Stochastic Gradient)/CMA algorithm combining TS(Tagaki-Sugeno) fuzzy model having fast convergence rate and low mean square error(MSE) and CMA(Constant Modulus Algorithm) which is prone to ISI and insensitive to phase alteration. As a simulation result of the designed channel adaptive equalizer using the proposed FSG/CMA algorithm, it is shown that SNR is improved about 3.5dB comparing to the conventional algorithm. 

The Development of High Resolution Film Scanner Using DSP (DSP를 이용한 고해상도 스캐너 개발)

  • 김태현;최은석;백중환
    • Proceedings of the Korea Institute of Convergence Signal Processing
    • /
    • 2000.12a
    • /
    • pp.149-152
    • /
    • 2000
  • A scanner is an output device that scans documents, photographs, films etc, and convert them to digital data. Especially, a film scanner is used for scanning negative/positive films. In this paper, we design step motor control part, image sensor part, and Aか converter part which are components of the scanner and use DSP for fast signal processing. We also design the interface circuits using EPLD between these peripherals and DSP. The PC interface circuits between scanner and PC are designed by using parallel port to control and transfer the scanned data from scanner to PC. For 35mm film, we design hardwares which obtain high resolution more than 9 million pixels (horizontal resolution is 3835 and vertical resolution is 2592).

  • PDF

Performance Improvement of Current-mode Device for Digital Audio Processor (디지털 오디오 프로세서용 전류모드 소자의 성능 개선에 관한 연구)

  • Kim, Seong-Kweon;Cho, Ju-Phil;Cha, Jae-Sang
    • The Journal of the Institute of Internet, Broadcasting and Communication
    • /
    • v.8 no.5
    • /
    • pp.35-41
    • /
    • 2008
  • This paper presents the design method of current-mode signal processing for high speed and low power digital audio signal processing. The digital audio processor requires a digital signal processing such as fast Fourier transform (FFT), which has a problem of large power consumption according to the settled point number and high speed operation. Therefore, a current-mode signal processing with a switched Current (SI) circuit was employed to the digital audio signal processing because a limited battery life should be considered for a low power operation. However, current memory that construct a SI circuit has a problem called clock-feedthrough. In this paper, we examine the connection of dummy MOS that is the common solution of clock-feedthrough and are willing to calculate the relation of width between dummy MOS for a proposal of the design methodology for improvement of current memory. As a result of simulation, in case of that the width of memory MOS is 20um, ratio of input current and bias current is 0.3, the relation of width between switch MOS and dummy MOS is $W_{M4}=1.95W_{M3}+1.2$ for the width of switch MOS is 2~5um, it is $W_{M4}=0.92W_{M3}+6.3$ for the width of switch MOS is 5~10um. Then the defined relation of MOS transistors can be a useful design guidance for a high speed low power digital audio processor.

  • PDF