• Title/Summary/Keyword: 디지털변조

Search Result 586, Processing Time 0.029 seconds

Architecture and Noise Analysis of Frequency Discriminators (주파수 판별기 구조 및 잡음 성능 분석)

  • Park, Sungkyung
    • Journal of IKEEE
    • /
    • v.17 no.3
    • /
    • pp.248-253
    • /
    • 2013
  • Frequency detector is a circuit that converts the frequency to a digital representation and finds its application in various fields such as modulator and synchronization circuitry. In this paper, a couple of first-order and second-order frequency discriminator structures are modeled and analyzed with their quantization noise sources. Also a delta-sigma frequency detector architecture is proposed. Through theoretical analysis and derived equations, the output noise is obtained, which is validated by simulation. The proposed all-digital frequency discriminator may be applied in the feedback path of the all-digital phase-locked loop.

디지털 TV용 칩 세트

  • 서철교;박희복
    • The Magazine of the IEIE
    • /
    • v.25 no.5
    • /
    • pp.71-78
    • /
    • 1998
  • 디지털 TV 방송을 수신하기 위한 디지털 TV 수신기의 핵심 부품을 5개의 IC로 개발하였다. 5개의 칩 세트는 VSB로 변조된 신호를 수신하기 위한 2개의 채널 디코더 IC와 3개의 비디오 신호처리 IC로 구성되어 있다. VSB 수신용 IC는 Syne 및 Timing 복구와 채널 등화 기능을 수행하는 SyncEq와 전송시의 오류를 정정하는 VSB 채널 디코더로 구성되며, 비디오 신호 처리부는 MPEG2 다중화 방식의 Transport Stream을 디코딩하기 위한 역다중화용 IC와 MPEG2 비디오 압축/신장 규격의 MP@HL의 비트스트림을 디코딩하기 위한 비디오 디코더 및 18가지 비디오 포맷을 단일한 출력 포멧으로 변환하여 주며 OSD 등 디스플레이 기능을 위한 비디오 디스플레이 처리용 IC로 구성되어 있다. 이 칩 세트는 VHDL로 설계되었으며 RTL 시뮬레이션과 하드웨어 Emulator로 시스템 레벨에서 검증되었고 0.6u, TLM, CMOS 공정을 이용하여 제작되었다.

  • PDF

Modified digital serrodyne processor for FOG (FOG용 개량형 디지털 serrodyne 신호처리)

  • 예윤해;문영백
    • Korean Journal of Optics and Photonics
    • /
    • v.12 no.1
    • /
    • pp.10-16
    • /
    • 2001
  • A new digital serrodyne (DS) signal processor for the close-loop fiber optic gyroscope was designed and implemented. It is based on a new algorithm that can solve the remaining problems of the existing digital serrodyne processing by utilizing a new modulation wavefonn. The algorithm was implemented in an FPGA and tested. Theoretical limit and experimental value of the random walk were measured to be 2.6 and 3.3 deg/hr/$\sqrt{Hz}$, respectively. And drift of the processor is smaller than that by Shupe's effect.effect.

  • PDF

The undeniable digital multisignature scheme suitable for joint copyright protection on digital contents (온라인 디지털 콘텐츠 공동 저작권 보호에 적합한 부인봉쇄 디지털 다중서명 기법)

  • 윤성현;한군희
    • Proceedings of the Korea Contents Association Conference
    • /
    • 2004.05a
    • /
    • pp.261-267
    • /
    • 2004
  • In undeniable digital signature scheme, the signature can not be verified without the signer's cooperation. The undeniable signature scheme can be used to computerize many applications which can not be done by a conventional digital signature scheme. In this study, we propose the undeniable digital multi-signature scheme which requires many signers and designated verifier. The multi-signature can be verified only in cooperation with all signers. The proposed scheme satisfies undeniable property and it is secure against active attacks such as modification and denial of the multi-signature by signers. We also discuss practical applications such as joint copyright protection on digital contents.

  • PDF

Design of Radix - 4,2 SIC FFT processor (Radix- 4,2 SIC FFT 프로세서 설계)

  • Jung, Gi-Woung;Han, Chang-Yong;Kim, Kyu-Cheol
    • Proceedings of the Korea Information Processing Society Conference
    • /
    • 2005.05a
    • /
    • pp.1777-1780
    • /
    • 2005
  • OFDM(Orthogonal Frequency Division Multiplexing)은 제 4 세대 기술로 일컬어지는 변조 방식으로 최근 유럽의 디지털 오디오 방송(DAB)과 디지털 비디오 방송(DVB)에 표준으로 사용되고 있으며, IEEE 802.11a 무선 LAN 및 디지털 가입자라인 xDSL 에서도 사용되고 있다. 본 논문에서는 OFDM 모뎀 구현의 핵심이라고 할 수 있는 64-포인트 FFT(Fast Fourier Transform) 프로세서의 여러 가지 구조를 분석하고, 이들과 비교하여 성능 대 면적 비를 획기적으로 향상시킨 새로운 FFT 프로세서인 Radix-4,2 SIC (Single Instruction Computer) 구조를 제안하였다. 본 논문에서 제안하는 SIC 구조는 버터플라이 연산의 재사용을 극대화하였으며 Radix-4,2 알고리즘을 사용함으로써 FFT 프로세서에서 면적의 80%를 차지하는 복소곱셈기의 수를 감소시켜 크기를 획기적으로 줄인 결과를 보여 준다.

  • PDF

삼차원 모델에 대한 연성 워터마킹 방법

  • Lee, Sang Gwang;Ho, Yo Seong
    • The Magazine of the IEIE
    • /
    • v.30 no.6
    • /
    • pp.42-42
    • /
    • 2003
  • 최근 급증하는 디지털 멀티미디어 정보를 보호하기 위해 다양한 종류의 디지털 워터마킹 방법들이 개발되고 있다. 본 논문에서는 디지털 워터마킹의 기본 원리를 살펴보고, 삼각형 스트립(triangle strip)을 이용한 삼차원 모델에 대한 연성 워터마킹 (fragile watermarking) 방법을 제안한다. 사용자 키(key) 값으로 생성된 이진 무작위 시퀀스는 배타적 논리합(exclusive OR) 연산을 통해 이진 워터마크 시퀀스와 결합한 후, 꼭지점 좌표(vertex coordinates)를 변동시켜 삼각형 스트립에 삽입된다. 컴퓨터 모의 실험을 통해, 제안한 워터마킹 방법이 무작위 잡음 첨가(additive random noise), 이동, 회전, 비례 축소(scaling), 폴리곤 간략화(polygon simplification), 기하 정보 압축 (geometry compression) 등과 같은 삼차원 모델에 대한 다양한 공격을 검출할 수 있으며 변조된 위치를 표시할 수 있다는 것을 보였다.

삼차원 모델에 대한 연성 워터마킹 방법

  • 이상광;호요성
    • The Magazine of the IEIE
    • /
    • v.30 no.6
    • /
    • pp.608-614
    • /
    • 2003
  • 최근 급증하는 디지털 멀티미디어 정보를 보호하기 위해 다양한 종류의 디지털 워터마킹 방법들이 개발되고 있다. 본 논문에서는 디지털 워터마킹의 기본 원리를 살펴보고, 삼각형 스트립(triangle strip)을 이용한 삼차원 모델에 대한 연성 워터마킹 (fragile watermarking) 방법을 제안한다. 사용자 키(key) 값으로 생성된 이진 무작위 시퀀스는 배타적 논리합(exclusive OR) 연산을 통해 이진 워터마크 시퀀스와 결합한 후, 꼭지점 좌표(vertex coordinates)를 변동시켜 삼각형 스트립에 삽입된다. 컴퓨터 모의 실험을 통해, 제안한 워터마킹 방법이 무작위 잡음 첨가(additive random noise), 이동, 회전, 비례 축소(scaling), 폴리곤 간략화(polygon simplification), 기하 정보 압축 (geometry compression) 등과 같은 삼차원 모델에 대한 다양한 공격을 검출할 수 있으며 변조된 위치를 표시할 수 있다는 것을 보였다.

  • PDF

Improvement of Digital Amplifier Performance using Multi-State Pulse-Width-Modulation (Multi-State PWM 방법을 이용한 디지털 앰프의 성능 개선)

  • 진종언;성굉모;두세진
    • Proceedings of the Acoustical Society of Korea Conference
    • /
    • autumn
    • /
    • pp.349-352
    • /
    • 2000
  • 디지털 앰프, 흑은 D급 앰프에서는 기존의 앰프와 달리 펄스 폭 변조(PWM) 방식을 사용한 스위칭을 이용하므로 $90\%$를 상회하는 고효율을 달성한다고 알려져 있다. 하지만, 입력 레벨이 작은 신호가 많은 일반적인 경우에도 전원 전압에 해당하는 큰 전압으로 스위칭하게 되므로 작은 입력 시의 효율은 상당히 떨어진다. 본 논문에서는 기존 앰프보다 효율을 높일 수 있는 4, 5-State PWM 방법을 제시하였으며, 시뮬레이션 결과 기존 PWM 사용 앰프에 비하여 대략 효율이 $40\%$ 상승하여 방열판과 앰프의 크기를 줄일 수 있다. 또한 스위칭 주파수가 기폰 방법 대비 1/2로 감소하므로 디지털 앰프의 실용화에 가장 큰 걸림돌이었던 전자파 방출의 양도 크게 감소한다.

  • PDF

A Study On The Control Of Holographic Stereogram Printing (홀로그래픽 스테레오그램 프린팅 제어에 관한 연구)

  • Lee, Bongho;Kim, Jae-Han;Kim, Tae-Won;Moon, KyungAe;Kim, Jinwoong;Cho, SungBae
    • Proceedings of the Korean Society of Broadcast Engineers Conference
    • /
    • 2013.11a
    • /
    • pp.131-134
    • /
    • 2013
  • 디지털 홀로그램 기록 방식에 있어서 기록하고자 하는 영상을 디지털화하는 작업과 더불어 영상을 필름에 투영시키기 위한 공간 광 변조기, 기록 광원을 생성하기 위한 광학 시스템 및 필름 이송을 담당하는 스테이지의 정밀한 제어가 필요하다. 본 논문에서는 디지털 홀로그래픽 기록 시스템을 개발함에 있어서 전체 운용 기능에 해당하는 제어 구조를 제안하고 제안된 구조의 기능과 구현된 결과를 통해 향후 개선 사항을 소개하고자 한다.

  • PDF

A Study on the Performance of M/W Band Portable Digital Wireless Transmission System (M/W 대역 휴대용 디지털 무선전송 시스템의 성능에 관한 연구)

  • Seo, In-Hye;Kang, Heau-Jo;Choi, Yong-Seok
    • Proceedings of the Korean Institute of Information and Commucation Sciences Conference
    • /
    • v.9 no.2
    • /
    • pp.233-236
    • /
    • 2005
  • 국내외적으로 M/W 중계용 주파수 대역은 3${\sim}$30GHz 대역이다. 그러나 갈수록 늘어나는 서비스와 전송용량의 증대로 인해 주파수 부족현상이 일어나는 추세이다. 이에 대한 방안으로 주파수 재배치에 관한 문제가 대두되고 있다. 이동방송 중계용 링크인 FPU 링크는 차후 다른 주파수 대역으로 이전시 이전의 링크에서 사용되었던 시스템 제원을 토대로 필요한 대역에 대해 다양한 변조방식으로 시뮬레이션 평가 후 이용채널 개수 및 이전 가능 여부등과 같은 조치가 수행되어져야 한다. 본 논문에서는 M/W 대역 휴대용 디지털 무선전송 시스템으로써 디지털 FPU 링크 시스템을 모델링하고 이동환경에서 발생하는 도플러 천이 효과를 고려한 Clark & Gans 페이딩 채널 모델을 고려하여 페이딩의 영향에 따른 시스템 성능을 분석하였다.

  • PDF