• Title/Summary/Keyword: 다결정 박막

Search Result 486, Processing Time 0.029 seconds

펄스 레이저 증착 방법으로 성장한 InGaZnO4 박막의 물리적 특성 연구

  • Hwang, Eun-Sang;Seo, Yu-Seong;Park, Su-Hwan;Bae, Jong-Seong;An, Jae-Seok;Hwang, Jeong-Sik;Park, Seong-Gyun
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2011.02a
    • /
    • pp.74-74
    • /
    • 2011
  • 최근 새로운 형태의 디스플레이에 관한 관심이 집중되고 있다. 이들 중 특히 투명 산화물 반도체는 기존의 실리콘 기반의 반도체에 비해 가시광 영역에서 높은 투과도를 보이며, 또한 기존의 비정질 실리콘 소자에 비해서 10 cm2/Vs이상의 높은 전하 이동도 값을 가진다. 본 연구에서는 투명 산화물 반도체 소재 중 InGaZnO4를 사용하여 펄스 레이저 방법으로 Al2O3 (0001)기판 위에 비정질 상태인 a-InGaZnO4 박막을 성장 시켰다. 박막의 증착 온도를 변화(RT, $50^{\circ}C$, $150^{\circ}C$, $250^{\circ}C$, $450^{\circ}C$, $550^{\circ}C$)시켜 성장된 박막의 구조적, 화학적, 전기적 그리고 광학적 특성을 조사하였다. 증착 온도가 $450{\sim}550^{\circ}C$ 사이에서 박막의 상태가 비정질(amorphous)에서 polycrystalline으로 성장되는 것을 X-Ray Diffraction과 Field Emission-Scanning Electron Microscope를 이용하여 확인하였고 이는 InGaZnO4 박막의 결정화 온도가 $450^{\circ}C$ 이상임을 알 수 있었다. X-ray Photoelectron Spectroscopy를 통해서 target 물질과 성장된 박막의 조성 및 화학적 상태를 고찰한 결과, 박막의 결정성 변화가 화학적 상태 변화와는 무관하다는 사실을 알 수 있었다. 온도 의존 비저항 측정을 통해 박막이 반도체 성향을 가지는 것을 확인 하였다. 또한 Hall 측정 결과 증착 온도가 올라 갈수록 전하 밀도는 증가 하지만, 전하 이동도는 다결정 박막($550^{\circ}C$)에서 급격히 감소하고, 이로 인해 비저항 값이 크게 증가함을 알 수 있었다. 이는 다결정 박막 내 존재하는 grain boundary들이 이동도 값에 영향을 준다는 것으로 추측할 수 있다. Ultra violet-Visible-Near Infrared 측정을 통해 가시광 영역에서 80%이상의 투과율을 나타내며 증착 온도가 증가함에 따라 에너지 밴드갭(Eg)이 커지는 것을 확인 할 수 있는데 이는 Hall 측정 결과에서 확인한 전하 밀도의 증가로 인해 에너지 밴드갭이 커지는 Burstein-Moss 효과로 설명할 수 있다.

  • PDF

Second Harmonic Rotational Anisotropy of Polycrystalline Fe Films on Glass Substrates (유리 위에 증착된 다결정 Fe 자성박막의 이차조화파 회전 이방성)

  • Lee, Feel;Jeong, Jae-Woo;Lee, Hun-Sung;Lee, Kyung-Dong;Kim, Ji-Wan;Shin, Sung-Chul
    • Journal of the Korean Magnetics Society
    • /
    • v.19 no.2
    • /
    • pp.47-51
    • /
    • 2009
  • The surface structure of polycrystalline Fe films of various thicknesses on glass substrates have been studied using a Ti: Sapphire laser at 780 nm. We found that the surface structure possesses C$_s$ crystal structure close to $C_{2v}$ through symmetry consideration. We present one-fold intensity profile with one mirror plane in second harmonic (SH) intensity as a proof of $C_s$ symmetry. $C_s$ and $C_{2v}$ surface symmetries usually appear at the (110) surface of a cubic diamond single crystal [1]. Therefore this surface symmetry would be related to bcc (110) growth orientation coinciding with XRD measurement. Further we treated surface normalized SH asymmetry with various thicknesses. The SH asymmetry increases with increasing of film thickness. From these results, it is observed that the surface structure of thin polycrystalline Fe film below 5 nm is almost isotropic, while in the case of the thicker Fe films, surface structure have $C_s$ symmetry structure close to $C_{2v}$.

ILD(Inter-layer Dielectric) engineering for reduction of self-heating effort in poly-Si TFT (다결정 실리콘 박막 트렌지스터의 self-heating 효과를 감소시키기 위한 ILD 구조 개선)

  • Park, Soo-Jeong;Moon, Kook-Chul;Han, Min-Koo
    • Proceedings of the KIEE Conference
    • /
    • 2002.11a
    • /
    • pp.134-136
    • /
    • 2002
  • 유리기판 위에서 제작된 다결정 실리콘 TFT(Thin Film Transistor) 에서는 열전도율이 낮은 실리콘 산화막 같은 물질이 사용되기 때문에 열에 대해서 낮은 임계점을 갖는다. 이로 인하여. 게이트와 드레인에 높은 전압이 걸리는 조건에서 동작시킬 경우에는 다결정 실리콘 TFT에서의 열화 현상이 두드러지게 나타나게 된다. 그러나, 열전도율이 실리콘 산화막(SiO2) 보다 열배 이상 높은 실리콘 질화막(SiNx)을 ILD(inter-layer dielectric) 재료로 사용했을 때 같은 스트레스 조건에서 다결정 실리콘의 신뢰성이 개선되는 것을 확인할 수 있었다.

  • PDF

Sensitive Characteristics of Hot Carriers by Bias Stress in Hydrogenated n-chnnel Poly-silicon TFT (수소 처리시킨 N-채널 다결정 실리콘 TFT에서 스트레스인가에 의한 핫캐리어의 감지 특성)

  • Lee, Jong-Kuk;Lee, Yong-Jae
    • Journal of Sensor Science and Technology
    • /
    • v.12 no.5
    • /
    • pp.218-224
    • /
    • 2003
  • The devices of n-channel poly silicon thin film transistors(TFTs) hydrogenated by plasma, $H_2$ and $H_2$/plasma processes are fabricated. The carriers sensitivity characteristics are analyzed with voltage bias stress at the gate oxide. The parametric sensitivity characteristics caused by electrical stress conditions in hydrogenated devices are investigated by measuring the drain current, threshold voltage($V_{th}$), subthreshold slope(S) and maximum transconductance($G_m$) values. As a analyzed results, the degradation characteristics in hydrogenated n-channel polysilicon thin film transistors are mainly caused by the enhancement of dangling bonds at the poly-Si/$SiO_2$ interface and the poly-Si grain boundary due to dissolution of Si-H bonds. The generation of traps in gate oxide are mainly dued to hot electrons injection into the gate oxide from the channel region.

Study on CIGS Thin Films Fabricated by RF Sputtering from a Single Target (단일 타겟을 이용하여 스퍼터링으로 증착한 CIGS 박막의 연구)

  • Choe, Jeong-Gyu;Hwang, Dong-Hyeon;Son, Yeong-Guk
    • Proceedings of the Korean Institute of Surface Engineering Conference
    • /
    • 2013.05a
    • /
    • pp.204-204
    • /
    • 2013
  • 본 연구에서는 단일 타겟을 이용하여 CIGS 박막 제조 공정과정 중 셀렌화 공정을 제외하였다. 박막은 다양한 기판온도에서 증착하였으며 구조 및 전기적 특성과 화학적 조성비를 조사하였다. XRD 측정 결과 모든 박막에서 (112)면의 우선방향 성장이 관찰되었으며, $300^{\circ}C$이상의 기판온도에서 (220)/(204), (312)/(116)면의 피크가 나타나 다결정 특성을 보였다.

  • PDF

Studies on the Conducion path and Conduction Mechanism in undeped polycrystalline Diamond Film (도핑되지 않은 다이아몬드 박막의 전기전도 경로와 전도기구 연구)

  • Lee, Bum-Joo;Ahn, Byung-Tae;Lee, Jae-Kab;Baek, Young-Joon
    • Korean Journal of Materials Research
    • /
    • v.10 no.9
    • /
    • pp.593-600
    • /
    • 2000
  • This paper investigated the conduction path and conduction mechanism in undoped polycrystalline diamond thin films deposited by microwave chemical vapor deposition. The resistances measured by ac impedance spectroscopy with different directions can not be explained by the previously-known surface conduction model. The electrodeposition of Cu and electroetching of Ag experiments showed that the conduction path is the grain boundaries within the diamond films. The electodeposition of Cu with an insulating surface layer further proved that the main conduction path in polycrystalline films in the grain boundaries. The film with high electrical conductivity has low activation energy of 45meV and higher dangling bond density. By considering the results and surface C chemical bonds, the H-C-C-H bonds at surface and in grain boundaries might be the origin of high conductivity in undoped diamond films.

  • PDF

Preparation of poly-crystalline Si absorber layer by electron beam treatment of RF sputtered amorphous silicon thin films (스퍼터링된 비정질 실리콘의 전자빔 조사를 통한 태양전지용 흡수층 제조공정 연구)

  • Jeong, Chaehwan;Na, Hyeonsik;Nam, Daecheon;Choi, Yeonjo
    • 한국신재생에너지학회:학술대회논문집
    • /
    • 2010.06a
    • /
    • pp.81-81
    • /
    • 2010
  • 유리기판위에 큰 결정입자를 갖는 실리콘 (폴리 실리콘) 박막을 제조하는 것은 가격저가화 및 대면적화 측면 같은 산업화의 높은 잠재성을 가지고 있기 때문에 그동안 많은 관심을 가지고 연구되어 오고 있다. 다양한 방법을 이용하여 다결정 실리콘 박막을 만들기 위해 노력해 오고 있으며, 태양전지에 응용하기 위하여 연속적이면서 10um이상의 큰 입자를 갖는 다결정 실리콘 씨앗층이 필요하며, 고속증착을 위해서는 (100)의 결정성장방향 등 다양한 조건이 제시될 수 있다. 다결정 실리콘 흡수층의 품질은 고품질의 다결정 실리콘 씨앗층에서 얻어질 수 있다. 이러한 다결정 실리콘의 에피막 성장을 위해서는 유리기판의 연화점이 저압 화학기상증착법 및 아크 플라즈마 등과 같은 고온기반의 공정 적용의 어려움이 있기 때문에 제약 사항으로 항상 문제가 제기되고 있다. 이러한 관점에서 볼때 유리기판위에 에피막을 성장시키는 방법으로 많지 않은 방법들이 사용될 수 있는데 전자 공명 화학기상증착법(ECR-CVD), 이온빔 증착법(IBAD), 레이저 결정화법(LC) 및 펄스 자석 스퍼터링법 등이 에피 실리콘 성장을 위해 제안되는 대표적인 방법으로 볼 수 있다. 이중에서 효율적인 관점에서 볼때 IBAD는 산업화측면에서 좀더 많은 이점을 가지고 있으나, 박막을 형성하는 과정에서 큰 에너지 및 이온크기의 빔 사이즈 등으로 인한 표면으로의 damages가 일어날 수 있어 쉽지 않는 방법이 될 수 있다. 여기에서는 이러한 damage를 획기적으로 줄이면서 저온에서 결정화 시킬 수 있는 cold annealing법을 소개하고자 한다. 이온빔에 비해서 전자빔의 에너지와 크기는 그리드 형태의 렌즈를 통해 전체면적에 조사하는 것을 쉽게 제어할 수 있으며 이러한 전자빔의 생성은 금속 필라멘트의 열전자가 아닌 Ar플라즈마에서 전자의 분리를 통해 발생된다. 유리기판위에 흡수층 제조연구를 위해 DC 및 RF 스퍼터링법을 이용한 비정질실리콘의 박막에 대하여 두께별에 따른 밴드갭, 캐리어농도 등의 변화에 대하여 조사한다. 최적의 조건에서 비정질 실리콘을 2um이하로 증착을 한 후, 전자빔 조사를 위해 1.4~3.2keV의 다양한 에너지세기 및 조사시간을 변수로 하여 실험진행을 한 후 단면의 이미지 및 결정화 정도에 대한 관찰을 위해 SEM과 TEM을 이용하고, 라만, XRD를 이용하여 결정화 정도를 조사한다. 또한 Hall효과 측정시스템을 이용하여 캐리어농도, 이동도 등을 각 변수별로 전기적 특성변화에 대하여 분석한다. 또한, 태양전지용 흡수층으로 응용을 위하여 dark전도도 및 photo전도도를 측정하여 광감도에 대한 결과가 포함된다.

  • PDF

A Study on the Formation of Polycrystalline Silicon Film by Lamp-Scanning Annealing and Fabrication of Thin Film Transistors (램프 스캐닝 열처리에 의한 다결정 실리콘 박막의 형성 및 TFT 제작에 관한 연구)

  • Kim, Tae-Kyung;Kim, Gi-Bum;Lee, Byung-Il;Joo, Seung-Ki
    • Journal of the Korean Institute of Telematics and Electronics D
    • /
    • v.36D no.1
    • /
    • pp.57-62
    • /
    • 1999
  • Polycrystaline thin film transistors are fabricated on the transparent glass substrate by a lamp-scan annealing. The line-shaped lamp scanning method, which is profitable for large area process, effectively radiated silicon film on glass substrate. Amorphous silion film absorbs the light which is emitted from halogen-lamp and it transformed into crystalline silicon by metal-induced lateral crystallization. In order to enhance the annealing effect, capping layer was deposited on the whole substrate. When the scan speed was 1-2mm/sec, lateral crystallization of amorphous silicon under capping layer was 18~27${\mu}m/scan$. The thin film transistor fabricated by this method shows high electron mobility over 130$cm^2/V{\cdot}sec$

  • PDF